Ð þí��O(���8��JL���(������������Ü��J����������������������������� ����ARM Juno development board (r2)�������"���arm,juno-r2�arm,juno�arm,vexpress������������������������"������������1������aliases����������=/uart@7ff80000��������chosen�����������Eserial0:115200n8����������psci���������� ���arm,psci-0.2�������������Qsmc�������cpus�������������"������������1�������cpu-map����cluster0�������core0������������X���������core1������������X������������cluster1�������core0������������X���������core1������������X���������core2������������X���������core3������������X���������������idle-states������� ���\arm,psci�������cpu-sleep-0����������arm,idle-state�����������i�������������€���������‘��,���������¢��°���������²��Ð���������Ã��� ���������É��� ������cluster-sleep-0����������arm,idle-state�����������i������������€���������‘�����������¢��°���������²�� Ä���������Ã������������É������������cpu@0������������arm,cortex-a72�arm,armv8�������������Ñ�����������������Õcpu����������ápsci�������������ï��������������� ��������������� ������������Ã������������É���������cpu@1������������arm,cortex-a72�arm,armv8�������������Ñ����������������Õcpu����������ápsci�������������ï��������������� ��������������� ������������Ã������������É���������cpu@100����������arm,cortex-a53�arm,armv8�������������Ñ����������������Õcpu����������ápsci�������������ï��������������� �������������� ������������Ã������������É���������cpu@101����������arm,cortex-a53�arm,armv8�������������Ñ���������������Õcpu����������ápsci�������������ï��������������� �������������� ������������Ã������������É���������cpu@102����������arm,cortex-a53�arm,armv8�������������Ñ���������������Õcpu����������ápsci�������������ï��������������� �������������� ������������Ã������������É���������cpu@103����������arm,cortex-a53�arm,armv8�������������Ñ���������������Õcpu����������ápsci�������������ï��������������� �������������� ������������Ã������������É���������l2-cache0������������cache������������Ã������������É���������l2-cache1������������cache������������Ã������������É������������pmu_a72����������arm,cortex-a72-pmu��������������������������������������"������������pmu_a53����������arm,cortex-a53-pmu��������0��������������������������������������������������"������������������timer@2a810000�����������arm,armv7-timer-mem����������Ñ����*�����������������5úð€���������"������������1������������E��������Lokay�������frame@2a830000����������S������������������<������������Ñ����*ƒ������������������mhu@2b1f0000�������������arm,mhu�arm,primecell������������Ñ����+������������������������$����������#�����������`mhu_lpri_rx�mhu_hpri_rx���������p��������������� ������ ��|apb_pclk�������������Ã���)���������É���)������interrupt-controller@2c010000������������arm,gic-400�arm,cortex-a15-gic��������@���Ñ����,�������������,ð������� �����,ð������� �����,ð������� ����������"�����������ˆ������������1������������™�������������� ��?��������E������������,������������������Ã������������É������v2m@0������������arm,gic-v2m-frame������������®���������Ñ������������������������Ã���(���������É���(���������timer������������arm,armv8-timer�������0�������� ��?��������?��������?������ ��?������etf@20010000���������� ���arm,coresight-tmc�arm,primecell����������Ñ���� ��������������������������� ��|apb_pclk������������½����������ports������������"������������1�������port@0�����������Ñ�������endpoint�������������Ë��������Ö������������Ã������������É������������port@1�����������Ñ�������endpoint������������Ö������������Ã���'���������É���'���������������tpiu@20030000���������!���arm,coresight-tpiu�arm,primecell�������������Ñ���� ��������������������������� ��|apb_pclk������������½����������port�������endpoint�������������Ë��������Ö������������Ã���%���������É���%������������main-funnel@20040000����������#���arm,coresight-funnel�arm,primecell�����������Ñ���� ��������������������������� ��|apb_pclk������������½����������ports������������"������������1�������port@0�����������Ñ�������endpoint������������Ö������������Ã������������É������������port@1�����������Ñ�������endpoint�������������Ë��������Ö������������Ã������������É������������port@2�����������Ñ������endpoint�������������Ë��������Ö������������Ã������������É������������������etr@20070000���������� ���arm,coresight-tmc�arm,primecell����������Ñ���� ��������������������������� ��|apb_pclk������������½����������port�������endpoint�������������Ë��������Ö������������Ã���&���������É���&������������etm@22040000����������"���arm,coresight-etm4x�arm,primecell������������Ñ����"��������������������������� ��|apb_pclk������������½����������������X������port�������endpoint������������Ö������������Ã������������É���������������cluster0-funnel@220c0000����������#���arm,coresight-funnel�arm,primecell�����������Ñ����"��������������������������� ��|apb_pclk������������½����������ports������������"������������1�������port@0�����������Ñ�������endpoint������������Ö������������Ã������������É������������port@1�����������Ñ�������endpoint�������������Ë��������Ö������������Ã������������É������������port@2�����������Ñ������endpoint�������������Ë��������Ö������������Ã������������É������������������etm@22140000����������"���arm,coresight-etm4x�arm,primecell������������Ñ����"��������������������������� ��|apb_pclk������������½����������������X������port�������endpoint������������Ö������������Ã������������É���������������etm@23040000����������"���arm,coresight-etm4x�arm,primecell������������Ñ����#��������������������������� ��|apb_pclk������������½����������������X������port�������endpoint������������Ö������������Ã������������É���������������cluster1-funnel@230c0000����������#���arm,coresight-funnel�arm,primecell�����������Ñ����#��������������������������� ��|apb_pclk������������½����������ports������������"������������1�������port@0�����������Ñ�������endpoint������������Ö������������Ã������������É������������port@1�����������Ñ�������endpoint�������������Ë��������Ö������������Ã������������É������������port@2�����������Ñ������endpoint�������������Ë��������Ö������������Ã���"���������É���"���������port@3�����������Ñ������endpoint�������������Ë��������Ö��� ���������Ã���#���������É���#���������port@4�����������Ñ������endpoint�������������Ë��������Ö���!���������Ã���$���������É���$���������������etm@23140000����������"���arm,coresight-etm4x�arm,primecell������������Ñ����#��������������������������� ��|apb_pclk������������½����������������X������port�������endpoint������������Ö���"���������Ã������������É���������������etm@23240000����������"���arm,coresight-etm4x�arm,primecell������������Ñ����#$��������������������������� ��|apb_pclk������������½����������������X������port�������endpoint������������Ö���#���������Ã��� ���������É��� ������������etm@23340000����������"���arm,coresight-etm4x�arm,primecell������������Ñ����#4��������������������������� ��|apb_pclk������������½����������������X������port�������endpoint������������Ö���$���������Ã���!���������É���!������������coresight-replicator�������������arm,coresight-replicator�������ports������������"������������1�������port@0�����������Ñ�������endpoint������������Ö���%���������Ã������������É������������port@1�����������Ñ������endpoint������������Ö���&���������Ã������������É������������port@2�����������Ñ�������endpoint�������������Ë��������Ö���'���������Ã������������É������������������sram@2e000000������������arm,juno-sram-ns�mmio-sram�����������Ñ����.���������€����������"������������1�����������E��������.�����€����scp-shmem@0����������arm,juno-scp-shmem�����������Ñ�������������scp-shmem@200������������arm,juno-scp-shmem�����������Ñ���������������Ã���*���������É���*���������pcie-controller@40000000����������<���arm,juno-r1-pcie�plda,xpressrich3-axi�pci-host-ecam-generic����������Õpci����������Ñ����@������������������æ�������ÿ��������ð�������������"������������1������������������T��E���������������_€�������€���������P�������P����������B������@�������@�������������������ˆ�������������������������������� ��!���������������������������������ˆ������������������������������������‰������������������������������������Š������������������������������������‹�����������/���(��������Lokay����������scpi���������� ���arm,scpi������������:���)�����������A���*���clocks�����������arm,scpi-clocks����scpi-dvfs������������arm,scpi-dvfs-clocks������������G�����������T������������������batlclk�aplclk�gpuclk�������������Ã��� ���������É��� ������scpi-clk�������������arm,scpi-variable-clocks������������G�����������T�����������bpxlclk�����������Ã���-���������É���-���������scpi-power-domains�����������arm,scpi-power-domains����������u�����������������������Ã������������É���������sensors����������arm,scpi-sensors������������•������������Ã���+���������É���+���������thermal-zones������pmic������������«��è��������¹���d��������Ï���+����������soc���������«��è��������¹���d��������Ï���+���������big_cluster���������«��è��������¹���d��������Ï���+�����������Lokay����������little_cluster����������«��è��������¹���d��������Ï���+�����������Lokay����������gpu0������������«��è��������¹���d��������Ï���+�����������Lokay����������gpu1������������«��è��������¹���d��������Ï���+�����������Lokay�������������refclk7273800hz����������fixed-clock���������G������������5�nýH������ ��bjuno:uartclk�������������Ã���0���������É���0������clk48mhz�������������fixed-clock���������G������������5Ül������� ��bclk48mhz�������������Ã���3���������É���3������clk50mhz�������������fixed-clock���������G������������5úð€��������bsmc_clk����������Ã������������É���������refclk100mhz�������������fixed-clock���������G������������5õá������� ��bapb_pclk�������������Ã��� ���������É��� ������refclk400mhz�������������fixed-clock���������G������������5ׄ������� ��bfaxi_clk�������������Ã���,���������É���,������dma@7ff00000�������������arm,pl330�arm,primecell����������Ñ����ð�����������������ß�����������ê�����������ø��� ������l���������X����������Y����������Z����������[����������\����������l����������m����������n����������o���������������,������ ��|apb_pclk����������hdlcd@7ff50000�������� ���arm,hdlcd������������Ñ����õ������������������������]���������������-�����������|pxlclk�����port�������hdlcd1-endpoint���������Ö���.���������Ã���2���������É���2������������hdlcd@7ff60000�������� ���arm,hdlcd������������Ñ����ö������������������������U���������������-�����������|pxlclk�����port�������hdlcd0-endpoint���������Ö���/���������Ã���1���������É���1������������uart@7ff80000������������arm,pl011�arm,primecell����������Ñ����ø������������������������S���������������0��� ��������|uartclk�apb_pclk����������i2c@7ffa0000�������������snps,designware-i2c����������Ñ����ú������������������"������������1�������������������h�����������5�€����������ô���������������hdmi-transmitter@70����������nxp,tda998x����������Ñ���p���port�������tda998x-0-endpoint����������Ö���1���������Ã���/���������É���/������������hdmi-transmitter@71����������nxp,tda998x����������Ñ���q���port�������tda998x-1-endpoint����������Ö���2���������Ã���.���������É���.���������������ohci@7ffb0000��������� ���generic-ohci�������������Ñ����û������������������������t���������������3������ehci@7ffc0000��������� ���generic-ehci�������������Ñ����ü������������������������u���������������3������memory-controller@7ffd0000�����������arm,pl354�arm,primecell����������Ñ����ý������������������������V����������W��������������������� ��|apb_pclk����������memory@80000000����������Õmemory�������� ���Ñ����€�������������€������€���������smb@08000000�������������simple-bus�����������"������������1���������x��E���������������������������������������������������������������������������������������������������������������ˆ���������������������������Ô��!������������������������������D��������������������������������E��������������������������������F�������������������������������� ��������������������������������¡��������������������������������¢��������������������������������£��������������������������������¤��������������������������������¥�������������� ������������������¦�������������� ������������������§��������������������������������¨��������������������������������©������clk24mhz�������������fixed-clock���������G������������5n6���������bjuno_mb:clk24mhz�������������Ã���9���������É���9������clk25mhz�������������fixed-clock���������G������������5}x@��������bjuno_mb:clk25mhz�������������Ã���5���������É���5������refclk1mhz�����������fixed-clock���������G������������5�B@��������bjuno_mb:refclk1mhz�����������Ã���8���������É���8������refclk32khz����������fixed-clock���������G������������5��€���������bjuno_mb:refclk32khz����������Ã���7���������É���7������motherboard����������arm,vexpress,v2p-p1�simple-bus�����������"������������1�����������ˆ������������E������ ����V2M-Juno��������������R��������#������������5rs1����mcc-sb-3v3�����������regulator-fixed���������HMCC_SB_3V3����������W�2Z ��������o�2Z ���������‡���������Ã���6���������É���6������gpio_keys��������� ���gpio-keys������������"������������1�������power-button������������›���2�����������������»���t��������ÆPOWER�����������Ì���4�������������home-button���������›���2�����������������»���f��������ÆHOME������������Ì���4������������rlock-button������������›���2�����������������»���˜��������ÆRLOCK�����������Ì���4������������vol-up-button�����������›���2�����������������»���s��������ÆVOL+������������Ì���4������������vol-down-button���������›���2�����������������»���r��������ÆVOL-������������Ì���4������������nmi-button����������›���2�����������������»���c��������ÆNMI���������Ì���4���������������flash@0,00000000�������������arm,vexpress-flash�cfi-flash������������Òafs����������Ñ�������������������ã��������� ��Ldisabled����������ethernet@2,00000000����������smsc,lan9118�smsc,lan9115������������Ñ�����������������������������îmii���������÷���������������������������������5��������,���6��������:���6������usb@5,00000000�����������nxp,usb-isp1763����������Ñ������������������J��������������������iofpga@3,00000000������������simple-bus�����������"������������1�����������E������������ �����sysctl@020000������������arm,sp810�arm,primecell����������Ñ������������������7���8���9��������|refclk�timclk�apb_pclk����������G���������0��btimerclken0�timerclken1�timerclken2�timerclken3������� ��T���:�������:������:������:�����������d���8���8���8���8���������Ã���:���������É���:������apbregs@010000�����������syscon�simple-mfd������������Ñ���������led0�������������register-bit-led������������{����������������������Ævexpress:0�������� ��‚heartbeat�����������˜on��������led1�������������register-bit-led������������{����������������������Ævexpress:1����������‚mmc0������������˜off�������led2�������������register-bit-led������������{����������������������Ævexpress:2����������‚cpu0������������˜off�������led3�������������register-bit-led������������{����������������������Ævexpress:3����������‚cpu1������������˜off�������led4�������������register-bit-led������������{����������������������Ævexpress:4����������‚cpu2������������˜off�������led5�������������register-bit-led������������{�������������� ��������Ævexpress:5����������‚cpu3������������˜off�������led6�������������register-bit-led������������{��������������@��������Ævexpress:6����������˜off�������led7�������������register-bit-led������������{��������������€��������Ævexpress:7����������˜off����������mmci@050000����������arm,pl180�arm,primecell����������Ñ�������������������������¦�·���������´���6������������9�����������|mclk�apb_pclk���������kmi@060000�����������arm,pl050�arm,primecell����������Ñ�����������������������������9�����������|KMIREFCLK�apb_pclk��������kmi@070000�����������arm,pl050�arm,primecell����������Ñ�����������������������������9�����������|KMIREFCLK�apb_pclk��������wdt@0f0000�����������arm,sp805�arm,primecell����������Ñ�����������������������������9�����������|wdogclk�apb_pclk����������timer@110000�������������arm,sp804�arm,primecell����������Ñ����������������� ������������:�������:������9��������|timclken1�timclken2�apb_pclk����������timer@120000�������������arm,sp804�arm,primecell����������Ñ����������������� ������������:������:������9��������|timclken1�timclken2�apb_pclk����������rtc@170000�����������arm,pl031�arm,primecell����������Ñ������������������������������������ ��|apb_pclk����������gpio@1d0000����������arm,pl061�arm,primecell����������Ñ����������������������������������� ��|apb_pclk�������������À��������Ð������������™��������ˆ������������Ã���4���������É���4���������������tlx@60000000�������������simple-bus�����������"������������1�����������E��������`��������������ˆ������������������������� ��!��������������������������¨������������ model�compatible�interrupt-parent�#address-cells�#size-cells�serial0�stdout-path�method�cpu�entry-method�arm,psci-suspend-param�local-timer-stop�entry-latency-us�exit-latency-us�min-residency-us�linux,phandle�reg�device_type�enable-method�next-level-cache�clocks�cpu-idle-states�interrupts�interrupt-affinity�clock-frequency�ranges�status�frame-number�interrupt-names�#mbox-cells�clock-names�#interrupt-cells�interrupt-controller�msi-controller�power-domains�slave-mode�remote-endpoint�bus-range�linux,pci-domain�dma-coherent�interrupt-map-mask�interrupt-map�msi-parent�mboxes�shmem�#clock-cells�clock-indices�clock-output-names�num-domains�#power-domain-cells�#thermal-sensor-cells�polling-delay�polling-delay-passive�thermal-sensors�#dma-cells�#dma-channels�#dma-requests�i2c-sda-hold-time-ns�arm,hbi�arm,vexpress,site�arm,v2m-memory-map�regulator-name�regulator-min-microvolt�regulator-max-microvolt�regulator-always-on�debounce_interval�wakeup-source�linux,code�label�gpios�linux,part-probe�bank-width�phy-mode�reg-io-width�smsc,irq-active-high�smsc,irq-push-pull�vdd33a-supply�vddvario-supply�bus-width�assigned-clocks�assigned-clock-parents�offset�linux,default-trigger�default-state�max-frequency�vmmc-supply�gpio-controller�#gpio-cells�