Ð
þí�)k���8�œ���(������������
Ï�d�����������������������������H����gumstix,omap4-duovero-parlor�gumstix,omap4-duovero�ti,omap4430�ti,omap4����������������������������������+���������#���7OMAP4430 Gumstix Duovero on Parlor�����chosen��������B���=/ocp/interconnect@48000000/segment@0/target-module@20000/serial@0���������aliases�������?���I/ocp/interconnect@48000000/segment@0/target-module@70000/i2c@0��������?���N/ocp/interconnect@48000000/segment@0/target-module@72000/i2c@0��������?���S/ocp/interconnect@48000000/segment@0/target-module@60000/i2c@0��������E���X/ocp/interconnect@48000000/segment@200000/target-module@150000/i2c@0����������?���]/ocp/interconnect@48000000/segment@0/target-module@9c000/mmc@0��������?���b/ocp/interconnect@48000000/segment@0/target-module@b4000/mmc@0��������?���g/ocp/interconnect@48000000/segment@0/target-module@ad000/mmc@0��������?���l/ocp/interconnect@48000000/segment@0/target-module@d1000/mmc@0��������?���q/ocp/interconnect@48000000/segment@0/target-module@d5000/mmc@0��������B���v/ocp/interconnect@48000000/segment@0/target-module@6a000/serial@0���������B���~/ocp/interconnect@48000000/segment@0/target-module@6c000/serial@0���������B���†/ocp/interconnect@48000000/segment@0/target-module@20000/serial@0���������B���Ž/ocp/interconnect@48000000/segment@0/target-module@6e000/serial@0������������–/connector��������cpus�������������������������+�������cpu@0�������������arm,cortex-a9������������Ÿcpu����������«������������¼�������������À������������Çcpu����������Ó�“à������ ���á�“à�£è�	'À�O€�5��è�a€�û���������ò��������������Š������cpu@1�������������arm,cortex-a9������������Ÿcpu����������«������������¼������������pmu�����������arm,cortex-a9-pmu�����������	debugss�������interrupt-controller@48241000�������������arm,cortex-a9-gic��������������������(������������¼H$����H$���������������������������������l2-cache-controller@48242000��������������arm,pl310-cache����������¼H$ �������������9��������G��������������������local-timer@48240600��������������arm,cortex-a9-twd-timer����������À������������¼H$���� ��������S������
��������������������interrupt-controller@48281000�������������ti,omap4-wugen-mpu�������������������(������������¼H(���������������������������������soc�����������ti,omap-infra������mpu�������
����ti,omap4-mpu������������	mpu���������^���������dsp�������
����ti,omap3-c64������������	dsp�������iva�������	����ti,ivahd������������	iva����������ocp�����������ti,omap4-l3-noc�simple-bus�����������������������+������������c��������	l3_main_1�l3_main_2�l3_main_3������������¼D������D€���� �E��������������S�������	����������
������interconnect@4a300000�������������ti,omap4-l4-wkup�simple-bus����������¼J0�����J0����J0����������
��jap�la�ia0������������������������+���������$��c����J0��������J1��������J2��������segment@0�������������simple-bus�����������������������+���������„��c�������������������������������`���`��� ���€���€������ ��� ������°���°������@���@������P���P������À���À������Ð���Ð�������target-module@4000������������ti,sysc-omap2�ti,sysc�����������	counter_32k����������¼��@������@���������	��jrev�sysc������������t����������������À������0�������������Çfck����������������������+�����������c������@�������counter@0�������������ti,omap-counter32k�����������¼������� ���������target-module@6000������������ti,sysc-omap4�ti,sysc������������¼��`������������jrev����������������������+�����������c������`��� ����prm@0���������
����ti,omap4-prm�������������¼������ ���������S�������������������������������+�����������c���������� ����clocks�����������������������+�������sys_clkin_ck@110������������‚����������
����ti,mux-clock�������������À������	���
���������
������������¼����������������������������abe_dpll_bypass_clk_mux_ck@108����������‚����������
����ti,mux-clock�������������À��������������¦������������¼�������������3������abe_dpll_refclk_mux_ck@10c����������‚����������
����ti,mux-clock�������������À���������������¼�������������2������dbgclk_mux_ck�����������‚��������������fixed-factor-clock�����������À�����������³�����������¾���������l4_wkup_clk_mux_ck@108����������‚����������
����ti,mux-clock�������������À���������������¼��������syc_clk_div_ck@100����������‚��������������ti,divider-clock�������������À������������¼�����������È���������usim_ck@1858������������‚��������������ti,divider-clock�������������À�����������¦������������¼��X��������Ó�����������������������usim_fclk@1858����������‚��������������ti,gate-clock������������À�����������¦������������¼��X������trace_clk_div_ck������������‚��������������ti,clkdm-gate-clock����������À���������������������������bandgap_fclk@1888�����������‚��������������ti,gate-clock������������À�����������¦������������¼��ˆ���������clockdomains�������emu_sys_clkdm�������������ti,clockdomain�����������À������������l4_wkup_cm@1800�����������ti,omap4-cm����������¼���������������������������+�����������c�������������clk@20������������ti,clkctrl�����������¼��� ���\��������‚�����������������������emu_sys_cm@1a00�����������ti,omap4-cm����������¼���������������������������+�����������c�������������clk@20������������ti,clkctrl�����������¼��� �����������‚�����������������������������target-module@a000������������ti,sysc-omap4�ti,sysc������������¼�� ������������jrev����������������������+�����������c������ �������scrm@0������������ti,omap4-scrm������������¼������ ����clocks�����������������������+�������auxclk0_src_gate_ck@310���������‚���������� ����ti,composite-no-wait-gate-clock����������À�����������¦������������¼�������������������auxclk0_src_mux_ck@310����������‚��������������ti,composite-mux-clock�����������À�����������������¦������������¼�������������������auxclk0_src_ck����������‚��������������ti,composite-clock�����������À�����������������������auxclk0_ck@310����������‚��������������ti,divider-clock�������������À�����������¦�����������È������������¼�������������*������auxclk1_src_gate_ck@314���������‚���������� ����ti,composite-no-wait-gate-clock����������À�����������¦������������¼�������������������auxclk1_src_mux_ck@314����������‚��������������ti,composite-mux-clock�����������À�����������������¦������������¼�������������������auxclk1_src_ck����������‚��������������ti,composite-clock�����������À�����������������������auxclk1_ck@314����������‚��������������ti,divider-clock�������������À�����������¦�����������È������������¼�������������+������auxclk2_src_gate_ck@318���������‚���������� ����ti,composite-no-wait-gate-clock����������À�����������¦������������¼�������������������auxclk2_src_mux_ck@318����������‚��������������ti,composite-mux-clock�����������À�����������������¦������������¼�������������������auxclk2_src_ck����������‚��������������ti,composite-clock�����������À����������������� ������auxclk2_ck@318����������‚��������������ti,divider-clock�������������À��� ��������¦�����������È������������¼�������������,������auxclk3_src_gate_ck@31c���������‚���������� ����ti,composite-no-wait-gate-clock����������À�����������¦������������¼�������������!������auxclk3_src_mux_ck@31c����������‚��������������ti,composite-mux-clock�����������À�����������������¦������������¼�������������"������auxclk3_src_ck����������‚��������������ti,composite-clock�����������À���!���"�����������#������auxclk3_ck@31c����������‚��������������ti,divider-clock�������������À���#��������¦�����������È������������¼�������������-������auxclk4_src_gate_ck@320���������‚���������� ����ti,composite-no-wait-gate-clock����������À�����������¦������������¼�� �����������$������auxclk4_src_mux_ck@320����������‚��������������ti,composite-mux-clock�����������À�����������������¦������������¼�� �����������%������auxclk4_src_ck����������‚��������������ti,composite-clock�����������À���$���%�����������&������auxclk4_ck@320����������‚��������������ti,divider-clock�������������À���&��������¦�����������È������������¼�� �����������.������auxclk5_src_gate_ck@324���������‚���������� ����ti,composite-no-wait-gate-clock����������À�����������¦������������¼��$�����������'������auxclk5_src_mux_ck@324����������‚��������������ti,composite-mux-clock�����������À�����������������¦������������¼��$�����������(������auxclk5_src_ck����������‚��������������ti,composite-clock�����������À���'���(�����������)������auxclk5_ck@324����������‚��������������ti,divider-clock�������������À���)��������¦�����������È������������¼��$�����������/������auxclkreq0_ck@210�����������‚����������
����ti,mux-clock�������������À���*���+���,���-���.���/��������¦������������¼��������auxclkreq1_ck@214�����������‚����������
����ti,mux-clock�������������À���*���+���,���-���.���/��������¦������������¼��������auxclkreq2_ck@218�����������‚����������
����ti,mux-clock�������������À���*���+���,���-���.���/��������¦������������¼��������auxclkreq3_ck@21c�����������‚����������
����ti,mux-clock�������������À���*���+���,���-���.���/��������¦������������¼��������auxclkreq4_ck@220�����������‚����������
����ti,mux-clock�������������À���*���+���,���-���.���/��������¦������������¼�� ������auxclkreq5_ck@224�����������‚����������
����ti,mux-clock�������������À���*���+���,���-���.���/��������¦������������¼��$���������clockdomains����������������target-module@c000������������ti,sysc-omap4�ti,sysc�����������	ctrl_module_wkup�������������¼��À������À���������	��jrev�sysc������������t����������������������������������+�����������c������À�������scm@c000��������������ti,omap4-scm-wkup������������¼��À����������������segment@10000�������������simple-bus�����������������������+���������x��c��������������������@��@������P��P������€��€��������������À��À������Ð��Ð������à��à������ð��ð�������target-module@0�����������ti,sysc-omap2�ti,sysc�����������	gpio1������������¼��������������������������jrev�sysc�syss�����������ß�����������t���������������������ì������������À�������������������������
���Çfck�dbclk������������������������+�����������c��������������gpio@0������������ti,omap4-gpio������������¼���������������S�������������������ù�������������������������������������(������������target-module@4000������������ti,sysc-omap2�ti,sysc���������
��	wd_timer2������������¼��@������@�����@�����������jrev�sysc�syss�����������ß���"��������t���������������������ì������������À�������������������Çfck����������������������+�����������c������@�������wdt@0�������������ti,omap4-wdt�ti,omap3-wdt������������¼�������€��������S�������P������������target-module@8000������������ti,sysc-omap2-timer�ti,sysc���������	timer1�����������¼��€������€�����€�����������jrev�sysc�syss�����������ß��'��������t������������������ì������������À������ �������������Çfck����������������������+�����������c������€�������timer@0�����������ti,omap3430-timer������������¼�������€���������À������ ������������Çfck���������S�������%������������'���������target-module@c000������������ti,sysc-omap2�ti,sysc�����������	kbd����������¼��À������À�����À�����������jrev�sysc�syss�����������ß��'��������t������������������ì������������À������X�������������Çfck����������������������+�����������c������À�������keypad@0��������������ti,omap4-keypad����������¼�������€��������S�������x�����������jmpu����������target-module@e000������������ti,sysc-omap4�ti,sysc�����������	ctrl_module_pad_wkup�������������¼��à������à���������	��jrev�sysc������������t����������������������������������+�����������c������à�������pinmux@40��������� ����ti,omap4-padconf�pinctrl-single����������¼���@���8���������������������+������������6�����������(��������������������E�����������c��ÿ���pinmux_twl6030_wkup_pins������������€�����������������n���������������segment@20000�������������simple-bus�����������������������+���������„��c��`��`������ �� ������������������������ �� ������0��0������@��@������P��P������p��p������€��€���������������target-module@0�����������ti,sysc�������	��”disabled�������������������������+�����������c�����������������target-module@2000������������ti,sysc�������	��”disabled�������������������������+�����������c������ ����������target-module@4000������������ti,sysc�������	��”disabled�������������������������+�����������c������@����������target-module@6000������������ti,sysc�������	��”disabled�������������������������+���������0��c������`���������p������ ���€������0�������������������interconnect@4a000000�������������ti,omap4-l4-cfg�simple-bus�����������¼J������J�����J�����������
��jap�la�ia0������������������������+���������T��c����J���������J��������J��������J������ ��J ������(��J(������0��J0��������segment@0�������������simple-bus�����������������������+���������ü��c������������������������������� ��� ������0���0������@���@������P���P�����`��`�����p��p�����À��À�����€��€���@�� �� �����0��0������€���€��� ��� ��� �����`��`�����p��p�����à��à��� �����������@��@�����P��P�������target-module@2000������������ti,sysc-omap4�ti,sysc�����������	ctrl_module_core�������������¼�� ������ ���������	��jrev�sysc������������t����������������������������������+�����������c������ �������scm@0�������������ti,omap4-scm-core�simple-bus�������������¼����������������������������+�����������c��������������scm_conf@0������������syscon�����������¼����������������������������+���������control-phy@300�����������ti,control-phy-usb2����������¼��������������jpower��������������`������control-phy@33c�����������ti,control-phy-otghs�������������¼��<�����������jotghs_control��������������_������������target-module@4000������������ti,sysc-omap4�ti,sysc������������¼��@������������jrev����������������������+�����������c������@�������cm1@0�������������ti,omap4-cm1�simple-bus����������¼������ ����������������������+�����������c���������� ����clocks�����������������������+�������extalt_clkin_ck���������‚��������������fixed-clock���������›„DÀ������pad_clks_src_ck���������‚��������������fixed-clock���������›�·������������0������pad_clks_ck@108���������‚��������������ti,gate-clock������������À���0��������¦������������¼��������pad_slimbus_core_clks_ck������������‚��������������fixed-clock���������›�·�������secure_32k_clk_src_ck�����������‚��������������fixed-clock���������›��€�������slimbus_src_clk���������‚��������������fixed-clock���������›�·������������1������slimbus_clk@108���������‚��������������ti,gate-clock������������À���1��������¦���
���������¼��������sys_32k_ck����������‚��������������fixed-clock���������›��€������������������virt_12000000_ck������������‚��������������fixed-clock���������›�·������������������virt_13000000_ck������������‚��������������fixed-clock���������›�Æ]@�����������	������virt_16800000_ck������������‚��������������fixed-clock���������›�Y������������
������virt_19200000_ck������������‚��������������fixed-clock���������›$ø������������������virt_26000000_ck������������‚��������������fixed-clock���������›Œº€�����������������virt_27000000_ck������������‚��������������fixed-clock���������››üÀ�����������
������virt_38400000_ck������������‚��������������fixed-clock���������›Ið������������������tie_low_clock_ck������������‚��������������fixed-clock���������›����������utmi_phy_clkout_ck����������‚��������������fixed-clock���������›“‡�������xclk60mhsp1_ck����������‚��������������fixed-clock���������›“‡������������Z������xclk60mhsp2_ck����������‚��������������fixed-clock���������›“‡������������[������xclk60motg_ck�����������‚��������������fixed-clock���������›“‡�������dpll_abe_ck@1e0���������‚��������������ti,omap4-dpll-m4xen-clock������������À���2���3���������¼��à��ä��ì��è�����������4������dpll_abe_x2_ck@1f0����������‚��������������ti,omap4-dpll-x2-clock�����������À���4���������¼��ð�����������5������dpll_abe_m2x2_ck@1f0������������‚��������������ti,divider-clock�������������À���5��������È�����������«������������¼��ð������������������½�����������6������abe_24m_fclk������������‚��������������fixed-factor-clock�����������À���6��������³�����������¾���������abe_clk@108���������‚��������������ti,divider-clock�������������À���6��������È������������¼�����������Ô������dpll_abe_m3x2_ck@1f4������������‚��������������ti,divider-clock�������������À���5��������È�����������«������������¼��ô������������������½�����������7������core_hsd_byp_clk_mux_ck@12c���������‚����������
����ti,mux-clock�������������À������7��������¦������������¼��,�����������8������dpll_core_ck@120������������‚��������������ti,omap4-dpll-core-clock�������������À������8���������¼�� ��$��,��(�����������9������dpll_core_x2_ck���������‚��������������ti,omap4-dpll-x2-clock�����������À���9�����������:������dpll_core_m6x2_ck@140�����������‚��������������ti,divider-clock�������������À���:��������È�����������«������������¼��@������������������½������dpll_core_m2_ck@130���������‚��������������ti,divider-clock�������������À���9��������È�����������«������������¼��0������������������½�����������;������ddrphy_ck�����������‚��������������fixed-factor-clock�����������À���;��������³�����������¾���������dpll_core_m5x2_ck@13c�����������‚��������������ti,divider-clock�������������À���:��������È�����������«������������¼��<������������������½�����������<������div_core_ck@100���������‚��������������ti,divider-clock�������������À���<���������¼�����������È��������������G������div_iva_hs_clk@1dc����������‚��������������ti,divider-clock�������������À���<��������È������������¼��Ü���������Ô�����������@������div_mpu_hs_clk@19c����������‚��������������ti,divider-clock�������������À���<��������È������������¼��œ���������Ô�����������F������dpll_core_m4x2_ck@138�����������‚��������������ti,divider-clock�������������À���:��������È�����������«������������¼��8������������������½�����������=������dll_clk_div_ck����������‚��������������fixed-factor-clock�����������À���=��������³�����������¾���������dpll_abe_m2_ck@1f0����������‚��������������ti,divider-clock�������������À���4��������È������������¼��ð��������������������J������dpll_core_m3x2_gate_ck@134����������‚���������� ����ti,composite-no-wait-gate-clock����������À���:��������¦������������¼��4�����������>������dpll_core_m3x2_div_ck@134�����������‚��������������ti,composite-divider-clock�����������À���:��������È������������¼��4��������������������?������dpll_core_m3x2_ck�����������‚��������������ti,composite-clock�����������À���>���?�����������������dpll_core_m7x2_ck@144�����������‚��������������ti,divider-clock�������������À���:��������È�����������«������������¼��D������������������½������iva_hsd_byp_clk_mux_ck@1ac����������‚����������
����ti,mux-clock�������������À������@��������¦������������¼��¬�����������A������dpll_iva_ck@1a0���������‚��������������ti,omap4-dpll-clock����������À������A���������¼�� ��¤��¬��¨��������ê���B��������ú7€ü������������B������dpll_iva_x2_ck����������‚��������������ti,omap4-dpll-x2-clock�����������À���B�����������C������dpll_iva_m4x2_ck@1b8������������‚��������������ti,divider-clock�������������À���C��������È�����������«������������¼��¸������������������½��������ê���D��������úÀ~������������D������dpll_iva_m5x2_ck@1bc������������‚��������������ti,divider-clock�������������À���C��������È�����������«������������¼��¼������������������½��������ê���E��������úÜ] �����������E������dpll_mpu_ck@160���������‚��������������ti,omap4-dpll-clock����������À������F���������¼��`��d��l��h�����������������dpll_mpu_m2_ck@170����������‚��������������ti,divider-clock�������������À�����������È�����������«������������¼��p������������������½������per_hs_clk_div_ck�����������‚��������������fixed-factor-clock�����������À���7��������³�����������¾��������������K������usb_hs_clk_div_ck�����������‚��������������fixed-factor-clock�����������À���7��������³�����������¾��������������Q������l3_div_ck@100�����������‚��������������ti,divider-clock�������������À���G��������¦�����������È������������¼��������������H������l4_div_ck@100�����������‚��������������ti,divider-clock�������������À���H��������¦�����������È������������¼���������lp_clk_div_ck�����������‚��������������fixed-factor-clock�����������À���6��������³�����������¾��������������������mpu_periphclk�����������‚��������������fixed-factor-clock�����������À�����������³�����������¾��������������������ocp_abe_iclk@528������������‚��������������ti,divider-clock�������������À���I��������������¦������������¼��(��������Ó������������per_abe_24m_fclk������������‚��������������fixed-factor-clock�����������À���J��������³�����������¾���������dummy_ck������������‚��������������fixed-clock���������›�������������clockdomains����������mpuss_cm@300��������������ti,omap4-cm����������¼���������������������������+�����������c�������������clk@20������������ti,clkctrl�����������¼��� �����������‚������������tesla_cm@400��������������ti,omap4-cm����������¼���������������������������+�����������c�������������clk@20������������ti,clkctrl�����������¼��� �����������‚��������������]���������abe_cm@500������������ti,omap4-cm����������¼���������������������������+�����������c�������������clk@20������������ti,clkctrl�����������¼��� ���l��������‚��������������I���������������target-module@8000������������ti,sysc-omap4�ti,sysc������������¼��€������������jrev����������������������+�����������c������€��� ����cm2@0�������������ti,omap4-cm2�simple-bus����������¼������ ����������������������+�����������c���������� ����clocks�����������������������+�������per_hsd_byp_clk_mux_ck@14c����������‚����������
����ti,mux-clock�������������À������K��������¦������������¼��L�����������L������dpll_per_ck@140���������‚��������������ti,omap4-dpll-clock����������À������L���������¼��@��D��L��H�����������M������dpll_per_m2_ck@150����������‚��������������ti,divider-clock�������������À���M��������È������������¼��P��������������������U������dpll_per_x2_ck@150����������‚��������������ti,omap4-dpll-x2-clock�����������À���M���������¼��P�����������N������dpll_per_m2x2_ck@150������������‚��������������ti,divider-clock�������������À���N��������È�����������«������������¼��P������������������½�����������T������dpll_per_m3x2_gate_ck@154�����������‚���������� ����ti,composite-no-wait-gate-clock����������À���N��������¦������������¼��T�����������O������dpll_per_m3x2_div_ck@154������������‚��������������ti,composite-divider-clock�����������À���N��������È������������¼��T��������������������P������dpll_per_m3x2_ck������������‚��������������ti,composite-clock�����������À���O���P�����������������dpll_per_m4x2_ck@158������������‚��������������ti,divider-clock�������������À���N��������È�����������«������������¼��X������������������½�����������������dpll_per_m5x2_ck@15c������������‚��������������ti,divider-clock�������������À���N��������È�����������«������������¼��\������������������½������dpll_per_m6x2_ck@160������������‚��������������ti,divider-clock�������������À���N��������È�����������«������������¼��`������������������½�����������S������dpll_per_m7x2_ck@164������������‚��������������ti,divider-clock�������������À���N��������È�����������«������������¼��d������������������½�����������‚������dpll_usb_ck@180���������‚��������������ti,omap4-dpll-j-type-clock�����������À������Q���������¼��€��„��Œ��ˆ�����������R������dpll_usb_clkdcoldo_ck@1b4�����������‚��������������ti,fixed-factor-clock������������À���R�������������������«������������¼��´��������������������½������dpll_usb_m2_ck@190����������‚��������������ti,divider-clock�������������À���R��������È�����������«������������¼��������������������½�����������V������ducati_clk_mux_ck@100�����������‚����������
����ti,mux-clock�������������À���G���S���������¼���������func_12m_fclk�����������‚��������������fixed-factor-clock�����������À���T��������³�����������¾���������func_24m_clk������������‚��������������fixed-factor-clock�����������À���U��������³�����������¾���������func_24mc_fclk����������‚��������������fixed-factor-clock�����������À���T��������³�����������¾���������func_48m_fclk@108�����������‚��������������ti,divider-clock�������������À���T���������¼����������Ó������������func_48mc_fclk����������‚��������������fixed-factor-clock�����������À���T��������³�����������¾���������func_64m_fclk@108�����������‚��������������ti,divider-clock�������������À������������¼����������Ó������������func_96m_fclk@108�����������‚��������������ti,divider-clock�������������À���T���������¼����������Ó������������init_60m_fclk@104�����������‚��������������ti,divider-clock�������������À���V���������¼����������Ó�����������������Y������per_abe_nc_fclk@108���������‚��������������ti,divider-clock�������������À���J���������¼����������È���������usb_phy_cm_clk32k@640�����������‚��������������ti,gate-clock������������À�����������¦������������¼��@�����������a���������clockdomains�������l3_init_clkdm�������������ti,clockdomain�����������À���R���������l4_ao_cm@600��������������ti,omap4-cm����������¼���������������������������+�����������c�������������clk@20������������ti,clkctrl�����������¼��� �����������‚��������������b���������l3_1_cm@700�����������ti,omap4-cm����������¼���������������������������+�����������c�������������clk@20������������ti,clkctrl�����������¼��� �����������‚������������l3_2_cm@800�����������ti,omap4-cm����������¼���������������������������+�����������c�������������clk@20������������ti,clkctrl�����������¼��� �����������‚������������ducati_cm@900�������������ti,omap4-cm����������¼��	�������������������������+�����������c������	�������clk@20������������ti,clkctrl�����������¼��� �����������‚������������l3_dma_cm@a00�������������ti,omap4-cm����������¼��
�������������������������+�����������c������
�������clk@20������������ti,clkctrl�����������¼��� �����������‚��������������W���������l3_emif_cm@b00������������ti,omap4-cm����������¼���������������������������+�����������c�������������clk@20������������ti,clkctrl�����������¼��� �����������‚������������d2d_cm@c00������������ti,omap4-cm����������¼���������������������������+�����������c�������������clk@20������������ti,clkctrl�����������¼��� �����������‚������������l4_cfg_cm@d00�������������ti,omap4-cm����������¼��
�������������������������+�����������c������
�������clk@20������������ti,clkctrl�����������¼��� �����������‚��������������c���������l3_instr_cm@e00�����������ti,omap4-cm����������¼���������������������������+�����������c�������������clk@20������������ti,clkctrl�����������¼��� ���$��������‚������������ivahd_cm@f00��������������ti,omap4-cm����������¼���������������������������+�����������c�������������clk@20������������ti,clkctrl�����������¼��� �����������‚������������iss_cm@1000�����������ti,omap4-cm����������¼���������������������������+�����������c�������������clk@20������������ti,clkctrl�����������¼��� �����������‚��������������h���������l3_dss_cm@1100������������ti,omap4-cm����������¼���������������������������+�����������c�������������clk@20������������ti,clkctrl�����������¼��� �����������‚��������������ƒ���������l3_gfx_cm@1200������������ti,omap4-cm����������¼���������������������������+�����������c�������������clk@20������������ti,clkctrl�����������¼��� �����������‚�����������������������l3_init_cm@1300�����������ti,omap4-cm����������¼���������������������������+�����������c�������������clk@20������������ti,clkctrl�����������¼��� ���Ä��������‚��������������X���������l4_per_cm@1400������������ti,omap4-cm����������¼���������������������������+�����������c�������������clk@20������������ti,clkctrl�����������¼��� ��D��������‚��������������i���������������target-module@56000�����������ti,sysc-omap2�ti,sysc�����������	dma_system�����������¼�`�����`,����`(�����������jrev�sysc�syss�����������ß��#��������*������������������t������������������ì������������À���W�����������������Çfck����������������������+�����������c�����`�������dma-controller@0��������������ti,omap4430-sdma�������������¼�������������0��S�����������������
�������������������������������8�����������C��� ��������P��������������t���������target-module@58000�����������ti,sysc-omap2�ti,sysc�����������	hsi����������¼�€�����€����€�����������jrev�sysc�syss�����������ß���#��������*���������������������t���������������������ì������������À���X����������������Çfck����������������������+�����������c�����€���P����hsi@0���������
����ti,omap4-hsi�������������¼������@���P������������jsys�gdd����������À���X����������������Çhsi_fck���������S�������G�����������]gdd_mpu����������������������+�����������c����������@����hsi-port@2000�������������ti,omap4-hsi-port������������¼�� ������(������������jtx�rx�����������S�������C���������hsi-port@3000�������������ti,omap4-hsi-port������������¼��0������8������������jtx�rx�����������S�������D���������������target-module@5e000�����������ti,sysc�������	��”disabled�������������������������+�����������c�����à��� �������target-module@62000�����������ti,sysc-omap2�ti,sysc�����������	usb_tll_hs�����������¼� ����� ���� �����������jrev�sysc�syss�����������ß����������t�������������������À���X���H�������������Çfck����������������������+�����������c����� �������usbhstll@0��������
����ti,usbhs-tll�������������¼���������������S�������N������������target-module@64000�����������ti,sysc-omap4�ti,sysc�����������	usb_host_hs����������¼�@�����@����@�����������jrev�sysc�syss�����������ß�����������*���������������������t����������������������À���X���8�������������Çfck����������������������+�����������c�����@�������usbhshost@0�����������ti,usbhs-host������������¼����������������������������+�����������c��������������������À���Y���Z���[������3���Çrefclk_60m_int�refclk_60m_ext_p1�refclk_60m_ext_p2��������	��mehci-phy�������ohci@800��������������ti,ohci-omap3������������¼��������������S�������L������������x������ehci@c00����������
����ti,ehci-omap�������������¼��������������S�������M��������������\������������target-module@66000�����������ti,sysc-omap2�ti,sysc�����������	mmu_dsp����������¼�`�����`����`�����������jrev�sysc�syss�����������ß����������t�������������������À���]�����������������Çfck����������������������+�����������c�����`����������	��”disabled�������������segment@80000�������������simple-bus�����������������������+����������c���
����� ��
 �����°��
°�����À��
À�����Ð��
������
à���������������������@��@�����P��P�����`��`�����p��p�����`��`�����p��p�����Ð��Ð�����à��à�������
����� ��
 �����°��
°�����À��
À�����Ð��
������
à�������target-module@29000�����������ti,sysc�������	��”disabled�������������������������+�����������c���������������target-module@2b000�����������ti,sysc-omap2�ti,sysc�����������	usb_otg_hs�����������¼�´�����´����´�����������jrev�sysc�syss�����������ß�����������*������������������t���������������������ì������������À���X���@�������������Çfck����������������������+�����������c�����°�������usb_otg_hs@0��������������ti,omap4-musb������������¼������ÿ��������S�������\����������]�����������]mc�dma����������•���^�����������^������	��usb2-phy������������§�����������²�����������º�����������Ã���_��������Ï�����������s�����������Þ���2���������target-module@2d000�����������ti,sysc-omap2�ti,sysc�����������	ocp2scp_usb_phy����������¼�Ð�����Ð����Ð�����������jrev�sysc�syss�����������ß�����������t������������������ì������������À���X���À�������������Çfck����������������������+�����������c�����Ð�������ocp2scp@0�������������ti,omap-ocp2scp����������¼����������������������������+�����������c��������������usb2phy@80��������
����ti,omap-usb2�������������¼���€���X��������Ã���`���������À���a���������Çwkupclk���������ä���������������^������������target-module@36000�����������ti,sysc�������	��”disabled�������������������������+�����������c�����`����������target-module@4d000�����������ti,sysc�������	��”disabled�������������������������+�����������c�����Ð����������target-module@59000�����������ti,sysc-omap4-sr�ti,sysc������������	smartreflex_mpu����������¼�8�����������jsysc������������ß�����������t����������������������À���b����������������Çfck����������������������+�����������c������������smartreflex@0�������������ti,omap4-smartreflex-mpu�������������¼�������€��������S�������������������target-module@5b000�����������ti,sysc-omap4-sr�ti,sysc������������	smartreflex_iva����������¼�°8�����������jsysc������������ß�����������t����������������������À���b����������������Çfck����������������������+�����������c�����°�������smartreflex@0�������������ti,omap4-smartreflex-iva�������������¼�������€��������S�������f������������target-module@5d000�����������ti,sysc-omap4-sr�ti,sysc������������	smartreflex_core�������������¼�Ð8�����������jsysc������������ß�����������t����������������������À���b����������������Çfck����������������������+�����������c�����Ð�������smartreflex@0�������������ti,omap4-smartreflex-core������������¼�������€��������S�������������������target-module@60000�����������ti,sysc�������	��”disabled�������������������������+�����������c����������������target-module@74000�����������ti,sysc-omap4�ti,sysc�����������	mailbox����������¼�@�����@���������	��jrev�sysc������������ß�����������t�������������������À���c����������������Çfck����������������������+�����������c�����@�������mailbox@0�������������ti,omap4-mailbox�������������¼���������������S������������������ï�����������û�����������
������mbox_ipu��������������������������������*�����������������mbox_dsp�������������������������������*�����������������������target-module@76000�����������ti,sysc-omap2�ti,sysc���������	��	spinlock�������������¼�`�����`����`�����������jrev�sysc�syss�����������ß����������t������������������ì������������À���c����������������Çfck����������������������+�����������c�����`�������spinlock@0������������ti,omap4-hwspinlock����������¼���������������5���������������segment@100000������������simple-bus�����������������������+���������`��c�������������������� �� ������0��0������€��€�������������� �� ������°��°�������target-module@0�����������ti,sysc-omap4�ti,sysc�����������	ctrl_module_pad_core�������������¼�������������������	��jrev�sysc������������t����������������������������������+�����������c��������������pinmux@40��������� ����ti,omap4-padconf�pinctrl-single����������¼���@��–���������������������+������������6�����������(��������������������E�����������c��ÿ��������Cdefault���������Q���d���e���f�����������j���pinmux_twl6040_pins���������€��&�����`���������pinmux_mcpdm_pins���������(��€���Æ�����È�����Ê�����Ì�����Î�������������~������pinmux_mcbsp1_pins�������� ��€���¾������À�����Â������Ä��������������€������pinmux_hsusbb1_pins�������`��€���‚�����„������†�����ˆ�����Š�����Œ�����Ž����������’�����”�����–�����˜��������pinmux_hsusb1phy_pins�����������€���L��������������Œ������pinmux_w2cbw0015_pins�����������€���&������:�������������������pinmux_i2c1_pins������������€���â�����ä�������������l������pinmux_i2c4_pins������������€���î�����ð�������������z������pinmux_mmc1_pins����������0��€���¢�����¤�����¦�����¨�����ª�����¬�������������v������pinmux_mmc5_pins����������0��€������
�����������������������������x������pinmux_twl6030_pins���������€��^��A�����������m������pinmux_led_pins���������€���Ö��������������d������pinmux_button_pins����������€���Ô�������������e������pinmux_i2c2_pins������������€���æ�����è�������������s������pinmux_i2c3_pins������������€���ê�����ì�������������k������pinmux_smsc_pins������������€���(�����*�����0�������������f������pinmux_dss_hdmi_pins���������� ��€���X�����Z������\�����^�������������…���������omap4_padconf_global@5a0��������������syscon�simple-bus������������¼�� ��p���������������������+�����������c������ ��p�����������g���pbias_regulator@60������������ti,pbias-omap4�ti,pbias-omap�������������¼���`�����������[���g���pbias_mmc_omap4���������bpbias_mmc_omap4���������q�w@��������‰�-ÆÀ�����������u���������������target-module@2000������������ti,sysc�������	��”disabled�������������������������+�����������c������ ����������target-module@8000������������ti,sysc�������	��”disabled�������������������������+�����������c������€����������target-module@a000������������ti,sysc-omap4�ti,sysc�����������	fdif�������������¼�� ������ ���������	��jrev�sysc������������ß�����������*������������������t������������������¡������������À���h����������������Çfck����������������������+�����������c������ �������������segment@180000������������simple-bus�����������������������+���������segment@200000������������simple-bus�����������������������+��������h��c�à��!à�����ð��!ð������ ��  ������°�� °������@�� @������P�� P������`�� `������p�� p����� ��! �����0��!0������À�� À������Ð�� Ð��������!��������!�����`��!`�����p��!p�����@��!@�����P��!P�����€��!€�������!��������"��������"�����`��"`�����p��"p�����€��"€�������"����� ��" �����°��"°�����À��!À�����Ð��!Ð�������target-module@4000������������ti,sysc�������	��”disabled�������������������������+�����������c������@����������target-module@6000������������ti,sysc�������	��”disabled�������������������������+�����������c������`����������target-module@a000������������ti,sysc�������	��”disabled�������������������������+�����������c������ ����������target-module@c000������������ti,sysc�������	��”disabled�������������������������+�����������c������À����������target-module@10000�����������ti,sysc�������	��”disabled�������������������������+�����������c����������������target-module@12000�����������ti,sysc�������	��”disabled�������������������������+�����������c����� ����������target-module@14000�����������ti,sysc�������	��”disabled�������������������������+�����������c�����@����������target-module@16000�����������ti,sysc�������	��”disabled�������������������������+�����������c�����`����������target-module@18000�����������ti,sysc�������	��”disabled�������������������������+�����������c�����€����������target-module@1c000�����������ti,sysc�������	��”disabled�������������������������+�����������c�����À����������target-module@1e000�����������ti,sysc�������	��”disabled�������������������������+�����������c�����à����������target-module@20000�����������ti,sysc�������	��”disabled�������������������������+�����������c����������������target-module@26000�����������ti,sysc�������	��”disabled�������������������������+�����������c�����`����������target-module@28000�����������ti,sysc�������	��”disabled�������������������������+�����������c�����€����������target-module@2a000�����������ti,sysc�������	��”disabled�������������������������+�����������c����� �������������segment@280000������������simple-bus�����������������������+���������segment@300000������������simple-bus�����������������������+���������„��c�����0���������4���������2����@��@��2@��� ��`��2`�����p��2p�����€��2€�������2��������3������ ��2 ��� ��À��2À���@����target-module@0�����������ti,sysc�������	��”disabled�������������������������+���������x��c�������������������@��@��@��� ��`��`�����p��p�����€��€������������ �� ��� ��À��À���@����������������������interconnect@48000000�������������ti,omap4-l4-per�simple-bus��������0���¼H������H�����H�����H�����H�����H�������������jap�la�ia0�ia1�ia2�ia3������������������������+�����������c����H���� ��� ��H ��� �����segment@0�������������simple-bus�����������������������+��������ä��c���������������������������������������������� �� �����0��0�����@��@�����P��P�����`��`�����p��p�����à��à�����ð��ð�����������������������P��P�����`��`�����p��p�����€��€������������ �� �����°��°�����À��À�����Ð��Ð�����à��à�������������� �� �����°��°�����À��À�����Ð��Ð�����à��à�����ð��ð��������������������� �� �����0��0������������	`��	`�����	p��	p�����`��`�����p��p�����€��€������������`��`�����p��p�����€��€����������������������������	€��	€�����	��	�����	 ��	 �����	°��	°�����	À��	À�����	Ð��	Ð�����	à��	à�����	ð��	ð�����	���	���� ��	 ��	 �����
@��
@�����
`��
`�����
€��
€���@��
À��
À�����
��
�����
�
à����� �� �����0��0�����@��@�����P��P�����€��€������������ �� �����°��°�����
��
�����
 ��
 �����
P��
P�����
`��
`�����
 ��
 �����
0��
0��������������������������������
P��
P�������target-module@20000�����������ti,sysc-omap2�ti,sysc�����������	uart3������������¼��P�����T�����X�����������jrev�sysc�syss�����������ß�����������t���������������������ì������������À���i��0�������������Çfck����������������������+�����������c�������������serial@0��������������ti,omap4-uart������������¼���������������S�������J�����������›Ül���������²����������J������j�����������target-module@32000�����������ti,sysc-omap2-timer�ti,sysc���������	timer2�����������¼� ����� ���� �����������jrev�sysc�syss�����������ß��'��������t������������������ì������������À���i����������������Çfck����������������������+�����������c����� �������timer@0�����������ti,omap3430-timer������������¼�������€���������À���i���������������Çfck���������S�������&������������target-module@34000�����������ti,sysc-omap4-timer�ti,sysc���������	timer3�����������¼�@�����@���������	��jrev�sysc������������ß�����������t����������������������À���i��� �������������Çfck����������������������+�����������c�����@�������timer@0�����������ti,omap4430-timer������������¼�������€���������À���i��� ������������Çfck���������S�������'������������target-module@36000�����������ti,sysc-omap4-timer�ti,sysc���������	timer4�����������¼�`�����`���������	��jrev�sysc������������ß�����������t����������������������À���i���(�������������Çfck����������������������+�����������c�����`�������timer@0�����������ti,omap4430-timer������������¼�������€���������À���i���(������������Çfck���������S�������(������������target-module@3e000�����������ti,sysc-omap4-timer�ti,sysc���������	timer9�����������¼�à�����à���������	��jrev�sysc������������ß�����������t����������������������À���i���0�������������Çfck����������������������+�����������c�����à�������timer@0�����������ti,omap4430-timer������������¼�������€���������À���i���0������������Çfck���������S�������-������������Æ���������target-module@40000�����������ti,sysc�������	��”disabled�������������������������+�����������c����������������target-module@55000�����������ti,sysc-omap2�ti,sysc�����������	gpio2������������¼�P�����P����Q�����������jrev�sysc�syss�����������ß�����������t���������������������ì������������À���i���@�������i���@���������
���Çfck�dbclk������������������������+�����������c�����P�������gpio@0������������ti,omap4-gpio������������¼���������������S�����������������������������������������������(��������������}���������target-module@57000�����������ti,sysc-omap2�ti,sysc�����������	gpio3������������¼�p�����p����q�����������jrev�sysc�syss�����������ß�����������t���������������������ì������������À���i���H�������i���H���������
���Çfck�dbclk������������������������+�����������c�����p�������gpio@0������������ti,omap4-gpio������������¼���������������S�����������������������������������������������(��������������‡���������target-module@59000�����������ti,sysc-omap2�ti,sysc�����������	gpio4������������¼����������‘�����������jrev�sysc�syss�����������ß�����������t���������������������ì������������À���i���P�������i���P���������
���Çfck�dbclk������������������������+�����������c������������gpio@0������������ti,omap4-gpio������������¼���������������S������� ����������������������������������������(��������������Ž���������target-module@5b000�����������ti,sysc-omap2�ti,sysc�����������	gpio5������������¼�°�����°����±�����������jrev�sysc�syss�����������ß�����������t���������������������ì������������À���i���X�������i���X���������
���Çfck�dbclk������������������������+�����������c�����°�������gpio@0������������ti,omap4-gpio������������¼���������������S�������!����������������������������������������(������������target-module@5d000�����������ti,sysc-omap2�ti,sysc�����������	gpio6������������¼�Ð�����Ð����Ñ�����������jrev�sysc�syss�����������ß�����������t���������������������ì������������À���i���`�������i���`���������
���Çfck�dbclk������������������������+�����������c�����Ð�������gpio@0������������ti,omap4-gpio������������¼���������������S�������"����������������������������������������(��������������p���������target-module@60000�����������ti,sysc-omap2�ti,sysc�����������	i2c3�������������¼������������������������jrev�sysc�syss�����������ß����������t���������������������ì������������À���i����������������Çfck����������������������+�����������c�������������i2c@0���������
����ti,omap4-i2c�������������¼���������������S�������=������������������������+������������Cdefault���������Q���k��������›�† ���eeprom@51�������������atmel,24c01����������¼���Q��������Ó���������������target-module@6a000�����������ti,sysc-omap2�ti,sysc�����������	uart1������������¼� P���� T���� X�����������jrev�sysc�syss�����������ß�����������t���������������������ì������������À���i�� �������������Çfck����������������������+�����������c����� �������serial@0��������������ti,omap4-uart������������¼���������������S�������H�����������›Ül����������target-module@6c000�����������ti,sysc-omap2�ti,sysc�����������	uart2������������¼�ÀP����ÀT����ÀX�����������jrev�sysc�syss�����������ß�����������t���������������������ì������������À���i��(�������������Çfck����������������������+�����������c�����À�������serial@0��������������ti,omap4-uart������������¼���������������S�������I�����������›Ül����������target-module@6e000�����������ti,sysc-omap2�ti,sysc�����������	uart4������������¼�àP����àT����àX�����������jrev�sysc�syss�����������ß�����������t���������������������ì������������À���i��8�������������Çfck����������������������+�����������c�����à�������serial@0��������������ti,omap4-uart������������¼���������������S�������F�����������›Ül����������target-module@70000�����������ti,sysc-omap2�ti,sysc�����������	i2c1�������������¼������������������������jrev�sysc�syss�����������ß����������t���������������������ì������������À���i���€�������������Çfck����������������������+�����������c�������������i2c@0���������
����ti,omap4-i2c�������������¼���������������S�������8������������������������+������������Cdefault���������Q���l��������›�€���twl@48�����������¼���H��������S��������������������ti,twl6030�������������������(�����������Cdefault���������Q���m���n���rtc�����������ti,twl4030-rtc����������S���������regulator-vaux1�����������ti,twl6030-vaux1������������q�B@��������‰�-ÆÀ������regulator-vaux2�����������ti,twl6030-vaux2������������q�O€��������‰�*¹€������regulator-vaux3�����������ti,twl6030-vaux3������������q�B@��������‰�-ÆÀ������regulator-vmmc������������ti,twl6030-vmmc���������q�O€��������‰�-ÆÀ�����������w������regulator-vpp�������������ti,twl6030-vpp����������q�w@��������‰�&% ������regulator-vusim�����������ti,twl6030-vusim������������q�O€��������‰�,@ ������regulator-vdac������������ti,twl6030-vdac������������„������regulator-vana������������ti,twl6030-vana�������regulator-vcxio�����������ti,twl6030-vcxio�������������Ü������regulator-vusb������������ti,twl6030-vusb������������o������regulator-v1v8������������ti,twl6030-v1v8����������Ü�����������q������regulator-v2v1������������ti,twl6030-v2v1����������Ü�����������r������usb-comparator������������ti,twl6030-usb����������S������
��������ð���o������pwm�����������ti,twl6030-pwm����������û���������pwmled������������ti,twl6030-pwmled�����������û���������gpadc�������������ti,twl6030-gpadc������������S�����������������������twl@4b������������ti,twl6040����������‚�������������¼���K��������S�������w��������������p����������������)���q��������4���r���������@�����������������������target-module@72000�����������ti,sysc-omap2�ti,sysc�����������	i2c2�������������¼� ����� ���� �����������jrev�sysc�syss�����������ß����������t���������������������ì������������À���i���ˆ�������������Çfck����������������������+�����������c����� �������i2c@0���������
����ti,omap4-i2c�������������¼���������������S�������9������������������������+������������Cdefault���������Q���s��������›�€���������target-module@76000�����������ti,sysc-omap4�ti,sysc���������	��	slimbus2�������������¼�`�����`���������	��jrev�sysc������������ß�����������t����������������������À���i���������������Çfck����������������������+�����������c�����`����������target-module@78000�����������ti,sysc-omap2�ti,sysc�����������	elm����������¼�€�����€����€�����������jrev�sysc�syss�����������ß����������t������������������ì������������À���i���8�������������Çfck����������������������+�����������c�����€�������elm@0�������������ti,am3352-elm������������¼������ ���������S����������������	��”disabled�������������target-module@86000�����������ti,sysc-omap2-timer�ti,sysc���������	timer10����������¼�`�����`����`�����������jrev�sysc�syss�����������ß��'��������t������������������ì������������À���i����������������Çfck����������������������+�����������c�����`�������timer@0�����������ti,omap3430-timer������������¼�������€���������À���i���������������Çfck���������S�������.������������Æ���������target-module@88000�����������ti,sysc-omap4-timer�ti,sysc���������	timer11����������¼�€�����€���������	��jrev�sysc������������ß�����������t����������������������À���i����������������Çfck����������������������+�����������c�����€�������timer@0�����������ti,omap4430-timer������������¼�������€���������À���i���������������Çfck���������S�������/������������Æ���������target-module@90000�����������ti,sysc�������	��”disabled�������������������������+�����������c�����	���� �������target-module@96000�����������ti,sysc-omap2�ti,sysc�����������	mcbsp4�����������¼�	`Œ�����������jsysc������������ß����������t�������������������À���i���À�������������Çfck����������������������+�����������c�����	`�������mcbsp@0�����������ti,omap4-mcbsp�����������¼�������ÿ��������jmpu���������S������������������]common����������S���€��������b���t������t��� ��������gtx�rx���������	��”disabled�������������target-module@98000�����������ti,sysc-omap4�ti,sysc�����������	mcspi1�����������¼�	€�����	€���������	��jrev�sysc������������ß�����������t����������������������À���i���Ð�������������Çfck����������������������+�����������c�����	€�������spi@0�������������ti,omap4-mcspi�����������¼���������������S�������A������������������������+������������q���������@��b���t���#���t���$���t���%���t���&���t���'���t���(���t���)���t���*������ ��gtx0�rx0�tx1�rx1�tx2�rx2�tx3�rx3����������target-module@9a000�����������ti,sysc-omap4�ti,sysc�����������	mcspi2�����������¼�	 �����	 ���������	��jrev�sysc������������ß�����������t����������������������À���i���Ø�������������Çfck����������������������+�����������c�����	 �������spi@0�������������ti,omap4-mcspi�����������¼���������������S�������B������������������������+������������q��������� ��b���t���+���t���,���t���-���t���.��������gtx0�rx0�tx1�rx1����������target-module@9c000�����������ti,sysc-omap4�ti,sysc�����������	mmc1�������������¼�	À�����	À���������	��jrev�sysc������������ß�����������*���������������������t����������������������À���X����������������Çfck����������������������+�����������c�����	À�������mmc@0�������������ti,omap4-hsmmc�����������¼���������������S�������S���������������������Œ��������b���t���=���t���>��������gtx�rx�����������£���u��������Cdefault���������Q���v��������°���w��������¼������������É���������target-module@9e000�����������ti,sysc�������	��”disabled�������������������������+�����������c�����	à����������target-module@a2000�����������ti,sysc�������	��”disabled�������������������������+�����������c�����
 ����������target-module@a4000�����������ti,sysc�������	��”disabled�������������������������+�����������c�����
@��������
P����������target-module@a8000�����������ti,sysc�������	��”disabled�������������������������+�����������c�����
€���@�������target-module@ad000�����������ti,sysc-omap4�ti,sysc�����������	mmc3�������������¼�
�����
Ð���������	��jrev�sysc������������ß�����������*���������������������t����������������������À���i����������������Çfck����������������������+�����������c�����
Ð�������mmc@0�������������ti,omap4-hsmmc�����������¼���������������S�������^������������Œ��������b���t���M���t���N��������gtx�rx���������	��”disabled�������������target-module@b0000�����������ti,sysc�������	��”disabled�������������������������+�����������c����������������target-module@b2000�����������ti,sysc-omap2�ti,sysc�����������	hdq1w������������¼� ����� ���� �����������jrev�sysc�syss�����������ß�����������ì������������Ú���������À���i���h�������������Çfck����������������������+�����������c����� �������1w@0��������������ti,omap3-1w����������¼���������������S�������:������������target-module@b4000�����������ti,sysc-omap4�ti,sysc�����������	mmc2�������������¼�@�����@���������	��jrev�sysc������������ß�����������*���������������������t����������������������À���X����������������Çfck����������������������+�����������c�����@�������mmc@0�������������ti,omap4-hsmmc�����������¼���������������S�������V������������Œ��������b���t���/���t���0��������gtx�rx���������	��”disabled�������������target-module@b8000�����������ti,sysc-omap4�ti,sysc�����������	mcspi3�����������¼�€�����€���������	��jrev�sysc������������ß�����������t����������������������À���i���à�������������Çfck����������������������+�����������c�����€�������spi@0�������������ti,omap4-mcspi�����������¼���������������S�������[������������������������+������������q�����������b���t������t�����������gtx0�rx0����������target-module@ba000�����������ti,sysc-omap4�ti,sysc�����������	mcspi4�����������¼� ����� ���������	��jrev�sysc������������ß�����������t����������������������À���i���è�������������Çfck����������������������+�����������c����� �������spi@0�������������ti,omap4-mcspi�����������¼���������������S�������0������������������������+������������q�����������b���t���F���t���G��������gtx0�rx0����������target-module@d1000�����������ti,sysc-omap4�ti,sysc�����������	mmc4�������������¼�
�����
���������	��jrev�sysc������������ß�����������*���������������������t����������������������À���i���������������Çfck����������������������+�����������c�����
�������mmc@0�������������ti,omap4-hsmmc�����������¼���������������S�������`������������Œ��������b���t���9���t���:��������gtx�rx���������	��”disabled�������������target-module@d5000�����������ti,sysc-omap4�ti,sysc�����������	mmc5�������������¼�
P�����
P���������	��jrev�sysc������������ß�����������*���������������������t����������������������À���i��@�������������Çfck����������������������+�����������c�����
P�������mmc@0�������������ti,omap4-hsmmc�����������¼���������������S�������;������������Œ��������b���t���;���t���<��������gtx�rx�����������Cdefault���������Q���x��������°���y��������¼������������É���������î���������������������segment@200000������������simple-bus�����������������������+�����������c����5��������5�������target-module@150000��������������ti,sysc-omap2�ti,sysc�����������	i2c4�������������¼������������������������jrev�sysc�syss�����������ß����������t���������������������ì������������À���i���˜�������������Çfck����������������������+�����������c�������������i2c@0���������
����ti,omap4-i2c�������������¼���������������S�������>������������������������+������������Cdefault���������Q���z��������›�€���������������ocmcram@40304000����������
����mmio-sram������������¼@0@��� ������������������gpmc@50000000�������������ti,omap4430-gpmc�������������¼P���������������������������+�����������S������������������b���t�����������grxtx�����������������������#�����������	gpmc�������������5���������À���H���������Çfck������������������(�������������������������������c�������,���������ethernet@gpmc�������������smsc,lan9221�smsc,lan9115�����������H�����������S�����������e����������������������™���
��������§���2��������¹���2��������Ë������������Ú���
����������
�����������������������2�������������������+���2��������:���2��������K���2��������\���2��������k������������…���#��������œ���#��������¶������������Î�����������å���#��������ý���2�����������{�����������|��������-������������:���������¼����������ÿ������������}��������S��������������Pmii���������Y������������k���������z��������Š��N ���������mmu@4a066000��������������ti,omap4-iommu�����������¼J`������������S������������������	mmu_dsp���������›����������target-module@52000000������������ti,sysc-omap4�ti,sysc�����������	iss����������¼R������R�����������	��jrev�sysc������������ß�����������*���������������������t���������������������¡������������À���h�����������������Çfck����������������������+�����������c����R������������mmu@55082000��������������ti,omap4-iommu�����������¼U ������������S�������d�����������	mmu_ipu���������›�������������¨������target-module@40130000������������ti,sysc-omap2�ti,sysc���������
��	wd_timer3������������¼@�����@����@������������jrev�sysc�syss�����������ß���"��������t���������������������ì������������À���I���h�������������Çfck����������������������+�����������c����@�����I��I�����€���wdt@0�������������ti,omap4-wdt�ti,omap3-wdt������������¼�������€��������S�������P������������mcpdm@40132000������������ti,omap4-mcpdm�����������¼@ ����I ������������jmpu�dma���������S�������p�����������	mcpdm�����������b���t���A���t���B��������gup_link�dn_link���������”okay������������Cdefault���������Q���~���������À������������Çpdmclk�������������‹������dmic@4012e000�������������ti,omap4-dmic������������¼@à����Ià������������jmpu�dma���������S�������r�����������	dmic������������b���t���C��������gup_link�������	��”disabled����������mcbsp@40122000������������ti,omap4-mcbsp�����������¼@ ����ÿI ����ÿ��������jmpu�dma���������S������������������]common����������S���€��������	mcbsp1����������b���t���!���t���"��������gtx�rx�����������”okay������������Cdefault���������Q���€������mcbsp@40124000������������ti,omap4-mcbsp�����������¼@@����ÿI@����ÿ��������jmpu�dma���������S������������������]common����������S���€��������	mcbsp2����������b���t������t�����������gtx�rx���������	��”disabled����������mcbsp@40126000������������ti,omap4-mcbsp�����������¼@`����ÿI`����ÿ��������jmpu�dma���������S������������������]common����������S���€��������	mcbsp3����������b���t������t�����������gtx�rx���������	��”disabled����������target-module@40128000������������ti,sysc-mcasp�ti,sysc�����������	mcasp������������¼@€����@€���������	��jrev�sysc������������t����������������������À���I��� �������������Çfck����������������������+�����������c����@€����I€�I€����������target-module@4012c000������������ti,sysc-omap4�ti,sysc���������	��	slimbus1�������������¼@À����@À���������	��jrev�sysc������������ß�����������t����������������������À���I���@�������������Çfck����������������������+�����������c����@À����IÀ�IÀ����������target-module@401f1000������������ti,sysc-omap4�ti,sysc�����������	aess�������������¼@����@���������	��jrev�sysc������������*���������������������t�������������������À���I����������������Çfck����������������������+�����������c����@����I�I����������dmm@4e000000����������
����ti,omap4-dmm�������������¼N��������������S�������q�����������	dmm�������emif@4c000000�������������ti,emif-4d�����������¼L��������������S�������n�����������	emif1������������5��������¾������������Ç���������Þ���������ó������emif@4d000000�������������ti,emif-4d�����������¼M��������������S�������o�����������	emif2������������5��������¾������������Ç���������Þ���������ó������timer@40138000������������ti,omap4430-timer������������¼@€����€I€����€��������S�������)�����������	timer5�����������	������timer@4013a000������������ti,omap4430-timer������������¼@ ����€I ����€��������S�������*�����������	timer6�����������	������timer@4013c000������������ti,omap4430-timer������������¼@À����€IÀ����€��������S�������+�����������	timer7�����������	������timer@4013e000������������ti,omap4430-timer������������¼@à����€Ià����€��������S�������,�����������	timer8�����������Æ���������	������aes@4b501000����������
����ti,omap4-aes������������	aes1�������������¼KP���� ��������S�������U�����������b���t���o���t���n��������gtx�rx���������aes@4b701000����������
����ti,omap4-aes������������	aes2�������������¼Kp���� ��������S�������@�����������b���t���r���t���q��������gtx�rx���������des@480a5000����������
����ti,omap4-des������������	des����������¼H
P���� ��������S�������R�����������b���t���u���t���t��������gtx�rx���������sham@4b100000�������������ti,omap4-sham�����������	sham�������������¼K�������������S�������3�����������b���t���w��������grx��������regulator-abb-mpu���������
����ti,abb-v2�����������babb_mpu�����������������������+������������	���€���������À�����������	,���2��������	=�����������”okay�������������¼J0{Ð���J0`�����������jbase-address�int-address����������x��	M�£è���������������������O€���������������������è���������������������û��������������������1È�������������������������regulator-abb-iva���������
����ti,abb-v2�����������babb_iva�����������������������+������������	€������������À�����������	,���2��������	=���������	��”disabled�������������¼J0{Ø���J0`�����������jbase-address�int-address����������target-module@56000000������������ti,sysc-omap4�ti,sysc�����������	gpu����������¼Vü����Vü���������	��jrev�sysc������������*���������������������t����������������������À��������������������Çfck����������������������+�����������c����V��������������ê�������������‚��������ú����	'À���������	Y���‚������dss@58000000����������
����ti,omap4-dss�������������¼X������€��������”ok��������	��	dss_core�������������À���ƒ����������������Çfck����������������������+������������c���dispc@58001000������������ti,omap4-dispc�����������¼X�������������S����������������
��	dss_dispc������������À���ƒ����������������Çfck�������encoder@58002000��������������ti,omap4-rfbi������������¼X� ����������	��”disabled����������	��	dss_rfbi�������������À���ƒ����������H���������Çfck�ick�������encoder@58003000��������������ti,omap4-venc������������¼X�0����������	��”disabled����������	��	dss_venc�������������À���ƒ����������������Çfck�������encoder@58004000����������
����ti,omap4-dsi�������������¼X�@����X�B����@X�C���� ��������jproto�phy�pll�����������S�������5���������	��”disabled����������	��	dss_dsi1�������������À���ƒ����������ƒ�������
���������Çfck�sys_clk�������encoder@58005000����������
����ti,omap4-dsi�������������¼X�P����X�R����@X�S���� ��������jproto�phy�pll�����������S�������T���������	��”disabled����������	��	dss_dsi2�������������À���ƒ����������ƒ�������
���������Çfck�sys_clk�������encoder@58006000��������������ti,omap4-hdmi��������� ���¼X�`����X�b����X�c����X�d������������jwp�pll�phy�core���������S�������e�����������”ok��������	��	dss_hdmi�������������À���ƒ�������	���ƒ�������
���������Çfck�sys_clk���������b���t���L������	��gaudio_tx������������	p���„��������Cdefault���������Q���…���port�������endpoint������������	|���†��������������������������bandgap@4a002260�������������¼J�"`���J�#,�������������ti,omap4430-bandgap���������	Œ���‡���������������	’���������������ˆ���������thermal-zones������cpu_thermal���������	¨���ú��������	¾��è��������	Ì���ˆ������������	Ü������N ���trips������cpu_alert�����������	é�† ��������	õ��Ð���������¦passive������������‰������cpu_crit������������	é�èH��������	õ��Ð������	���¦critical�������������cooling-maps�������map0������������
����‰��������
���Šÿÿÿÿÿÿÿÿ���������������memory@80000000����������Ÿmemory�����������¼€���@���������sound�������������ti,abe-twl6040����������
DuoVero���������
I�������
*���‹��������
3���������a��
>Headset Stereophone�HSOL�Headset Stereophone�HSOR�HSMIC�Headset Mic�Headset Mic�Headset Mic Bias����������hsusb1_phy������������usb-nop-xceiv�����������
O���}��������������ä������������Cdefault���������Q���Œ���������À���-������	���Çmain_clk������������›$ø������������\������w2cbw0015_vmmc����������Cdefault���������Q�������������regulator-fixed�������
��bw2cbw0015�����������q�-ÆÀ��������‰�-ÆÀ��������$���}��������������
[�p���������@���������
l�����������y������leds����������
����gpio-leds������led0������������
~duovero:blue:led0�����������	Œ���Ž�������������
��
„heartbeat������������gpio_keys���������
����gpio-keys������������������������+�������button0���������
~button0���������
š�����������	Œ���Ž��������������
¥���
���������
·���������connector�������������hdmi-connector����������
~hdmi�������������¦d�����������
Å���}����������port�������endpoint������������	|��������������†������������regulator-vddvario������������regulator-fixed�������	��bvddvario�������������Ü�����������{������regulator-vdd33a��������������regulator-fixed���������bvdd33a�����������Ü�����������|���������	compatible�interrupt-parent�#address-cells�#size-cells�model�stdout-path�i2c0�i2c1�i2c2�i2c3�mmc0�mmc1�mmc2�mmc3�mmc4�serial0�serial1�serial2�serial3�display0�device_type�next-level-cache�reg�clocks�clock-names�clock-latency�operating-points�#cooling-cells�phandle�ti,hwmods�interrupt-controller�#interrupt-cells�cache-unified�cache-level�interrupts�sram�ranges�reg-names�ti,sysc-sidle�#clock-cells�ti,index-starts-at-one�ti,bit-shift�clock-mult�clock-div�ti,max-div�ti,dividers�ti,sysc-mask�ti,syss-mask�ti,gpio-always-on�gpio-controller�#gpio-cells�ti,timer-alwon�#pinctrl-cells�pinctrl-single,register-width�pinctrl-single,function-mask�pinctrl-single,pins�status�clock-frequency�ti,autoidle-shift�ti,invert-autoidle-bit�ti,index-power-of-two�assigned-clocks�assigned-clock-rates�ti,clock-div�ti,clock-mult�ti,sysc-midle�#dma-cells�dma-channels�dma-requests�interrupt-names�port1-mode�remote-wakeup-connected�phys�usb-phy�phy-names�multipoint�num-eps�ram-bits�ctrl-module�interface-type�power�#phy-cells�#mbox-cells�ti,mbox-num-users�ti,mbox-num-fifos�ti,mbox-tx�ti,mbox-rx�#hwlock-cells�pinctrl-names�pinctrl-0�syscon�regulator-name�regulator-min-microvolt�regulator-max-microvolt�ti,sysc-delay-us�interrupts-extended�ti,timer-pwm�pagesize�regulator-always-on�usb-supply�#pwm-cells�#io-channel-cells�ti,audpwron-gpio�vio-supply�v2v1-supply�enable-active-high�ti,buffer-size�dmas�dma-names�ti,spi-num-cs�ti,dual-volt�ti,needs-special-reset�pbias-supply�vmmc-supply�ti,bus-width�ti,non-removable�ti,no-reset-on-init�cap-power-off-card�keep-power-in-suspend�gpmc,num-cs�gpmc,num-waitpins�ti,no-idle-on-init�bank-width�gpmc,device-width�gpmc,cycle2cycle-samecsen�gpmc,cycle2cycle-diffcsen�gpmc,cs-on-ns�gpmc,cs-rd-off-ns�gpmc,cs-wr-off-ns�gpmc,adv-on-ns�gpmc,adv-rd-off-ns�gpmc,adv-wr-off-ns�gpmc,oe-on-ns�gpmc,oe-off-ns�gpmc,we-on-ns�gpmc,we-off-ns�gpmc,rd-cycle-ns�gpmc,wr-cycle-ns�gpmc,access-ns�gpmc,page-burst-access-ns�gpmc,bus-turnaround-ns�gpmc,cycle2cycle-delay-ns�gpmc,wait-monitoring-ns�gpmc,clk-activation-ns�gpmc,wr-data-mux-bus-ns�gpmc,wr-access-ns�vddvario-supply�vdd33a-supply�reg-io-width�smsc,save-mac-address�phy-mode�gpmc,mux-add-data�gpmc,sync-read�gpmc,sync-write�gpmc,sync-clk-ps�#iommu-cells�ti,iommu-bus-err-back�phy-type�hw-caps-read-idle-ctrl�hw-caps-ll-interface�hw-caps-temp-alert�ti,timer-dsp�ti,tranxdone-status-mask�ti,settling-time�ti,clock-cycles�ti,abb_info�assigned-clock-parents�vdda-supply�remote-endpoint�gpios�#thermal-sensor-cells�polling-delay-passive�polling-delay�thermal-sensors�coefficients�temperature�hysteresis�trip�cooling-device�ti,model�ti,mclk-freq�ti,mcpdm�ti,twl6040�ti,audio-routing�reset-gpios�startup-delay-us�regulator-boot-on�label�linux,default-trigger�linux,code�debounce-interval�wakeup-source�hpd-gpios�