Ð
þí�.���8�%À���(������������E�%ˆ�����������������������������C����variscite,var-stk-om44�variscite,var-som-om44�ti,omap4460�ti,omap4�����������������������������������+������������7Variscite VAR-STK-OM44�����chosen��������aliases�������?���=/ocp/interconnect@48000000/segment@0/target-module@70000/i2c@0��������?���B/ocp/interconnect@48000000/segment@0/target-module@72000/i2c@0��������?���G/ocp/interconnect@48000000/segment@0/target-module@60000/i2c@0��������E���L/ocp/interconnect@48000000/segment@200000/target-module@150000/i2c@0����������?���Q/ocp/interconnect@48000000/segment@0/target-module@9c000/mmc@0��������?���V/ocp/interconnect@48000000/segment@0/target-module@b4000/mmc@0��������?���[/ocp/interconnect@48000000/segment@0/target-module@ad000/mmc@0��������?���`/ocp/interconnect@48000000/segment@0/target-module@d1000/mmc@0��������?���e/ocp/interconnect@48000000/segment@0/target-module@d5000/mmc@0��������B���j/ocp/interconnect@48000000/segment@0/target-module@6a000/serial@0���������B���r/ocp/interconnect@48000000/segment@0/target-module@6c000/serial@0���������B���z/ocp/interconnect@48000000/segment@0/target-module@20000/serial@0���������B���‚/ocp/interconnect@48000000/segment@0/target-module@6e000/serial@0������������Š/connector��������cpus�������������������������+�������cpu@0�������������arm,cortex-a9������������“cpu����������Ÿ������������°�������������´������������»cpu����������Ç�“à���������Õ�W0�£è�
®`�O€�	À�è���������æ������������õ���������cpu@1�������������arm,cortex-a9������������“cpu����������Ÿ������������°������������pmu�����������arm,cortex-a9-pmu������������ýdebugss����������������6����������7���������interrupt-controller@48241000�������������arm,cortex-a9-gic��������������������'������������°H$����H$�������������������������õ���������l2-cache-controller@48242000��������������arm,pl310-cache����������°H$ �������������8��������F������������õ���������local-timer@48240600��������������arm,cortex-a9-twd-timer����������´������������°H$���� ��������������
��������������������interrupt-controller@48281000�������������ti,omap4-wugen-mpu�������������������'������������°H(�������������������������õ���������soc�����������ti,omap-infra������mpu�������
����ti,omap4-mpu�������������ýmpu���������R���������dsp�������
����ti,omap3-c64�������������ýdsp�������iva�������	����ti,ivahd�������������ýiva����������ocp�����������ti,omap4-l3-noc�simple-bus�����������������������+������������W���������ýl3_main_1�l3_main_2�l3_main_3������������°D������D€���� �E���������������������	����������
������interconnect@4a300000�������������ti,omap4-l4-wkup�simple-bus����������°J0�����J0����J0����������
��^ap�la�ia0������������������������+���������$��W����J0��������J1��������J2��������segment@0�������������simple-bus�����������������������+���������„��W�������������������������������`���`��� ���€���€������ ��� ������°���°������@���@������P���P������À���À������Ð���Ð�������target-module@4000������������ti,sysc-omap2�ti,sysc������������ýcounter_32k����������°��@������@���������	��^rev�sysc������������h����������������´������0�������������»fck����������������������+�����������W������@�������counter@0�������������ti,omap-counter32k�����������°������� ���������target-module@6000������������ti,sysc-omap4�ti,sysc������������°��`������������^rev����������������������+�����������W������`��� ����prm@0���������
����ti,omap4-prm�������������°������ ����������������������������������������+�����������W���������� ����clocks�����������������������+�������sys_clkin_ck@110������������v����������
����ti,mux-clock�������������´������	���
���������
������������°�����������ƒ���������õ���������abe_dpll_bypass_clk_mux_ck@108����������v����������
����ti,mux-clock�������������´��������������š������������°�����������õ���7������abe_dpll_refclk_mux_ck@10c����������v����������
����ti,mux-clock�������������´���������������°�����������õ���6������dbgclk_mux_ck�����������v��������������fixed-factor-clock�����������´�����������§�����������²���������l4_wkup_clk_mux_ck@108����������v����������
����ti,mux-clock�������������´���������������°�����������õ���������syc_clk_div_ck@100����������v��������������ti,divider-clock�������������´������������°�����������¼���������usim_ck@1858������������v��������������ti,divider-clock�������������´�����������š������������°��X��������Ç���������������õ���������usim_fclk@1858����������v��������������ti,gate-clock������������´�����������š������������°��X������trace_clk_div_ck������������v��������������ti,clkdm-gate-clock����������´�������������������õ���������div_ts_ck@1888����������v��������������ti,divider-clock�������������´�����������š������������°��ˆ��������Ç��������� ���������õ���������bandgap_ts_fclk@1888������������v��������������ti,gate-clock������������´�����������š������������°��ˆ���������clockdomains�������emu_sys_clkdm�������������ti,clockdomain�����������´������������l4_wkup_cm@1800�����������ti,omap4-cm����������°���������������������������+�����������W�������������clk@20������������ti,clkctrl�����������°��� ���\��������v������������õ������������emu_sys_cm@1a00�����������ti,omap4-cm����������°���������������������������+�����������W�������������clk@20������������ti,clkctrl�����������°��� �����������v������������õ������������������target-module@a000������������ti,sysc-omap4�ti,sysc������������°�� ������������^rev����������������������+�����������W������ �������scrm@0������������ti,omap4-scrm������������°������ ����clocks�����������������������+�������auxclk0_src_gate_ck@310���������v���������� ����ti,composite-no-wait-gate-clock����������´�����������š������������°�����������õ���������auxclk0_src_mux_ck@310����������v��������������ti,composite-mux-clock�����������´�����������������š������������°�����������õ���������auxclk0_src_ck����������v��������������ti,composite-clock�����������´���������������õ���������auxclk0_ck@310����������v��������������ti,divider-clock�������������´�����������š�����������¼������������°�����������õ���,������auxclk1_src_gate_ck@314���������v���������� ����ti,composite-no-wait-gate-clock����������´�����������š������������°�����������õ���������auxclk1_src_mux_ck@314����������v��������������ti,composite-mux-clock�����������´�����������������š������������°�����������õ���������auxclk1_src_ck����������v��������������ti,composite-clock�����������´���������������õ���������auxclk1_ck@314����������v��������������ti,divider-clock�������������´�����������š�����������¼������������°�����������õ���-������auxclk2_src_gate_ck@318���������v���������� ����ti,composite-no-wait-gate-clock����������´�����������š������������°�����������õ��� ������auxclk2_src_mux_ck@318����������v��������������ti,composite-mux-clock�����������´�����������������š������������°�����������õ���!������auxclk2_src_ck����������v��������������ti,composite-clock�����������´��� ���!���������õ���"������auxclk2_ck@318����������v��������������ti,divider-clock�������������´���"��������š�����������¼������������°�����������õ���.������auxclk3_src_gate_ck@31c���������v���������� ����ti,composite-no-wait-gate-clock����������´�����������š������������°�����������õ���#������auxclk3_src_mux_ck@31c����������v��������������ti,composite-mux-clock�����������´�����������������š������������°�����������õ���$������auxclk3_src_ck����������v��������������ti,composite-clock�����������´���#���$���������õ���%������auxclk3_ck@31c����������v��������������ti,divider-clock�������������´���%��������š�����������¼������������°�����������õ���/������auxclk4_src_gate_ck@320���������v���������� ����ti,composite-no-wait-gate-clock����������´�����������š������������°�� ���������õ���&������auxclk4_src_mux_ck@320����������v��������������ti,composite-mux-clock�����������´�����������������š������������°�� ���������õ���'������auxclk4_src_ck����������v��������������ti,composite-clock�����������´���&���'���������õ���(������auxclk4_ck@320����������v��������������ti,divider-clock�������������´���(��������š�����������¼������������°�� ���������õ���0������auxclk5_src_gate_ck@324���������v���������� ����ti,composite-no-wait-gate-clock����������´�����������š������������°��$���������õ���)������auxclk5_src_mux_ck@324����������v��������������ti,composite-mux-clock�����������´�����������������š������������°��$���������õ���*������auxclk5_src_ck����������v��������������ti,composite-clock�����������´���)���*���������õ���+������auxclk5_ck@324����������v��������������ti,divider-clock�������������´���+��������š�����������¼������������°��$���������õ���1������auxclkreq0_ck@210�����������v����������
����ti,mux-clock�������������´���,���-���.���/���0���1��������š������������°��������auxclkreq1_ck@214�����������v����������
����ti,mux-clock�������������´���,���-���.���/���0���1��������š������������°��������auxclkreq2_ck@218�����������v����������
����ti,mux-clock�������������´���,���-���.���/���0���1��������š������������°��������auxclkreq3_ck@21c�����������v����������
����ti,mux-clock�������������´���,���-���.���/���0���1��������š������������°��������auxclkreq4_ck@220�����������v����������
����ti,mux-clock�������������´���,���-���.���/���0���1��������š������������°�� ������auxclkreq5_ck@224�����������v����������
����ti,mux-clock�������������´���,���-���.���/���0���1��������š������������°��$���������clockdomains����������������target-module@c000������������ti,sysc-omap4�ti,sysc������������ýctrl_module_wkup�������������°��À������À���������	��^rev�sysc������������h����������������������������������+�����������W������À�������scm@c000��������������ti,omap4-scm-wkup������������°��À����������������segment@10000�������������simple-bus�����������������������+���������x��W��������������������@��@������P��P������€��€��������������À��À������Ð��Ð������à��à������ð��ð�������target-module@0�����������ti,sysc-omap2�ti,sysc������������ýgpio1������������°��������������������������^rev�sysc�syss�����������Ó�����������h���������������������à������������´�������������������������
���»fck�dbclk������������������������+�����������W��������������gpio@0������������ti,omap4-gpio������������°����������������������������������í���������ÿ����������������������������'������������target-module@4000������������ti,sysc-omap2�ti,sysc���������
���ýwd_timer2������������°��@������@�����@�����������^rev�sysc�syss�����������Ó���"��������h���������������������à������������´�������������������»fck����������������������+�����������W������@�������wdt@0�������������ti,omap4-wdt�ti,omap3-wdt������������°�������€���������������P������������target-module@8000������������ti,sysc-omap2-timer�ti,sysc����������ýtimer1�����������°��€������€�����€�����������^rev�sysc�syss�����������Ó��'��������h������������������à������������´������ �������������»fck����������������������+�����������W������€�������timer@0�����������ti,omap3430-timer������������°�������€���������´������ ������������»fck����������������%���������������������target-module@c000������������ti,sysc-omap2�ti,sysc������������ýkbd����������°��À������À�����À�����������^rev�sysc�syss�����������Ó��'��������h������������������à������������´������X�������������»fck����������������������+�����������W������À�������keypad@0��������������ti,omap4-keypad����������°�������€���������������x�����������^mpu�������	��*disabled�������������target-module@e000������������ti,sysc-omap4�ti,sysc������������ýctrl_module_pad_wkup�������������°��à������à���������	��^rev�sysc������������h����������������������������������+�����������W������à�������pinmux@40��������� ����ti,omap4-padconf�pinctrl-single����������°���@���8���������������������+������������1�����������'��������������������@�����������^��ÿ��������{default���������‰���2���3���pinmux_hsusbb1_phy_clk_pins���������“����������������õ���’������pinmux_hsusbb1_hub_rst_pins���������“���������������õ���2������pinmux_lan7500_rst_pins���������“����������������õ���3������pinmux_twl6030_wkup_pins������������“���������������õ���t���������������segment@20000�������������simple-bus�����������������������+���������„��W��`��`������ �� ������������������������ �� ������0��0������@��@������P��P������p��p������€��€���������������target-module@0�����������ti,sysc�������	��*disabled�������������������������+�����������W�����������������target-module@2000������������ti,sysc�������	��*disabled�������������������������+�����������W������ ����������target-module@4000������������ti,sysc�������	��*disabled�������������������������+�����������W������@����������target-module@6000������������ti,sysc�������	��*disabled�������������������������+���������0��W������`���������p������ ���€������0�������������������interconnect@4a000000�������������ti,omap4-l4-cfg�simple-bus�����������°J������J�����J�����������
��^ap�la�ia0������������������������+���������T��W����J���������J��������J��������J������ ��J ������(��J(������0��J0��������segment@0�������������simple-bus�����������������������+���������ü��W������������������������������� ��� ������0���0������@���@������P���P�����`��`�����p��p�����À��À�����€��€���@�� �� �����0��0������€���€��� ��� ��� �����`��`�����p��p�����à��à��� �����������@��@�����P��P�������target-module@2000������������ti,sysc-omap4�ti,sysc������������ýctrl_module_core�������������°�� ������ ���������	��^rev�sysc������������h����������������������������������+�����������W������ �������scm@0�������������ti,omap4-scm-core�simple-bus�������������°����������������������������+�����������W��������������scm_conf@0������������syscon�����������°����������������������������+���������control-phy@300�����������ti,control-phy-usb2����������°��������������^power������������õ���d������control-phy@33c�����������ti,control-phy-otghs�������������°��<�����������^otghs_control������������õ���c������������target-module@4000������������ti,sysc-omap4�ti,sysc������������°��@������������^rev����������������������+�����������W������@�������cm1@0�������������ti,omap4-cm1�simple-bus����������°������ ����������������������+�����������W���������� ����clocks�����������������������+�������extalt_clkin_ck���������v��������������fixed-clock���������§„DÀ������pad_clks_src_ck���������v��������������fixed-clock���������§�·����������õ���4������pad_clks_ck@108���������v��������������ti,gate-clock������������´���4��������š������������°��������pad_slimbus_core_clks_ck������������v��������������fixed-clock���������§�·�������secure_32k_clk_src_ck�����������v��������������fixed-clock���������§��€�������slimbus_src_clk���������v��������������fixed-clock���������§�·����������õ���5������slimbus_clk@108���������v��������������ti,gate-clock������������´���5��������š���
���������°��������sys_32k_ck����������v��������������fixed-clock���������§��€����������õ���������virt_12000000_ck������������v��������������fixed-clock���������§�·����������õ���������virt_13000000_ck������������v��������������fixed-clock���������§�Æ]@���������õ���	������virt_16800000_ck������������v��������������fixed-clock���������§�Y����������õ���
������virt_19200000_ck������������v��������������fixed-clock���������§$ø����������õ���������virt_26000000_ck������������v��������������fixed-clock���������§Œº€���������õ���������virt_27000000_ck������������v��������������fixed-clock���������§›üÀ���������õ���
������virt_38400000_ck������������v��������������fixed-clock���������§Ið����������õ���������tie_low_clock_ck������������v��������������fixed-clock���������§����������utmi_phy_clkout_ck����������v��������������fixed-clock���������§“‡�������xclk60mhsp1_ck����������v��������������fixed-clock���������§“‡����������õ���^������xclk60mhsp2_ck����������v��������������fixed-clock���������§“‡����������õ���_������xclk60motg_ck�����������v��������������fixed-clock���������§“‡�������dpll_abe_ck@1e0���������v��������������ti,omap4-dpll-m4xen-clock������������´���6���7���������°��à��ä��ì��è���������õ���8������dpll_abe_x2_ck@1f0����������v��������������ti,omap4-dpll-x2-clock�����������´���8���������°��ð���������õ���9������dpll_abe_m2x2_ck@1f0������������v��������������ti,divider-clock�������������´���9��������¼�����������·������������°��ð���������ƒ���������É���������õ���:������abe_24m_fclk������������v��������������fixed-factor-clock�����������´���:��������§�����������²���������abe_clk@108���������v��������������ti,divider-clock�������������´���:��������¼������������°�����������à������dpll_abe_m3x2_ck@1f4������������v��������������ti,divider-clock�������������´���9��������¼�����������·������������°��ô���������ƒ���������É���������õ���;������core_hsd_byp_clk_mux_ck@12c���������v����������
����ti,mux-clock�������������´������;��������š������������°��,���������õ���<������dpll_core_ck@120������������v��������������ti,omap4-dpll-core-clock�������������´������<���������°�� ��$��,��(���������õ���=������dpll_core_x2_ck���������v��������������ti,omap4-dpll-x2-clock�����������´���=���������õ���>������dpll_core_m6x2_ck@140�����������v��������������ti,divider-clock�������������´���>��������¼�����������·������������°��@���������ƒ���������É������dpll_core_m2_ck@130���������v��������������ti,divider-clock�������������´���=��������¼�����������·������������°��0���������ƒ���������É���������õ���?������ddrphy_ck�����������v��������������fixed-factor-clock�����������´���?��������§�����������²���������dpll_core_m5x2_ck@13c�����������v��������������ti,divider-clock�������������´���>��������¼�����������·������������°��<���������ƒ���������É���������õ���@������div_core_ck@100���������v��������������ti,divider-clock�������������´���@���������°�����������¼������������õ���K������div_iva_hs_clk@1dc����������v��������������ti,divider-clock�������������´���@��������¼������������°��Ü���������à���������õ���D������div_mpu_hs_clk@19c����������v��������������ti,divider-clock�������������´���@��������¼������������°��œ���������à���������õ���J������dpll_core_m4x2_ck@138�����������v��������������ti,divider-clock�������������´���>��������¼�����������·������������°��8���������ƒ���������É���������õ���A������dll_clk_div_ck����������v��������������fixed-factor-clock�����������´���A��������§�����������²���������dpll_abe_m2_ck@1f0����������v��������������ti,divider-clock�������������´���8��������¼������������°��ð���������ƒ���������õ���N������dpll_core_m3x2_gate_ck@134����������v���������� ����ti,composite-no-wait-gate-clock����������´���>��������š������������°��4���������õ���B������dpll_core_m3x2_div_ck@134�����������v��������������ti,composite-divider-clock�����������´���>��������¼������������°��4���������ƒ���������õ���C������dpll_core_m3x2_ck�����������v��������������ti,composite-clock�����������´���B���C���������õ���������dpll_core_m7x2_ck@144�����������v��������������ti,divider-clock�������������´���>��������¼�����������·������������°��D���������ƒ���������É������iva_hsd_byp_clk_mux_ck@1ac����������v����������
����ti,mux-clock�������������´������D��������š������������°��¬���������õ���E������dpll_iva_ck@1a0���������v��������������ti,omap4-dpll-clock����������´������E���������°�� ��¤��¬��¨��������ö���F��������7€ü����������õ���F������dpll_iva_x2_ck����������v��������������ti,omap4-dpll-x2-clock�����������´���F���������õ���G������dpll_iva_m4x2_ck@1b8������������v��������������ti,divider-clock�������������´���G��������¼�����������·������������°��¸���������ƒ���������É��������ö���H��������À~����������õ���H������dpll_iva_m5x2_ck@1bc������������v��������������ti,divider-clock�������������´���G��������¼�����������·������������°��¼���������ƒ���������É��������ö���I��������Ü] ���������õ���I������dpll_mpu_ck@160���������v��������������ti,omap4-dpll-clock����������´������J���������°��`��d��l��h���������õ���������dpll_mpu_m2_ck@170����������v��������������ti,divider-clock�������������´�����������¼�����������·������������°��p���������ƒ���������É������per_hs_clk_div_ck�����������v��������������fixed-factor-clock�����������´���;��������§�����������²������������õ���O������usb_hs_clk_div_ck�����������v��������������fixed-factor-clock�����������´���;��������§�����������²������������õ���U������l3_div_ck@100�����������v��������������ti,divider-clock�������������´���K��������š�����������¼������������°������������õ���L������l4_div_ck@100�����������v��������������ti,divider-clock�������������´���L��������š�����������¼������������°���������lp_clk_div_ck�����������v��������������fixed-factor-clock�����������´���:��������§�����������²������������õ���������mpu_periphclk�����������v��������������fixed-factor-clock�����������´�����������§�����������²������������õ���������ocp_abe_iclk@528������������v��������������ti,divider-clock�������������´���M��������������š������������°��(��������Ç������������per_abe_24m_fclk������������v��������������fixed-factor-clock�����������´���N��������§�����������²���������dummy_ck������������v��������������fixed-clock���������§�������������clockdomains����������mpuss_cm@300��������������ti,omap4-cm����������°���������������������������+�����������W�������������clk@20������������ti,clkctrl�����������°��� �����������v������������tesla_cm@400��������������ti,omap4-cm����������°���������������������������+�����������W�������������clk@20������������ti,clkctrl�����������°��� �����������v������������õ���a���������abe_cm@500������������ti,omap4-cm����������°���������������������������+�����������W�������������clk@20������������ti,clkctrl�����������°��� ���l��������v������������õ���M���������������target-module@8000������������ti,sysc-omap4�ti,sysc������������°��€������������^rev����������������������+�����������W������€��� ����cm2@0�������������ti,omap4-cm2�simple-bus����������°������ ����������������������+�����������W���������� ����clocks�����������������������+�������per_hsd_byp_clk_mux_ck@14c����������v����������
����ti,mux-clock�������������´������O��������š������������°��L���������õ���P������dpll_per_ck@140���������v��������������ti,omap4-dpll-clock����������´������P���������°��@��D��L��H���������õ���Q������dpll_per_m2_ck@150����������v��������������ti,divider-clock�������������´���Q��������¼������������°��P���������ƒ���������õ���Y������dpll_per_x2_ck@150����������v��������������ti,omap4-dpll-x2-clock�����������´���Q���������°��P���������õ���R������dpll_per_m2x2_ck@150������������v��������������ti,divider-clock�������������´���R��������¼�����������·������������°��P���������ƒ���������É���������õ���X������dpll_per_m3x2_gate_ck@154�����������v���������� ����ti,composite-no-wait-gate-clock����������´���R��������š������������°��T���������õ���S������dpll_per_m3x2_div_ck@154������������v��������������ti,composite-divider-clock�����������´���R��������¼������������°��T���������ƒ���������õ���T������dpll_per_m3x2_ck������������v��������������ti,composite-clock�����������´���S���T���������õ���������dpll_per_m4x2_ck@158������������v��������������ti,divider-clock�������������´���R��������¼�����������·������������°��X���������ƒ���������É���������õ���������dpll_per_m5x2_ck@15c������������v��������������ti,divider-clock�������������´���R��������¼�����������·������������°��\���������ƒ���������É������dpll_per_m6x2_ck@160������������v��������������ti,divider-clock�������������´���R��������¼�����������·������������°��`���������ƒ���������É���������õ���W������dpll_per_m7x2_ck@164������������v��������������ti,divider-clock�������������´���R��������¼�����������·������������°��d���������ƒ���������É������dpll_usb_ck@180���������v��������������ti,omap4-dpll-j-type-clock�����������´������U���������°��€��„��Œ��ˆ���������õ���V������dpll_usb_clkdcoldo_ck@1b4�����������v��������������ti,fixed-factor-clock������������´���V�������������������·������������°��´��������(������������É������dpll_usb_m2_ck@190����������v��������������ti,divider-clock�������������´���V��������¼�����������·������������°�����������ƒ���������É���������õ���Z������ducati_clk_mux_ck@100�����������v����������
����ti,mux-clock�������������´���K���W���������°���������func_12m_fclk�����������v��������������fixed-factor-clock�����������´���X��������§�����������²���������func_24m_clk������������v��������������fixed-factor-clock�����������´���Y��������§�����������²���������func_24mc_fclk����������v��������������fixed-factor-clock�����������´���X��������§�����������²���������func_48m_fclk@108�����������v��������������ti,divider-clock�������������´���X���������°����������Ç������������func_48mc_fclk����������v��������������fixed-factor-clock�����������´���X��������§�����������²���������func_64m_fclk@108�����������v��������������ti,divider-clock�������������´������������°����������Ç������������func_96m_fclk@108�����������v��������������ti,divider-clock�������������´���X���������°����������Ç������������init_60m_fclk@104�����������v��������������ti,divider-clock�������������´���Z���������°����������Ç���������������õ���]������per_abe_nc_fclk@108���������v��������������ti,divider-clock�������������´���N���������°����������¼���������usb_phy_cm_clk32k@640�����������v��������������ti,gate-clock������������´�����������š������������°��@���������õ���e���������clockdomains�������l3_init_clkdm�������������ti,clockdomain�����������´���V���������l4_ao_cm@600��������������ti,omap4-cm����������°���������������������������+�����������W�������������clk@20������������ti,clkctrl�����������°��� �����������v������������õ���f���������l3_1_cm@700�����������ti,omap4-cm����������°���������������������������+�����������W�������������clk@20������������ti,clkctrl�����������°��� �����������v������������l3_2_cm@800�����������ti,omap4-cm����������°���������������������������+�����������W�������������clk@20������������ti,clkctrl�����������°��� �����������v������������ducati_cm@900�������������ti,omap4-cm����������°��	�������������������������+�����������W������	�������clk@20������������ti,clkctrl�����������°��� �����������v������������l3_dma_cm@a00�������������ti,omap4-cm����������°��
�������������������������+�����������W������
�������clk@20������������ti,clkctrl�����������°��� �����������v������������õ���[���������l3_emif_cm@b00������������ti,omap4-cm����������°���������������������������+�����������W�������������clk@20������������ti,clkctrl�����������°��� �����������v������������d2d_cm@c00������������ti,omap4-cm����������°���������������������������+�����������W�������������clk@20������������ti,clkctrl�����������°��� �����������v������������l4_cfg_cm@d00�������������ti,omap4-cm����������°��
�������������������������+�����������W������
�������clk@20������������ti,clkctrl�����������°��� �����������v������������õ���g���������l3_instr_cm@e00�����������ti,omap4-cm����������°���������������������������+�����������W�������������clk@20������������ti,clkctrl�����������°��� ���$��������v������������ivahd_cm@f00��������������ti,omap4-cm����������°���������������������������+�����������W�������������clk@20������������ti,clkctrl�����������°��� �����������v������������iss_cm@1000�����������ti,omap4-cm����������°���������������������������+�����������W�������������clk@20������������ti,clkctrl�����������°��� �����������v������������õ���j���������l3_dss_cm@1100������������ti,omap4-cm����������°���������������������������+�����������W�������������clk@20������������ti,clkctrl�����������°��� �����������v������������õ���‰���������l3_gfx_cm@1200������������ti,omap4-cm����������°���������������������������+�����������W�������������clk@20������������ti,clkctrl�����������°��� �����������v������������õ���ˆ���������l3_init_cm@1300�����������ti,omap4-cm����������°���������������������������+�����������W�������������clk@20������������ti,clkctrl�����������°��� ���Ä��������v������������õ���\���������l4_per_cm@1400������������ti,omap4-cm����������°���������������������������+�����������W�������������clk@20������������ti,clkctrl�����������°��� ��D��������v������������õ���k���������������target-module@56000�����������ti,sysc-omap2�ti,sysc������������ýdma_system�����������°�`�����`,����`(�����������^rev�sysc�syss�����������Ó��#��������6������������������h������������������à������������´���[�����������������»fck����������������������+�����������W�����`�������dma-controller@0��������������ti,omap4430-sdma�������������°�������������0�������������������
�������������������������������D�����������O��� ��������\������������õ���z���������target-module@58000�����������ti,sysc-omap2�ti,sysc������������ýhsi����������°�€�����€����€�����������^rev�sysc�syss�����������Ó���#��������6���������������������h���������������������à������������´���\����������������»fck����������������������+�����������W�����€���P����hsi@0���������
����ti,omap4-hsi�������������°������@���P������������^sys�gdd����������´���\����������������»hsi_fck����������������G�����������igdd_mpu����������������������+�����������W����������@����hsi-port@2000�������������ti,omap4-hsi-port������������°�� ������(������������^tx�rx������������������C���������hsi-port@3000�������������ti,omap4-hsi-port������������°��0������8������������^tx�rx������������������D���������������target-module@5e000�����������ti,sysc�������	��*disabled�������������������������+�����������W�����à��� �������target-module@62000�����������ti,sysc-omap2�ti,sysc������������ýusb_tll_hs�����������°� ����� ���� �����������^rev�sysc�syss�����������Ó����������h�������������������´���\���H�������������»fck����������������������+�����������W����� �������usbhstll@0��������
����ti,usbhs-tll�������������°����������������������N������������target-module@64000�����������ti,sysc-omap4�ti,sysc������������ýusb_host_hs����������°�@�����@����@�����������^rev�sysc�syss�����������Ó�����������6���������������������h����������������������´���\���8�������������»fck����������������������+�����������W�����@�������usbhshost@0�����������ti,usbhs-host������������°����������������������������+�����������W��������������������´���]���^���_������3���»refclk_60m_int�refclk_60m_ext_p1�refclk_60m_ext_p2��������	��yehci-phy�������ohci@800��������������ti,ohci-omap3������������°���������������������L������������„������ehci@c00����������
����ti,ehci-omap�������������°���������������������M�����������œ���`������������target-module@66000�����������ti,sysc-omap2�ti,sysc������������ýmmu_dsp����������°�`�����`����`�����������^rev�sysc�syss�����������Ó����������h�������������������´���a�����������������»fck����������������������+�����������W�����`����������	��*disabled�������������segment@80000�������������simple-bus�����������������������+����������W���
����� ��
 �����°��
°�����À��
À�����Ð��
������
à���������������������@��@�����P��P�����`��`�����p��p�����`��`�����p��p�����Ð��Ð�����à��à�������
����� ��
 �����°��
°�����À��
À�����Ð��
������
à�������target-module@29000�����������ti,sysc�������	��*disabled�������������������������+�����������W���������������target-module@2b000�����������ti,sysc-omap2�ti,sysc������������ýusb_otg_hs�����������°�´�����´����´�����������^rev�sysc�syss�����������Ó�����������6������������������h���������������������à������������´���\���@�������������»fck����������������������+�����������W�����°�������usb_otg_hs@0��������������ti,omap4-musb������������°������ÿ���������������\����������]�����������imc�dma����������¡���b��������œ���b������	��©usb2-phy������������³�����������¾�����������Æ�����������Ï���c��������Û����������������������ê���2���������target-module@2d000�����������ti,sysc-omap2�ti,sysc������������ýocp2scp_usb_phy����������°�Ð�����Ð����Ð�����������^rev�sysc�syss�����������Ó�����������h������������������à������������´���\���À�������������»fck����������������������+�����������W�����Ð�������ocp2scp@0�������������ti,omap-ocp2scp����������°����������������������������+�����������W��������������usb2phy@80��������
����ti,omap-usb2�������������°���€���X��������Ï���d���������´���e���������»wkupclk���������ð�������������õ���b������������target-module@36000�����������ti,sysc�������	��*disabled�������������������������+�����������W�����`����������target-module@4d000�����������ti,sysc�������	��*disabled�������������������������+�����������W�����Ð����������target-module@59000�����������ti,sysc-omap4-sr�ti,sysc�������������ýsmartreflex_mpu����������°�8�����������^sysc������������Ó�����������h����������������������´���f����������������»fck����������������������+�����������W������������smartreflex@0�������������ti,omap4-smartreflex-mpu�������������°�������€���������������������������target-module@5b000�����������ti,sysc-omap4-sr�ti,sysc�������������ýsmartreflex_iva����������°�°8�����������^sysc������������Ó�����������h����������������������´���f����������������»fck����������������������+�����������W�����°�������smartreflex@0�������������ti,omap4-smartreflex-iva�������������°�������€���������������f������������target-module@5d000�����������ti,sysc-omap4-sr�ti,sysc�������������ýsmartreflex_core�������������°�Ð8�����������^sysc������������Ó�����������h����������������������´���f����������������»fck����������������������+�����������W�����Ð�������smartreflex@0�������������ti,omap4-smartreflex-core������������°�������€���������������������������target-module@60000�����������ti,sysc�������	��*disabled�������������������������+�����������W����������������target-module@74000�����������ti,sysc-omap4�ti,sysc������������ýmailbox����������°�@�����@���������	��^rev�sysc������������Ó�����������h�������������������´���g����������������»fck����������������������+�����������W�����@�������mailbox@0�������������ti,omap4-mailbox�������������°���������������������������������û����������������������������mbox_ipu������������+��������������������6�����������������mbox_dsp������������+�������������������6�����������������������target-module@76000�����������ti,sysc-omap2�ti,sysc���������	���ýspinlock�������������°�`�����`����`�����������^rev�sysc�syss�����������Ó����������h������������������à������������´���g����������������»fck����������������������+�����������W�����`�������spinlock@0������������ti,omap4-hwspinlock����������°���������������A���������������segment@100000������������simple-bus�����������������������+���������`��W�������������������� �� ������0��0������€��€�������������� �� ������°��°�������target-module@0�����������ti,sysc-omap4�ti,sysc������������ýctrl_module_pad_core�������������°�������������������	��^rev�sysc������������h����������������������������������+�����������W��������������pinmux@40��������� ����ti,omap4-padconf�pinctrl-single����������°���@��–���������������������+������������1�����������'��������������������@�����������^��ÿ��������{default���������‰���h���pinmux_twl6040_pins���������“��\�����`������������õ���v������pinmux_mcpdm_pins���������(��“���Æ�����È�����Ê�����Ì�����Î�����������õ���†������pinmux_tsc2004_pins���������“���P�����R������������õ���n������pinmux_uart3_pins��������� ��“�������������������������������õ���l������pinmux_hsusbb1_pins�������`��“���‚�����„������†�����ˆ�����Š�����Œ�����Ž����������’�����”�����–�����˜�����������õ���h������pinmux_hsusbb1_phy_rst_pins���������“��L������������õ���“������pinmux_i2c1_pins������������“���â�����ä�����������õ���r������pinmux_i2c3_pins������������“���ê�����ì�����������õ���m������pinmux_mmc1_pins����������0��“���¢�����¤�����¦�����¨�����ª�����¬�����������õ���~������pinmux_twl6030_pins���������“��^��A���������õ���s������pinmux_uart2_pins��������� ��“���Ø�����Ú�������Ü�����Þ�������������õ���q������pinmux_wl12xx_ctrl_pins���������“���"�����$������&������������õ���”������pinmux_mmc4_pins����������0��“���������������������������������õ���€������pinmux_uart1_pins��������� ��“���ü�����þ������æ�����è������������õ���p������pinmux_mcspi1_pins�������� ��“���ò������ô������ö������ø������������õ���{������pinmux_mcsasp_pins����������“���¸���������pinmux_dss_dpi_pins�������à��“��"�����$�����&�����(�����*�����,�����.�����0�����2�����4�����6�����t�����v�����x�����z�����|�����~�����€�����‚�����„�����†�����ˆ�����Š�����Œ�����Ž����������’�����”���������pinmux_dss_hdmi_pins������������“���Z������\�����^�����������õ���Š������pinmux_i2c4_pins������������“���î�����ð�����������õ���…������pinmux_mmc5_pins����������8��“���¶��������
���������������������������õ���ƒ������pinmux_gpio_led_pins������������“��>�����@������������õ���•������pinmux_gpio_key_pins������������“��b�����������õ���–������pinmux_ks8851_irq_pins����������“��<�����������õ���|������pinmux_hdmi_hpd_pins������������“���X�����������õ���—������pinmux_backlight_pins�����������“���Ö������������omap4_padconf_global@5a0��������������syscon�simple-bus������������°�� ��p���������������������+�����������W������ ��p���������õ���i���pbias_regulator@60������������ti,pbias-omap4�ti,pbias-omap�������������°���`�����������O���i���pbias_mmc_omap4���������Vpbias_mmc_omap4���������e�w@��������}�-ÆÀ���������õ���}���������������target-module@2000������������ti,sysc�������	��*disabled�������������������������+�����������W������ ����������target-module@8000������������ti,sysc�������	��*disabled�������������������������+�����������W������€����������target-module@a000������������ti,sysc-omap4�ti,sysc������������ýfdif�������������°�� ������ ���������	��^rev�sysc������������Ó�����������6������������������h������������������•������������´���j����������������»fck����������������������+�����������W������ �������������segment@180000������������simple-bus�����������������������+���������segment@200000������������simple-bus�����������������������+��������h��W�à��!à�����ð��!ð������ ��  ������°�� °������@�� @������P�� P������`�� `������p�� p����� ��! �����0��!0������À�� À������Ð�� Ð��������!��������!�����`��!`�����p��!p�����@��!@�����P��!P�����€��!€�������!��������"��������"�����`��"`�����p��"p�����€��"€�������"����� ��" �����°��"°�����À��!À�����Ð��!Ð�������target-module@4000������������ti,sysc�������	��*disabled�������������������������+�����������W������@����������target-module@6000������������ti,sysc�������	��*disabled�������������������������+�����������W������`����������target-module@a000������������ti,sysc�������	��*disabled�������������������������+�����������W������ ����������target-module@c000������������ti,sysc�������	��*disabled�������������������������+�����������W������À����������target-module@10000�����������ti,sysc�������	��*disabled�������������������������+�����������W����������������target-module@12000�����������ti,sysc�������	��*disabled�������������������������+�����������W����� ����������target-module@14000�����������ti,sysc�������	��*disabled�������������������������+�����������W�����@����������target-module@16000�����������ti,sysc�������	��*disabled�������������������������+�����������W�����`����������target-module@18000�����������ti,sysc�������	��*disabled�������������������������+�����������W�����€����������target-module@1c000�����������ti,sysc�������	��*disabled�������������������������+�����������W�����À����������target-module@1e000�����������ti,sysc�������	��*disabled�������������������������+�����������W�����à����������target-module@20000�����������ti,sysc�������	��*disabled�������������������������+�����������W����������������target-module@26000�����������ti,sysc�������	��*disabled�������������������������+�����������W�����`����������target-module@28000�����������ti,sysc�������	��*disabled�������������������������+�����������W�����€����������target-module@2a000�����������ti,sysc�������	��*disabled�������������������������+�����������W����� �������������segment@280000������������simple-bus�����������������������+���������segment@300000������������simple-bus�����������������������+���������´��W�����0���������4���������2����@��@��2@��� ��`��2`�����p��2p�����€��2€�������2��������3������ ��2 ��� ��À��2À���@�����1����€��€��1€���@��À��1À��� ��à��1à��� ����target-module@0�����������ti,sysc�������	��*disabled�������������������������+���������¨��W�������������������€��€��€���@��À��À��� ��à��à��� ���������@��@��@��� ��`��`�����p��p�����€��€������������ �� ��� ��À��À���@����������������������interconnect@48000000�������������ti,omap4-l4-per�simple-bus��������0���°H������H�����H�����H�����H�����H�������������^ap�la�ia0�ia1�ia2�ia3������������������������+�����������W����H���� ��� ��H ��� �����segment@0�������������simple-bus�����������������������+��������ä��W���������������������������������������������� �� �����0��0�����@��@�����P��P�����`��`�����p��p�����à��à�����ð��ð�����������������������P��P�����`��`�����p��p�����€��€������������ �� �����°��°�����À��À�����Ð��Ð�����à��à�������������� �� �����°��°�����À��À�����Ð��Ð�����à��à�����ð��ð��������������������� �� �����0��0������������	`��	`�����	p��	p�����`��`�����p��p�����€��€������������`��`�����p��p�����€��€����������������������������	€��	€�����	��	�����	 ��	 �����	°��	°�����	À��	À�����	Ð��	Ð�����	à��	à�����	ð��	ð�����	���	���� ��	 ��	 �����
@��
@�����
`��
`�����
€��
€���@��
À��
À�����
��
�����
�
à����� �� �����0��0�����@��@�����P��P�����€��€������������ �� �����°��°�����
��
�����
 ��
 �����
P��
P�����
`��
`�����
 ��
 �����
0��
0��������������������������������
P��
P�������target-module@20000�����������ti,sysc-omap2�ti,sysc������������ýuart3������������°��P�����T�����X�����������^rev�sysc�syss�����������Ó�����������h���������������������à������������´���k��0�������������»fck����������������������+�����������W�������������serial@0��������������ti,omap4-uart������������°����������������������J�����������§Ül���������{default���������‰���l��������*okay�������������target-module@32000�����������ti,sysc-omap2-timer�ti,sysc����������ýtimer2�����������°� ����� ���� �����������^rev�sysc�syss�����������Ó��'��������h������������������à������������´���k����������������»fck����������������������+�����������W����� �������timer@0�����������ti,omap3430-timer������������°�������€���������´���k���������������»fck����������������&������������target-module@34000�����������ti,sysc-omap4-timer�ti,sysc����������ýtimer3�����������°�@�����@���������	��^rev�sysc������������Ó�����������h����������������������´���k��� �������������»fck����������������������+�����������W�����@�������timer@0�����������ti,omap4430-timer������������°�������€���������´���k��� ������������»fck����������������'������������target-module@36000�����������ti,sysc-omap4-timer�ti,sysc����������ýtimer4�����������°�`�����`���������	��^rev�sysc������������Ó�����������h����������������������´���k���(�������������»fck����������������������+�����������W�����`�������timer@0�����������ti,omap4430-timer������������°�������€���������´���k���(������������»fck����������������(������������target-module@3e000�����������ti,sysc-omap4-timer�ti,sysc����������ýtimer9�����������°�à�����à���������	��^rev�sysc������������Ó�����������h����������������������´���k���0�������������»fck����������������������+�����������W�����à�������timer@0�����������ti,omap4430-timer������������°�������€���������´���k���0������������»fck����������������-������������¦���������target-module@40000�����������ti,sysc�������	��*disabled�������������������������+�����������W����������������target-module@55000�����������ti,sysc-omap2�ti,sysc������������ýgpio2������������°�P�����P����Q�����������^rev�sysc�syss�����������Ó�����������h���������������������à������������´���k���@�������k���@���������
���»fck�dbclk������������������������+�����������W�����P�������gpio@0������������ti,omap4-gpio������������°����������������������������������ÿ����������������������������'������������õ���‚���������target-module@57000�����������ti,sysc-omap2�ti,sysc������������ýgpio3������������°�p�����p����q�����������^rev�sysc�syss�����������Ó�����������h���������������������à������������´���k���H�������k���H���������
���»fck�dbclk������������������������+�����������W�����p�������gpio@0������������ti,omap4-gpio������������°����������������������������������ÿ����������������������������'������������õ������������target-module@59000�����������ti,sysc-omap2�ti,sysc������������ýgpio4������������°����������‘�����������^rev�sysc�syss�����������Ó�����������h���������������������à������������´���k���P�������k���P���������
���»fck�dbclk������������������������+�����������W������������gpio@0������������ti,omap4-gpio������������°���������������������� ������������ÿ����������������������������'������������õ���o���������target-module@5b000�����������ti,sysc-omap2�ti,sysc������������ýgpio5������������°�°�����°����±�����������^rev�sysc�syss�����������Ó�����������h���������������������à������������´���k���X�������k���X���������
���»fck�dbclk������������������������+�����������W�����°�������gpio@0������������ti,omap4-gpio������������°����������������������!������������ÿ����������������������������'������������target-module@5d000�����������ti,sysc-omap2�ti,sysc������������ýgpio6������������°�Ð�����Ð����Ñ�����������^rev�sysc�syss�����������Ó�����������h���������������������à������������´���k���`�������k���`���������
���»fck�dbclk������������������������+�����������W�����Ð�������gpio@0������������ti,omap4-gpio������������°����������������������"������������ÿ����������������������������'������������õ���w���������target-module@60000�����������ti,sysc-omap2�ti,sysc������������ýi2c3�������������°������������������������^rev�sysc�syss�����������Ó����������h���������������������à������������´���k����������������»fck����������������������+�����������W�������������i2c@0���������
����ti,omap4-i2c�������������°����������������������=������������������������+������������{default���������‰���m��������*okay������������§�€���tsc2004@48������������ti,tsc2004�����������°���H��������{default���������‰���n������������o��������������������	��*disabled����������tmp105@49���������
����ti,tmp105������������°���I������eeprom@50�������������microchip,24c32�atmel,24c32����������°���P������������target-module@6a000�����������ti,sysc-omap2�ti,sysc������������ýuart1������������°� P���� T���� X�����������^rev�sysc�syss�����������Ó�����������h���������������������à������������´���k�� �������������»fck����������������������+�����������W����� �������serial@0��������������ti,omap4-uart������������°����������������������H�����������§Ül���������*okay������������{default���������‰���p���������target-module@6c000�����������ti,sysc-omap2�ti,sysc������������ýuart2������������°�ÀP����ÀT����ÀX�����������^rev�sysc�syss�����������Ó�����������h���������������������à������������´���k��(�������������»fck����������������������+�����������W�����À�������serial@0��������������ti,omap4-uart������������°����������������������I�����������§Ül���������*okay������������{default���������‰���q���������target-module@6e000�����������ti,sysc-omap2�ti,sysc������������ýuart4������������°�àP����àT����àX�����������^rev�sysc�syss�����������Ó�����������h���������������������à������������´���k��8�������������»fck����������������������+�����������W�����à�������serial@0��������������ti,omap4-uart������������°����������������������F�����������§Ül�������	��*disabled�������������target-module@70000�����������ti,sysc-omap2�ti,sysc������������ýi2c1�������������°������������������������^rev�sysc�syss�����������Ó����������h���������������������à������������´���k���€�������������»fck����������������������+�����������W�������������i2c@0���������
����ti,omap4-i2c�������������°����������������������8������������������������+������������{default���������‰���r��������*okay������������§�€���twl@48�����������°���H����������������������������ti,twl6030�������������������'�����������{default���������‰���s���t���rtc�����������ti,twl4030-rtc�������������������regulator-vaux1�����������ti,twl6030-vaux1������������e�B@��������}�-ÆÀ������regulator-vaux2�����������ti,twl6030-vaux2������������e�O€��������}�*¹€������regulator-vaux3�����������ti,twl6030-vaux3������������e�B@��������}�-ÆÀ������regulator-vmmc������������ti,twl6030-vmmc���������e�O€��������}�-ÆÀ���������õ���������regulator-vpp�������������ti,twl6030-vpp����������e�w@��������}�&% ������regulator-vusim�����������ti,twl6030-vusim������������e�-ÆÀ��������}�-ÆÀ���������³������regulator-vdac������������ti,twl6030-vdac����������õ���‹������regulator-vana������������ti,twl6030-vana�������regulator-vcxio�����������ti,twl6030-vcxio�������������³������regulator-vusb������������ti,twl6030-vusb����������õ���u������regulator-v1v8������������ti,twl6030-v1v8����������³���������õ���x������regulator-v2v1������������ti,twl6030-v2v1����������³���������õ���y������usb-comparator������������ti,twl6030-usb����������������
��������Ç���u������pwm�����������ti,twl6030-pwm����������Ò���������pwmled������������ti,twl6030-pwmled�����������Ò���������gpadc�������������ti,twl6030-gpadc�����������������������Ý������������twl@4b������������ti,twl6040����������v�������������°���K��������{default���������‰���v���������������w�����������ï���w�������������������x�����������y������������������õ���‡������������target-module@72000�����������ti,sysc-omap2�ti,sysc������������ýi2c2�������������°� ����� ���� �����������^rev�sysc�syss�����������Ó����������h���������������������à������������´���k���ˆ�������������»fck����������������������+�����������W����� �������i2c@0���������
����ti,omap4-i2c�������������°����������������������9������������������������+����������	��*disabled�������������target-module@76000�����������ti,sysc-omap4�ti,sysc���������	���ýslimbus2�������������°�`�����`���������	��^rev�sysc������������Ó�����������h����������������������´���k���������������»fck����������������������+�����������W�����`����������target-module@78000�����������ti,sysc-omap2�ti,sysc������������ýelm����������°�€�����€����€�����������^rev�sysc�syss�����������Ó����������h������������������à������������´���k���8�������������»fck����������������������+�����������W�����€�������elm@0�������������ti,am3352-elm������������°������ �������������������������	��*disabled�������������target-module@86000�����������ti,sysc-omap2-timer�ti,sysc����������ýtimer10����������°�`�����`����`�����������^rev�sysc�syss�����������Ó��'��������h������������������à������������´���k����������������»fck����������������������+�����������W�����`�������timer@0�����������ti,omap3430-timer������������°�������€���������´���k���������������»fck����������������.������������¦���������target-module@88000�����������ti,sysc-omap4-timer�ti,sysc����������ýtimer11����������°�€�����€���������	��^rev�sysc������������Ó�����������h����������������������´���k����������������»fck����������������������+�����������W�����€�������timer@0�����������ti,omap4430-timer������������°�������€���������´���k���������������»fck����������������/������������¦���������target-module@90000�����������ti,sysc�������	��*disabled�������������������������+�����������W�����	���� �������target-module@96000�����������ti,sysc-omap2�ti,sysc������������ýmcbsp4�����������°�	`Œ�����������^sysc������������Ó����������h�������������������´���k���À�������������»fck����������������������+�����������W�����	`�������mcbsp@0�����������ti,omap4-mcbsp�����������°�������ÿ��������^mpu���������������������������icommon����������*���€��������9���z������z��� ��������>tx�rx���������	��*disabled�������������target-module@98000�����������ti,sysc-omap4�ti,sysc������������ýmcspi1�����������°�	€�����	€���������	��^rev�sysc������������Ó�����������h����������������������´���k���Ð�������������»fck����������������������+�����������W�����	€�������spi@0�������������ti,omap4-mcspi�����������°����������������������A������������������������+������������H���������@��9���z���#���z���$���z���%���z���&���z���'���z���(���z���)���z���*������ ��>tx0�rx0�tx1�rx1�tx2�rx2�tx3�rx3���������*okay������������{default���������‰���{���eth@0�������������ks8851����������{default���������‰���|��������Vn6����������°����������������w��������������������������target-module@9a000�����������ti,sysc-omap4�ti,sysc������������ýmcspi2�����������°�	 �����	 ���������	��^rev�sysc������������Ó�����������h����������������������´���k���Ø�������������»fck����������������������+�����������W�����	 �������spi@0�������������ti,omap4-mcspi�����������°����������������������B������������������������+������������H��������� ��9���z���+���z���,���z���-���z���.��������>tx0�rx0�tx1�rx1�������	��*disabled�������������target-module@9c000�����������ti,sysc-omap4�ti,sysc������������ýmmc1�������������°�	À�����	À���������	��^rev�sysc������������Ó�����������6���������������������h����������������������´���\����������������»fck����������������������+�����������W�����	À�������mmc@0�������������ti,omap4-hsmmc�����������°����������������������S������������h���������u��������9���z���=���z���>��������>tx�rx�����������Œ���}��������{default���������‰���~��������™�����������¥������������¯��������*okay�������������target-module@9e000�����������ti,sysc�������	��*disabled�������������������������+�����������W�����	à����������target-module@a2000�����������ti,sysc�������	��*disabled�������������������������+�����������W�����
 ����������target-module@a4000�����������ti,sysc�������	��*disabled�������������������������+�����������W�����
@��������
P����������target-module@a8000�����������ti,sysc�������	��*disabled�������������������������+�����������W�����
€���@�������target-module@ad000�����������ti,sysc-omap4�ti,sysc������������ýmmc3�������������°�
�����
Ð���������	��^rev�sysc������������Ó�����������6���������������������h����������������������´���k����������������»fck����������������������+�����������W�����
Ð�������mmc@0�������������ti,omap4-hsmmc�����������°����������������������^������������u��������9���z���M���z���N��������>tx�rx���������	��*disabled�������������target-module@b0000�����������ti,sysc�������	��*disabled�������������������������+�����������W����������������target-module@b2000�����������ti,sysc-omap2�ti,sysc������������ýhdq1w������������°� ����� ���� �����������^rev�sysc�syss�����������Ó�����������à������������À���������´���k���h�������������»fck����������������������+�����������W����� �������1w@0��������������ti,omap3-1w����������°����������������������:������������target-module@b4000�����������ti,sysc-omap4�ti,sysc������������ýmmc2�������������°�@�����@���������	��^rev�sysc������������Ó�����������6���������������������h����������������������´���\����������������»fck����������������������+�����������W�����@�������mmc@0�������������ti,omap4-hsmmc�����������°����������������������V������������u��������9���z���/���z���0��������>tx�rx���������	��*disabled�������������target-module@b8000�����������ti,sysc-omap4�ti,sysc������������ýmcspi3�����������°�€�����€���������	��^rev�sysc������������Ó�����������h����������������������´���k���à�������������»fck����������������������+�����������W�����€�������spi@0�������������ti,omap4-mcspi�����������°����������������������[������������������������+������������H�����������9���z������z�����������>tx0�rx0�������	��*disabled�������������target-module@ba000�����������ti,sysc-omap4�ti,sysc������������ýmcspi4�����������°� ����� ���������	��^rev�sysc������������Ó�����������h����������������������´���k���è�������������»fck����������������������+�����������W����� �������spi@0�������������ti,omap4-mcspi�����������°����������������������0������������������������+������������H�����������9���z���F���z���G��������>tx0�rx0�������	��*disabled�������������target-module@d1000�����������ti,sysc-omap4�ti,sysc������������ýmmc4�������������°�
�����
���������	��^rev�sysc������������Ó�����������6���������������������h����������������������´���k���������������»fck����������������������+�����������W�����
�������mmc@0�������������ti,omap4-hsmmc�����������°����������������������`������������u��������9���z���9���z���:��������>tx�rx�����������*okay������������{default���������‰���€��������™������������²��������¥������������Ô���������������������+�������wlcore@2����������
����ti,wl1271������������°���������������‚�����������	�����������çIð�������������target-module@d5000�����������ti,sysc-omap4�ti,sysc������������ýmmc5�������������°�
P�����
P���������	��^rev�sysc������������Ó�����������6���������������������h����������������������´���k��@�������������»fck����������������������+�����������W�����
P�������mmc@0�������������ti,omap4-hsmmc�����������°����������������������;������������u��������9���z���;���z���<��������>tx�rx�����������*okay������������{default���������‰���ƒ��������™���„��������¥�����������û���o�������������������segment@200000������������simple-bus�����������������������+�����������W����5��������5�������target-module@150000��������������ti,sysc-omap2�ti,sysc������������ýi2c4�������������°������������������������^rev�sysc�syss�����������Ó����������h���������������������à������������´���k���˜�������������»fck����������������������+�����������W�������������i2c@0���������
����ti,omap4-i2c�������������°����������������������>������������������������+������������*okay������������{default���������‰���…��������§�€���������������ocmcram@40304000����������
����mmio-sram������������°@0@��� ����������õ���������gpmc@50000000�������������ti,omap4430-gpmc�������������°P���������������������������+�����������������������������9���z�����������>rxtx�����������������������������������ýgpmc�������������"���������´���L���������»fck������������������'������������ÿ�����������������	��*disabled����������mmu@4a066000��������������ti,omap4-iommu�����������°J`�������������������������������ýmmu_dsp���������5����������target-module@52000000������������ti,sysc-omap4�ti,sysc������������ýiss����������°R������R�����������	��^rev�sysc������������Ó�����������6���������������������h���������������������•������������´���j�����������������»fck����������������������+�����������W����R������������mmu@55082000��������������ti,omap4-iommu�����������°U �������������������d������������ýmmu_ipu���������5�������������B������target-module@40130000������������ti,sysc-omap2�ti,sysc���������
���ýwd_timer3������������°@�����@����@������������^rev�sysc�syss�����������Ó���"��������h���������������������à������������´���M���h�������������»fck����������������������+�����������W����@�����I��I�����€���wdt@0�������������ti,omap4-wdt�ti,omap3-wdt������������°�������€���������������P������������mcpdm@40132000������������ti,omap4-mcpdm�����������°@ ����I ������������^mpu�dma����������������p������������ýmcpdm�����������9���z���A���z���B��������>up_link�dn_link���������*okay������������{default���������‰���†���������´���‡���������»pdmclk�����������õ���‘������dmic@4012e000�������������ti,omap4-dmic������������°@à����Ià������������^mpu�dma����������������r������������ýdmic������������9���z���C��������>up_link�������	��*disabled����������mcbsp@40122000������������ti,omap4-mcbsp�����������°@ ����ÿI ����ÿ��������^mpu�dma���������������������������icommon����������*���€���������ýmcbsp1����������9���z���!���z���"��������>tx�rx���������	��*disabled����������mcbsp@40124000������������ti,omap4-mcbsp�����������°@@����ÿI@����ÿ��������^mpu�dma���������������������������icommon����������*���€���������ýmcbsp2����������9���z������z�����������>tx�rx���������	��*disabled����������mcbsp@40126000������������ti,omap4-mcbsp�����������°@`����ÿI`����ÿ��������^mpu�dma���������������������������icommon����������*���€���������ýmcbsp3����������9���z������z�����������>tx�rx���������	��*disabled����������target-module@40128000������������ti,sysc-mcasp�ti,sysc������������ýmcasp������������°@€����@€���������	��^rev�sysc������������h����������������������´���M��� �������������»fck����������������������+�����������W����@€����I€�I€����������target-module@4012c000������������ti,sysc-omap4�ti,sysc���������	���ýslimbus1�������������°@À����@À���������	��^rev�sysc������������Ó�����������h����������������������´���M���@�������������»fck����������������������+�����������W����@À����IÀ�IÀ����������target-module@401f1000������������ti,sysc-omap4�ti,sysc������������ýaess�������������°@����@���������	��^rev�sysc������������6���������������������h�������������������´���M����������������»fck����������������������+�����������W����@����I�I����������dmm@4e000000����������
����ti,omap4-dmm�������������°N���������������������q������������ýdmm�������emif@4c000000�������������ti,emif-4d�����������°L���������������������n������������ýemif1������������"��������X������������a���������x���������������emif@4d000000�������������ti,emif-4d�����������°M���������������������o������������ýemif2������������"��������X������������a���������x���������������timer@40138000������������ti,omap4430-timer������������°@€����€I€����€���������������)������������ýtimer5����������� ������timer@4013a000������������ti,omap4430-timer������������°@ ����€I ����€���������������*������������ýtimer6����������� ������timer@4013c000������������ti,omap4430-timer������������°@À����€IÀ����€���������������+������������ýtimer7����������� ������timer@4013e000������������ti,omap4430-timer������������°@à����€Ià����€���������������,������������ýtimer8�����������¦��������� ������aes@4b501000����������
����ti,omap4-aes�������������ýaes1�������������°KP���� ���������������U�����������9���z���o���z���n��������>tx�rx���������aes@4b701000����������
����ti,omap4-aes�������������ýaes2�������������°Kp���� ���������������@�����������9���z���r���z���q��������>tx�rx���������des@480a5000����������
����ti,omap4-des�������������ýdes����������°H
P���� ���������������R�����������9���z���u���z���t��������>tx�rx���������sham@4b100000�������������ti,omap4-sham������������ýsham�������������°K��������������������3�����������9���z���w��������>rx��������regulator-abb-mpu���������
����ti,abb-v2�����������Vabb_mpu�����������������������+������������­���€���������´�����������Æ���2��������×�����������*okay�������������°J0{Ð���J0`���J�"h���������'��^base-address�int-address�efuse-address��������x��ç�£è���������������������O€���������������������è�������������������û��������������������1È�������������������������regulator-abb-iva���������
����ti,abb-v2�����������Vabb_iva�����������������������+������������­€������������´�����������Æ���2��������×�����������*okay�������������°J0{Ø���J0`���J�"h���������'��^base-address�int-address�efuse-address��������x��ç�~ð���������������������e ���������������������²ø��������� �����������û��������������������ÿ��������������������������target-module@56000000������������ti,sysc-omap4�ti,sysc������������ýgpu����������°Vü����Vü���������	��^rev�sysc������������6���������������������h����������������������´���ˆ�����������������»fck����������������������+�����������W����V������������dss@58000000����������
����ti,omap4-dss�������������°X������€��������*okay����������	���ýdss_core�������������´���‰����������������»fck����������������������+������������W���dispc@58001000������������ti,omap4-dispc�����������°X�����������������������������
���ýdss_dispc������������´���‰����������������»fck�������encoder@58002000��������������ti,omap4-rfbi������������°X� ����������	��*disabled����������	���ýdss_rfbi�������������´���‰����������L���������»fck�ick�������encoder@58003000��������������ti,omap4-venc������������°X�0����������	��*disabled����������	���ýdss_venc�������������´���‰����������������»fck�������encoder@58004000����������
����ti,omap4-dsi�������������°X�@����X�B����@X�C���� ��������^proto�phy�pll������������������5���������	��*disabled����������	���ýdss_dsi1�������������´���‰����������‰�������
���������»fck�sys_clk�������encoder@58005000����������
����ti,omap4-dsi�������������°X�P����X�R����@X�S���� ��������^proto�phy�pll������������������T���������	��*disabled����������	���ýdss_dsi2�������������´���‰����������‰�������
���������»fck�sys_clk�������encoder@58006000��������������ti,omap4-hdmi��������� ���°X�`����X�b����X�c����X�d������������^wp�pll�phy�core����������������e�����������*okay����������	���ýdss_hdmi�������������´���‰�������	���‰�������
���������»fck�sys_clk���������9���z���L������	��>audio_tx������������{default���������‰���Š��������ó���‹���port�������endpoint������������ÿ���Œ���������õ���˜���������������bandgap@4a002260�������������°J�"`���J�#,���J�#x�������������ti,omap4460-bandgap����������������~�����������þ�������������������������������õ���Ž���������thermal-zones������cpu_thermal���������%���ú��������;��è��������I���Ž������������Y��\ÿÿÛ«���trips������cpu_alert�����������f�† ��������r��Ð���������špassive����������õ���������cpu_crit������������f�èH��������r��Ð������	���šcritical�������������cooling-maps�������map0������������}�����������‚���ÿÿÿÿÿÿÿÿ���������������memory@80000000����������“memory�����������°€���@���������sound�������������ti,abe-twl6040��������
��‘VAR-SOM-OM44������������šIð���������§���‘��������°���‡������L��»Headset Stereophone�HSOL�Headset Stereophone�HSOR�AFML�Line In�AFMR�Line In�������hsusb1_phy������������usb-nop-xceiv�����������{default���������‰���’���“��������Ì���w��������������Ø���„��������ð�������������´���/������	���»main_clk������������§$ø����������õ���`������fixedregulator-vbat�����������regulator-fixed���������VVBAT������������e�2Z ��������}�2Z ���������³���������ã���������õ���„������wl12xx_vmmc���������{default���������‰���”����������regulator-fixed���������Vvwl1271���������e�w@��������}�w@��������û���‚���������������õ�p������������������õ���������leds����������
����gpio-leds�����������{default���������‰���•���led0������������var:green:led0����������þ���w���
����������
��heartbeat���������led1������������var:green:led1����������þ���w����������������gpio-keys���������
����gpio-keys�����������{default���������‰���–���������������������+�������user-key@184������������user������������þ���w���������������"�����������-���������connector�������������hdmi-connector����������{default���������‰���—��������hdmi�������������ša�����������;���‚����������port�������endpoint������������ÿ���˜���������õ���Œ���������������	compatible�interrupt-parent�#address-cells�#size-cells�model�i2c0�i2c1�i2c2�i2c3�mmc0�mmc1�mmc2�mmc3�mmc4�serial0�serial1�serial2�serial3�display0�device_type�next-level-cache�reg�clocks�clock-names�clock-latency�operating-points�#cooling-cells�phandle�ti,hwmods�interrupts�interrupt-controller�#interrupt-cells�cache-unified�cache-level�sram�ranges�reg-names�ti,sysc-sidle�#clock-cells�ti,index-starts-at-one�ti,bit-shift�clock-mult�clock-div�ti,max-div�ti,dividers�ti,sysc-mask�ti,syss-mask�ti,gpio-always-on�gpio-controller�#gpio-cells�ti,timer-alwon�status�#pinctrl-cells�pinctrl-single,register-width�pinctrl-single,function-mask�pinctrl-names�pinctrl-0�pinctrl-single,pins�clock-frequency�ti,autoidle-shift�ti,invert-autoidle-bit�ti,index-power-of-two�assigned-clocks�assigned-clock-rates�ti,clock-div�ti,clock-mult�ti,sysc-midle�#dma-cells�dma-channels�dma-requests�interrupt-names�port1-mode�remote-wakeup-connected�phys�usb-phy�phy-names�multipoint�num-eps�ram-bits�ctrl-module�interface-type�power�#phy-cells�#mbox-cells�ti,mbox-num-users�ti,mbox-num-fifos�ti,mbox-tx�ti,mbox-rx�#hwlock-cells�syscon�regulator-name�regulator-min-microvolt�regulator-max-microvolt�ti,sysc-delay-us�ti,timer-pwm�regulator-always-on�usb-supply�#pwm-cells�#io-channel-cells�ti,audpwron-gpio�vio-supply�v2v1-supply�enable-active-high�ti,buffer-size�dmas�dma-names�ti,spi-num-cs�spi-max-frequency�ti,dual-volt�ti,needs-special-reset�pbias-supply�vmmc-supply�bus-width�ti,non-removable�ti,no-reset-on-init�cap-power-off-card�ref-clock-frequency�cd-gpios�gpmc,num-cs�gpmc,num-waitpins�ti,no-idle-on-init�#iommu-cells�ti,iommu-bus-err-back�phy-type�hw-caps-read-idle-ctrl�hw-caps-ll-interface�hw-caps-temp-alert�ti,timer-dsp�ti,tranxdone-status-mask�ti,settling-time�ti,clock-cycles�ti,abb_info�vdda-supply�remote-endpoint�#thermal-sensor-cells�polling-delay-passive�polling-delay�thermal-sensors�coefficients�temperature�hysteresis�trip�cooling-device�ti,model�ti,mclk-freq�ti,mcpdm�ti,twl6040�ti,audio-routing�reset-gpios�vcc-supply�regulator-boot-on�startup-delay-us�label�linux,default-trigger�linux,code�wakeup-source�hpd-gpios�