Ð þí��ù4���8��ï@���(������������ ô��ï������������������������������������������������������3���STMicroelectronics STM32MP157A-DK1 Discovery Board��������!���!st,stm32mp157a-dk1�st,stm32mp157�������cpus���������������������������������cpu@0������������!arm,cortex-a7������������,&¾6€���������<cpu����������H�������������L���������cpu@1������������!arm,cortex-a7������������,&¾6€���������<cpu����������H������������L������������arm-pmu����������!arm,cortex-a7-pmu������������T�������È����������É������������_���������������r���������psci���������� ���!arm,psci-1.0�������������ƒsmc�������interrupt-controller@a0021000������������!arm,cortex-a7-gic������������Š�������������›���������H ���� ��� ����������L���������timer������������!arm,armv7-timer�������0���T������ ������������������������ �����������r���������clocks�����clk-hse����������°�������������!fixed-clock����������,n6����������L���b������clk-hsi����������°�������������!fixed-clock����������,Ð�������clk-lse����������°�������������!fixed-clock����������,��€�������clk-lsi����������°�������������!fixed-clock����������,��}�������clk-csi����������°�������������!fixed-clock����������,�= ����������thermal-zones������cpu-thermal����������½�������������Ó�������������á������trips������cpu-alert1�����������ñ�L���������ý�������������Cpassive�������cpu-crit�������������ñ�ÔÀ���������ý���������� ���Ccritical�������������cooling-maps����������������regulator-booster������������!st,stm32mp1-booster������������������ ��disabled����������soc����������!simple-bus������������������������������������r���������������timer@40000000�������������������������������������!st,stm32-timers����������H@���������������T������������������ global����������0������Å��������7int�������P��C��������������������������������������������������������������������Hch1�ch2�ch3�ch4�up�������� ��disabled�������pwm������� ���!st,stm32-pwm������������R��������� ��disabled����������timer@1����������!st,stm32h7-timer-trigger�������������H��������� ��disabled����������counter����������!st,stm32-timer-counter�������� ��disabled�������������timer@40001000�������������������������������������!st,stm32-timers����������H@��������������T������������������ global����������0������Æ��������7int������� ��disabled�������pwm������� ���!st,stm32-pwm������������R�����������okay������������]�����������g��� ��������qdefault�sleep���������timer@2����������!st,stm32h7-timer-trigger�������������H�����������okay����������counter����������!st,stm32-timer-counter�������� ��disabled�������������timer@40002000�������������������������������������!st,stm32-timers����������H@� �������������T������������������ global����������0������Ç��������7int������� ��disabled�������pwm������� ���!st,stm32-pwm������������R�����������okay������������]��� �����������g������ ��������qdefault�sleep���������timer@3����������!st,stm32h7-timer-trigger�������������H�����������okay����������counter����������!st,stm32-timer-counter�������� ��disabled�������������timer@40003000�������������������������������������!st,stm32-timers����������H@�0�������������T�������2����������� global����������0������È��������7int������� ��disabled�������pwm������� ���!st,stm32-pwm������������R�����������okay������������]�����������g�����������qdefault�sleep���������timer@4����������!st,stm32h7-timer-trigger�������������H�����������okay����������counter����������!st,stm32-timer-counter�������� ��disabled�������������timer@40004000�������������������������������������!st,stm32-timers����������H@�@�������������T�������6����������� global����������0������É��������7int������� ��disabled�������timer@5����������!st,stm32h7-timer-trigger�������������H�����������okay�������������timer@40005000�������������������������������������!st,stm32-timers����������H@�P�������������T�������7����������� global����������0������Ê��������7int���������C������F��������������Hup�������� ��disabled�������timer@6����������!st,stm32h7-timer-trigger�������������H��������� ��disabled�������������timer@40006000�������������������������������������!st,stm32-timers����������H@�`�������������T�������w����������� global����������0������Ë��������7int������� ��disabled�������pwm������� ���!st,stm32-pwm������������R�����������okay������������]�����������g�����������qdefault�sleep���������timer@11�������������!st,stm32h7-timer-trigger�������������H�����������okay�������������timer@40007000�������������������������������������!st,stm32-timers����������H@�p�������������T�������‚����������� global����������0������Ì��������7int������� ��disabled�������pwm������� ���!st,stm32-pwm������������R��������� ��disabled����������timer@12�������������!st,stm32h7-timer-trigger�������������H��������� ��disabled�������������timer@40008000�������������������������������������!st,stm32-timers����������H@�€�������������T�������ƒ����������� global����������0������Í��������7int������� ��disabled�������pwm������� ���!st,stm32-pwm������������R��������� ��disabled����������timer@13�������������!st,stm32h7-timer-trigger�������������H��� ������ ��disabled�������������timer@40009000�������������������������������������!st,stm32-lptimer�������������H@�������������������/�����������0��������������7mux����������“������ ��disabled�������pwm����������!st,stm32-pwm-lp���������R��������� ��disabled����������trigger@0������������!st,stm32-lptimer-trigger�������������H���������� ��disabled����������counter����������!st,stm32-lptimer-counter���������� ��disabled�������������spi@4000b000���������������������������������������!st,stm32h7-spi�����������H@�°�������������T�������$�����������0������ƒ��������¡�����L������ ��C������'������������(��������������Hrx�tx��������� ��disabled����������audio-controller@4000b000������������!st,stm32h7-i2s����������¨�������������H@�°�������������T�������$��������� ��C������'������������(��������������Hrx�tx�����������okay���������� ��0������������ƒ������»������¼��������7pclk�i2sclk�x8k�x11k������������qdefault�sleep�����������]�����������g������port�������������L���o���endpoint������������¹�����������Éi2s���������Ô������������L���#������������spi@4000c000���������������������������������������!st,stm32h7-spi�����������H@�À�������������T�������3�����������0������„��������¡�����L������ ��C������=������������>��������������Hrx�tx��������� ��disabled����������audio-controller@4000c000������������!st,stm32h7-i2s����������¨�������������H@�À�������������T�������3��������� ��C������=������������>��������������Hrx�tx��������� ��disabled����������audio-controller@4000d000������������!st,stm32h7-spdifrx����������¨�������������H@�Ð������������0��������������7kclk�������������T�������a��������� ��C������]������������^��������������Hrx�rx-ctrl�������� ��disabled����������serial@4000e000����������!st,stm32h7-uart����������H@�à�����������������������������0������•���������“������ ��C������+������������,��������������Hrx�tx��������� ��disabled����������serial@4000f000����������!st,stm32h7-uart����������H@�ð�����������������������������0������–���������“������ ��C������-������������.��������������Hrx�tx��������� ��disabled������������qdefault�sleep�idle����������]�����������g�����������Ü������������æ������serial@40010000����������!st,stm32h7-uart����������H@������������������������������0������—���������“��������okay������������qdefault�sleep�idle����������]�����������g�����������Ü���������serial@40011000����������!st,stm32h7-uart����������H@�����������������������������0������˜���������“������ ��C������A������������B��������������Hrx�tx��������� ��disabled����������i2c@40012000�������������!st,stm32mp15-i2c�������������H@ ������������ event�error����������T����������������� �����������0������‰��������¡�����L����������������������������������ö������������������“�����������������okay������������qdefault�sleep�����������]�����������g��������������d��������-������hdmi-transmitter@39����������!sil,sii9022����������H���9��������E�����������R�����������`��� ��� ������������T���������������r���!��������¨������������okay�������ports��������������������������������port@0�����������H�������endpoint������������¹���"���������L���T���������port@3�����������H������endpoint������������¹���#���������L������������������cs42l51@4a�����������!cirrus,cs42l51�����������H���J��������¨������������l���$��������v���%��������€���%��������Š���%��������`���!��� �����������0���&��������7MCLK������������okay�������port���������������������������������endpoint@0�����������H������������¹���'��������–���(��������£���(���������L���(������endpoint@1�����������H�����������¹���)��������–���*��������£���*���������L���*���������������i2c@40013000�������������!st,stm32mp15-i2c�������������H@0������������ event�error����������T�������!����������"�����������0������Š��������¡�����L����������������������������������ö������������������“��������������� ��disabled����������i2c@40014000�������������!st,stm32mp15-i2c�������������H@@������������ event�error����������T�������H����������I�����������0������‹��������¡�����L����������������������������������ö������������������“��������������� ��disabled����������i2c@40015000�������������!st,stm32mp15-i2c�������������H@P������������ event�error����������T�������k����������l�����������0��������������¡�����L����������������������������������ö������������������“��������������� ��disabled������������qdefault�sleep�����������]���+��������g���,�����������¹��������-������������,�€������cec@40016000���������� ���!st,stm32-cec�������������H@`�������������T�������^�����������0������ˆ������������ ��7cec�hdmi-cec������������okay������������qdefault�sleep�����������]���-��������g���.������dac@40017000�������������!st,stm32h7-dac-core����������H@p������������0��������������7pclk������������������������������������ ��disabled�������dac@1��������� ���!st,stm32-dac������������³������������H��������� ��disabled����������dac@2��������� ���!st,stm32-dac������������³������������H��������� ��disabled�������������serial@40018000����������!st,stm32h7-uart����������H@€������������������ �����������0������š���������“������ ��disabled������������qdefault�sleep�idle����������]���/��������g���0��������Ü���1������serial@40019000����������!st,stm32h7-uart����������H@������������������!�����������0������›���������“������ ��C������Q������������R��������������Hrx�tx��������� ��disabled����������timer@44000000�������������������������������������!st,stm32-timers����������HD������������0���T������������������������������������������������ brk�up�trg-com�cc�����������0������Î��������7int������� ��disabled�������pwm������� ���!st,stm32-pwm������������R�����������okay������������]���2��������g���3��������qdefault�sleep���������timer@0����������!st,stm32h7-timer-trigger�������������H������������okay����������counter����������!st,stm32-timer-counter�������� ��disabled�������������timer@44001000�������������������������������������!st,stm32-timers����������HD�����������0���T�������+����������,����������-����������.����������� brk�up�trg-com�cc�����������0������Ï��������7int�������p��C������/������������0������������1������������2������������3������������4������������5��������������Hch1�ch2�ch3�ch4�up�trig�com������� ��disabled�������pwm������� ���!st,stm32-pwm������������R��������� ��disabled����������timer@7����������!st,stm32h7-timer-trigger�������������H��������� ��disabled����������counter����������!st,stm32-timer-counter�������� ��disabled�������������serial@44003000����������!st,stm32h7-uart����������HD�0�����������������������������0������™���������“������ ��C������G������������H��������������Hrx�tx��������� ��disabled����������spi@44004000���������������������������������������!st,stm32h7-spi�����������HD�@�������������T�������#�����������0������‚��������¡�����LH������ ��C������%������������&��������������Hrx�tx��������� ��disabled����������audio-controller@44004000������������!st,stm32h7-i2s����������¨�������������HD�@�������������T�������#��������� ��C������%������������&��������������Hrx�tx��������� ��disabled����������spi@44005000���������������������������������������!st,stm32h7-spi�����������HD�P�������������T�������T�����������0������…��������¡�����LI������ ��C������S������������T��������������Hrx�tx��������� ��disabled����������timer@44006000�������������������������������������!st,stm32-timers����������HD�`�������������T�������t����������� global����������0������Ð��������7int�������@��C������i������������j������������k������������l��������������Hch1�up�trig�com������� ��disabled�������pwm������� ���!st,stm32-pwm������������R��������� ��disabled����������timer@14�������������!st,stm32h7-timer-trigger�������������H��������� ��disabled�������������timer@44007000�������������������������������������!st,stm32-timers����������HD�p�������������T�������u����������� global����������0������Ñ��������7int������� ��C������m������������n��������������Hch1�up�������� ��disabled�������pwm������� ���!st,stm32-pwm������������R��������� ��disabled����������timer@15�������������!st,stm32h7-timer-trigger�������������H��������� ��disabled�������������timer@44008000�������������������������������������!st,stm32-timers����������HD�€�������������T�������v����������� global����������0������Ò��������7int������� ��C������o������������p��������������Hch1�up�������� ��disabled�������pwm������� ���!st,stm32-pwm������������R��������� ��disabled����������timer@16�������������!st,stm32h7-timer-trigger�������������H��������� ��disabled�������������spi@44009000���������������������������������������!st,stm32h7-spi�����������HD��������������T�������U�����������0������†��������¡�����LJ������ ��C������U������������V��������������Hrx�tx��������� ��disabled����������sai@4400a000�������������!st,stm32h7-sai���������������������������������������D� �������������HD� ����D�£ð������������T�������W�����������¡�����LP������ ��disabled�������audio-controller@4400a004�����������¨�������������!st,stm32-sai-sub-a�����������H������ ��������0������ž��������7sai_ck����������C������W������������ ��disabled����������audio-controller@4400a024�����������¨�������������!st,stm32-sai-sub-b�����������H���$��� ��������0������ž��������7sai_ck����������C������X������������ ��disabled�������������sai@4400b000�������������!st,stm32h7-sai���������������������������������������D�°�������������HD�°����D�³ð������������T�������[�����������¡�����LQ��������okay������������0������*������»������¼��������7pclk�x8k�x11k�����������qdefault�sleep�����������]���4���5��������g���6���7���audio-controller@4400b004�����������¨�������������!st,stm32-sai-sub-a�����������H������ ��������0������Ÿ��������7sai_ck����������C������Y��������������okay�������������°������������Htx�����������L���&���port�������������L���m���endpoint������������¹���(��������Íi2s���������Ô�����������Å�����������Ö��� ���������L���'������������audio-controller@4400b024�����������¨�������������!st,stm32-sai-sub-b�����������H���$��� ��������0������Ÿ���&��������7sai_ck�MCLK���������C������Z��������������okay������������Hrx����������é���&������port�������������L���n���endpoint������������¹���*��������Íi2s���������Ô�����������Å�����������Ö��� ���������L���)���������������sai@4400c000�������������!st,stm32h7-sai���������������������������������������D�À�������������HD�À����D�Ãð������������T�������r�����������¡�����LR������ ��disabled�������audio-controller@4400c004�����������¨�������������!st,stm32-sai-sub-a�����������H������ ��������0������ ��������7sai_ck����������C������q������������ ��disabled����������audio-controller@4400c024�����������¨�������������!st,stm32-sai-sub-b�����������H���$��� ��������0������ ��������7sai_ck����������C������r������������ ��disabled�������������dfsdm@4400d000�����������!st,stm32mp1-dfsdm������������HD�Ð������������0������œ��������7dfsdm����������������������������������� ��disabled�������filter@0�������������!st,stm32-dfsdm-adc����������³������������H�������������T�������n�����������C������e��������������Hrx�������� ��disabled����������filter@1�������������!st,stm32-dfsdm-adc����������³������������H������������T�������o�����������C������f��������������Hrx�������� ��disabled����������filter@2�������������!st,stm32-dfsdm-adc����������³������������H������������T�������p�����������C������g��������������Hrx�������� ��disabled����������filter@3�������������!st,stm32-dfsdm-adc����������³������������H������������T�������q�����������C������h��������������Hrx�������� ��disabled����������filter@4�������������!st,stm32-dfsdm-adc����������³������������H������������T�������s�����������C������[��������������Hrx�������� ��disabled����������filter@5�������������!st,stm32-dfsdm-adc����������³������������H������������T�������~�����������C������\��������������Hrx�������� ��disabled�������������dma-controller@48000000������� ���!st,stm32-dma�������������HH������������`���T��������������������������� ��������������������������������������������������/�����������0������G��������¡�����LÀ��������ñ������������ü��������������������L���8������dma-controller@48001000������� ���!st,stm32-dma�������������HH�����������`���T�������8����������9����������:����������;����������<����������D����������E����������F�����������0������H��������¡�����LÁ��������ñ������������ü��������������������L���9������dma-router@48002000����������!st,stm32h7-dmamux������������HH� ����@��������ñ��������������€�����������8���9�������� �����������0������I��������¡�����LÂ���������L���������adc@48003000�������������!st,stm32mp1-adc-core�������������HH�0�������������T�����������������Z�����������0������J������¢��������7bus�adc�����������›��������������������Š����������������������������������� ��disabled������������qdefault���������]���:���;��������-���<��������8���<��������D���=���������L���>���adc@0������������!st,stm32mp1-adc���������³������������H�������������r���>���������T������������C������ ��������������Hrx����������okay������������P��ˆ��������i������������� ������������adc@100����������!st,stm32mp1-adc���������³������������H������������r���>���������T�����������C������ ��������������Hrx����������okay������������i���������������������������P��ˆ���������mmc@48004000����������(���!st,stm32-sdmmc2�arm,pl18x�arm,primecell���������y�%1€���������HH�@�������������T�������‰����������� cmd_irq���������0������x������ ��7apb_pclk������������¡�����LÐ������������������¡��������³'������� ��disabled������������qdefault�opendrain�sleep���������]���?��������g���@��������Ü���A���������Á���������Ë��������×�����������á���$������usb-otg@49000000�������������!st,stm32mp15-hsotg�snps,dwc2�������������HI��������������0������¦��������7otg���������¡�����LÈ��������ídwc2�������������T�������b�����������ù�������������� ������ ����������������������������������)otg���������1�����������9���B��������okay������������G���C���������� ��Lusb2-phy�������������V���port�������endpoint������������¹���D���������L���\������������mailbox@4c001000�������������!st,stm32mp1-ipcc������������f������������HL�������������r������������������=�������������e����������� rx�tx�����������0������S���������“��������okay�������������L���k������dcmi@4c006000������������!st,stm32-dcmi������������HL�`�������������T�������N�����������¡�����M���������0������M��������7mclk������������C������K��������������Htx�������� ��disabled����������rcc@50000000�������������!st,stm32mp1-rcc�syscon�����������HP���������������°�����������}������������L���������pwr@50001000�������������!st,stm32mp1,pwr-reg����������HP�������������-���<��������Š���E���reg11�����������Ÿreg11�����������®�Èà��������Æ�Èà���������L���U������reg18�����������Ÿreg18�����������®�w@��������Æ�w@���������L���V������usb33�����������Ÿusb33�����������®�2Z ��������Æ�2Z ���������L���B���������pwr_mcu@50001014�������������!st,stm32mp151-pwr-mcu�syscon�������������HP�������������L���c������interrupt-controller@5000d000������������!st,stm32mp1-exti�syscon�����������›���������Š������������HP�Ð�������������L���������syscon@50020000����������!st,stm32mp157-syscfg�syscon����������HP�������������0������3���������L���������timer@50021000�������������������������������������!st,stm32-lptimer�������������HP������������������0�����������0��������������7mux����������“������ ��disabled�������pwm����������!st,stm32-pwm-lp���������R��������� ��disabled����������trigger@1������������!st,stm32-lptimer-trigger�������������H��������� ��disabled����������counter����������!st,stm32-lptimer-counter���������� ��disabled�������������timer@50022000�������������������������������������!st,stm32-lptimer�������������HP ������������������2�����������0������‘��������7mux����������“������ ��disabled�������pwm����������!st,stm32-pwm-lp���������R��������� ��disabled����������trigger@2������������!st,stm32-lptimer-trigger�������������H��������� ��disabled�������������timer@50023000�����������!st,stm32-lptimer�������������HP0������������������4�����������0������’��������7mux����������“������ ��disabled�������pwm����������!st,stm32-pwm-lp���������R��������� ��disabled�������������timer@50024000�����������!st,stm32-lptimer�������������HP@������������������5�����������0������“��������7mux����������“������ ��disabled�������pwm����������!st,stm32-pwm-lp���������R��������� ��disabled�������������vrefbuf@50025000�������������!st,stm32-vrefbuf�������������HPP������������®�&% ��������Æ�&% ��������0������4��������okay������������8���<���������L���=������sai@50027000�������������!st,stm32h7-sai���������������������������������������Pp�������������HPp����Psð������������T�������’�����������¡�����Lˆ������ ��disabled�������audio-controller@50027004�����������¨�������������!st,stm32-sai-sub-a�����������H������ ��������0������¡��������7sai_ck����������C������c������������ ��disabled����������audio-controller@50027024�����������¨�������������!st,stm32-sai-sub-b�����������H���$��� ��������0������¡��������7sai_ck����������C������d������������ ��disabled�������������thermal@50028000�������������!st,stm32-thermal�������������HP€�������������T�������“�����������0������5��������7pclk������������Þ������������okay�������������L���������hash@54002000������������!st,stm32f756-hash������������HT� �������������T�������P�����������0������a��������¡�����…��������C���F������� ����������������Hin����������ô�����������okay����������rng@54003000���������� ���!st,stm32-rng�������������HT�0������������0������|��������¡�����†��������okay����������dma-controller@58000000����������!st,stm32h7-mdma����������HX���������������T�������z�����������0������d��������¡����� ���������ñ����������� ��� �����������0���������L���F������memory-controller@58002000������������������������������������!st,stm32mp1-fmc2-ebi�������������HX� ������������0������y��������¡�����Ì������ ��disabled����������P����������`�������������d�������������h�������������l�������������€���������nand-controller@4,0������������������������������������!st,stm32mp1-fmc2-nfc����������H���H�������������������������������������� �������� ��������������T�������0���������H��C���F������� �����������F������� �����������F������� �������������� ��Htx�rx�ecc��������� ��disabled�������������spi@58003000�������������!st,stm32f469-qspi������������HX�0����p������������ ��qspi�qspi_mm�������������T�������\���������0��C���F������������������F�����������������������Htx�rx�����������0������z��������¡�����Î�������������������������������� ��disabled����������mmc@58005000����������(���!st,stm32-sdmmc2�arm,pl18x�arm,primecell���������y�%1€���������HX�P�������������T�������1����������� cmd_irq���������0������v������ ��7apb_pclk������������¡�����Ð������������������¡��������³'���������okay������������qdefault�opendrain�sleep���������]���G��������g���H��������Ü���I�����������J������������������������Ë��������×�����������á���$������mmc@58007000����������(���!st,stm32-sdmmc2�arm,pl18x�arm,primecell���������y�%1€���������HX�p�������������T�������|����������� cmd_irq���������0������w������ ��7apb_pclk������������¡�����Ñ������������������¡��������³'������� ��disabled����������crc@58009000�������������!st,stm32f7-crc�����������HX�������������0������n��������okay����������ethernet@5800a000���������#���!st,stm32mp1-dwmac�snps,dwmac-4.20a�����������HX� ��� ������� ��stmmaceth���������������������=����������� macirq��������6��7stmmaceth�mac-clk-tx�mac-clk-rx�eth-ck�ptp_ref�ethstp���������0��0������i������g������h������{������©������p�����������������������)��������:������������C��������^���K���������n��������okay������������]���L��������g���M��������qdefault�sleep��������� ��wrgmii-id������������€��è��������Š���N���stmmac-axi-config�����������•�����������¥�����������µ����������������������������������L���K������mdio���������������������������������������!snps,dwmac-mdio����ethernet-phy@0�����������H�������������L���N������������usb@5800c000���������� ���!generic-ohci�������������HX�À������������0���O������o��������¡�����Ø���������T�������J��������� ��disabled�������������L���P������usb@5800d000���������� ���!generic-ehci�������������HX�Ð������������0���O������o��������¡�����Ø���������T�������K�����������¿���P��������okay������������G���Q�����������������������������hub@1������������!usb424,2514����������H�����������-���$���������display-controller@5a001000����������!st,stm32-ltdc������������HZ��������������T�������X����������Y�����������0������§��������7lcd���������¡��������������okay������������qdefault�sleep�����������]���R��������g���S���port���������������������������������endpoint@0�����������H������������¹���T���������L���"������������watchdog@5a002000������������!st,stm32mp1-iwdg�������������HZ� ������������0������:������������ ��7pclk�lsi������������okay������������É��� ������usbphyc@5a006000���������������������������������������°�������������!st,stm32mp1-usbphyc����������HZ�`������������0��������������¡�������������Õ���U��������ä���V��������okay�������������L���O���usb-phy@0�����������ó�������������H������������þ���E�������� ���������������������8��������V�����������i�����������~�����������”������������©���������L���Q������usb-phy@1�����������ó������������H�����������þ���E�������� ���������������������8��������V�����������i�����������~�����������”������������©���������L���C���������serial@5c000000����������!st,stm32h7-uart����������H\�������������������������������0������”���������“������ ��disabled����������spi@5c001000���������������������������������������!st,stm32h7-spi�����������H\��������������T�������V�����������0������‡��������¡�����@������0��C���F���"�����������������F���#����������������������Hrx�tx��������� ��disabled����������i2c@5c002000�������������!st,stm32mp15-i2c�������������H\� ������������ event�error����������T�������_����������`�����������0������Œ��������¡�����B����������������������������������ö������������������“�����������������okay������������qdefault�sleep�����������]���W��������g���X�����������¹��������-������������,�€���stusb1600@28���������� ���!st,stusb1600�������������H���(���������T���������������r���Y��������qdefault���������]���Z��������okay������������-���[���connector������������!usb-c-connector���������·USB-C�����������½dual������������Èdefault����port�������endpoint������������¹���\���������L���D���������������stpmic@33������������!st,stpmic1�����������H���3����������� �����������������›���������Š�����������okay�������regulators�����������!st,stpmic1-regulators�����������Û���[��������è���[��������õ���[�����������[�����������$�����������[��������'���]��������3���[��������?���[��������K���$��������W���[��������g���[��������t���^��������ƒ���^���buck1�����������Ÿvddcore���������®�O€��������Æ�™p���������’��������¦�������������½������buck2�����������Ÿvdd_ddr���������®�™p��������Æ�™p���������’��������¦�������������½���������L���]������buck3�����������Ÿvdd���������®�2Z ��������Æ�2Z ���������’���������ß��������¦�������������½���������L���<������buck4�����������Ÿv3v3������������®�2Z ��������Æ�2Z ���������’���������½��������¦�������������L���$������ldo1������������Ÿv1v8_audio����������®�w@��������Æ�w@���������’���������T����������������L���%������ldo2���������� ��Ÿv3v3_hdmi�����������®�2Z ��������Æ�2Z ���������’���������T����������������L���������ldo3������������Ÿvtt_ddr���������®�¡ ��������Æ�q°���������’���������½������ldo4������������Ÿvdd_usb����������T����������������L���E������ldo5������������Ÿvdda������������®�,@ ��������Æ�,@ ���������T����������������í������ldo6���������� ��Ÿv1v2_hdmi�����������®�O€��������Æ�O€���������’���������T����������������L���������vref_ddr���������� ��Ÿvref_ddr�������������’������boost�����������Ÿbst_out����������T����������������L���^������pwr_sw1������� ��Ÿvbus_otg�������������T�������������pwr_sw2���������Ÿvbus_sw����������T��� ������������ÿ������������onkey������������!st,stpmic1-onkey�������������T����������������������� onkey-falling�onkey-rising������������� ��������okay����������watchdog�������������!st,stpmic1-wdt�������� ��disabled����������������rtc@5c004000�������������!st,stm32mp1-rtc����������H\�@������������0������A������À��������7pclk�rtc_ck��������������������������okay����������efuse@5c005000�����������!st,stm32mp15-bsec������������H\�P��������������������������������calib@5c�������������H���\���������calib@5e�������������H���^������������i2c@5c009000�������������!st,stm32mp15-i2c�������������H\������������� event�error����������T�������‡����������ˆ�����������0������Ž��������¡�����C����������������������������������ö��������� ���������“��������������� ��disabled����������tamp@5c00a000��������� ���!st,stm32-tamp�syscon�simple-mfd����������H\� �������������L���d������pinctrl@50002000��������������������������������������!st,stm32mp157-pinctrl���������������P� ���¤����������r�����������������`���ÿ���������-��������?������������L���_���gpio@50002000������������J��������Z�������������›���������Š������������H���������������0������T��������fGPIOA�����������okay������������s�����������z���_��������������������L��� ������gpio@50003000������������J��������Z�������������›���������Š������������H��������������0������U��������fGPIOB�����������okay������������s�����������z���_�������������������L���J������gpio@50004000������������J��������Z�������������›���������Š������������H�� ������������0������V��������fGPIOC�����������okay������������s�����������z���_������� ���������gpio@50005000������������J��������Z�������������›���������Š������������H��0������������0������W��������fGPIOD�����������okay������������s�����������z���_�������0������������L���l������gpio@50006000������������J��������Z�������������›���������Š������������H��@������������0������X��������fGPIOE�����������okay������������s�����������z���_�������@���������gpio@50007000������������J��������Z�������������›���������Š������������H��P������������0������Y��������fGPIOF�����������okay������������s�����������z���_�������P���������gpio@50008000������������J��������Z�������������›���������Š������������H��`������������0������Z��������fGPIOG�����������okay������������s�����������z���_�������`������������L���!������gpio@50009000������������J��������Z�������������›���������Š������������H��p������������0������[��������fGPIOH�����������okay������������s�����������z���_�������p���������gpio@5000a000������������J��������Z�������������›���������Š������������H��€������������0������\��������fGPIOI�����������okay������������s�����������z���_�������€������������L���Y������gpio@5000b000������������J��������Z�������������›���������Š������������H��������������0������]��������fGPIOJ��������� ��disabled����������gpio@5000c000������������J��������Z�������������›���������Š������������H�� ������������0������^��������fGPIOK��������� ��disabled����������adc1-in6-0�����pins������������†��\���������adc12-ain-0����������L���:���pins������������†��#��\��]��^���������adc12-ain-1����pins������������†��\��]���������adc12-usb-cc-pins-0����������L���;���pins������������†�������������cec-0������pins������������†��������������������š��������«�������������cec-sleep-0����pins������������†�����������cec-1������������L���-���pins������������†��������������������š��������«�������������cec-sleep-1����������L���.���pins������������†�����������dac-ch1-0������pins������������†�����������dac-ch2-0������pins������������†�����������dcmi-0�����pins����������<��†��x������y��z��{��|��~��„����F����w��ƒ��������������������dcmi-sleep-0�������pins����������<��†��x������y��z��{��|��~��„����F����w��ƒ�����������dcmi-1�����pins����������,��†��������&��z��{��A��K��3��M��������������������dcmi-sleep-1�������pins����������,��†��������&��z��{��A��K��3��M�����������dcmi-2�����pins����������4��†�������� ��z��@��A��~��„��†��F����w���������µ���������dcmi-sleep-2�������pins����������4��†�������� ��z��@��A��~��„��†��F����w���������rgmii-0����������L���L���pins1��������� ��†��e��d��m��n��"��B����!������������������Â��������«���������pins2�����������†��������������������Â��������«����������pins3�����������†��$��%��������������������������rgmii-sleep-0������������L���M���pins1���������<��†��e��d��m��n��"��B������!��$��%�����������������rgmii-1����pins1��������� ��†��e��d��m��n��"��B����!������������������Â��������«���������pins2�����������†��������������������Â��������«����������pins3�����������†��$��%��v��w����������������������rgmii-sleep-1������pins1���������<��†��e��d��m��n��"��B����!����$��%��v��w�������������rgmii-2����pins1��������� ��†��e��d����n��"��B��k��!������������������Â��������«���������pins2�����������†��������������������Â��������«����������pins3�����������†��$��%��v������������������������rgmii-sleep-2������pins1���������<��†��e��d����n��"��B��k����!��$��%��v���������������rmii-0�����pins1�����������†��m��n��������!������������������Â��������«���������pins2�����������†��$��%��������������������rmii-sleep-0�������pins1���������$��†��m��n������!��$��%�������������rmii-1�����pins1�����������†����!��m��n������������������Â��������«���������pins2�����������†��������������������Â��������«����������pins3�����������†����$��%���������������pins4�����������†�����������rmii-sleep-1�������pins1���������$��†����������!��$��%��m��n���������rmii-2�����pins1�����������†��m��n��������!������������������Â��������«���������pins2�����������†��$��%��������������������rmii-sleep-2�������pins1���������$��†��m��n������!��$��%�������������fmc-0������pins1���������4��†��4 ��5 ��; ��< ��> ��? ��0 ��1 ��G ��H ��I ��J ��i ������������������Â��������«���������pins2�����������†��6 ���������µ���������fmc-sleep-0����pins����������8��†��4��5��;��<��>��?��0��1��G��H��I��J��6��i���������fmc-1������pins����������T��†��4 ��5 �� ��> ��? ��0 ��1 ��G ��H ��I ��J ��K ��L ��M ��N ��O ��8 ��9 ��: ��i ��l ������������������Â��������«������������fmc-sleep-1����pins����������T��†��4��5����>��?��0��1��G��H��I��J��K��L��M��N��O��8��9��:��i��l���������i2c1-0�����������L������pins������������†��<��_������������������š��������«�������������i2c1-sleep-0�������������L������pins������������†��<��_���������i2c1-1�����pins������������†��^��_������������������š��������«�������������i2c1-sleep-1�������pins������������†��^��_���������i2c2-0�����pins������������†��t��u������������������š��������«�������������i2c2-sleep-0�������pins������������†��t��u���������i2c2-1�����pins������������†��u������������������š��������«�������������i2c2-sleep-1�������pins������������†��u���������i2c2-2�����pins������������†��Q��u������������������š��������«�������������i2c2-sleep-2�������pins������������†��Q��u���������i2c5-0�����������L���+���pins������������†����������������������š��������«�������������i2c5-sleep-0�������������L���,���pins������������†�������������i2c5-1�����pins������������†��0��1������������������š��������«�������������i2c5-sleep-1�������pins������������†��0��1���������i2s2-0�����������L������pins������������†��ƒ���� ��������«������������Â������������������i2s2-sleep-0�������������L������pins������������†��ƒ���� ���������ltdc-0�����������L���R���pins����������p��†��g��Š��‰��Z��r��s��x��y��z�� ��|��O��E��F��}��~����€����‚��9��l��j��:��„������8������������������Â��������«������������ltdc-sleep-0�������������L���S���pins����������p��†��g��Š��‰��Z��r��s��x��y��z�� ��|��O��E��F��}��~����€����‚��9��l��j��:��„������8���������ltdc-1�����pins����������p��†��Ž��Œ����§������‘��’��“��”��•��–��—��˜��™��š��›�� ��¡��¢��œ����ž��Ÿ��£��¤��¥��¦������������������Â��������«������������ltdc-sleep-1�������pins����������p��†��Ž��Œ����§������‘��’��“��”��•��–��—��˜��™��š��›�� ��¡��¢��œ����ž��Ÿ��£��¤��¥��¦���������ltdc-2�����pins1���������T��†�� ���� ��3��6��:��K��L��M��O��t ��x��y��z��}������…��†��‰��Š������������������Â��������«����������pins2�����������†��N������������������Â��������«������������ltdc-sleep-2�������pins1���������X��†������ ��3��6��:��K��L��M��O��t��x��y��z��}������…��†��‰��Š��N���������ltdc-3�����pins1�����������†��g������������������Â��������«���������pins2���������l��†��Š��‰��M��m��s��x��y����{��|��O��E����}��K����t ��‹ ��h��9��l��j��:��L������‡������������������Â��������«������������ltdc-sleep-3�������pins����������p��†��g��Š��‰��M��m��s��x��y����{��|��O��E����}��K����t��‹��h��9��l��j��:��L������‡���������mco1-0�����pins������������†�� ������������������Â��������«������������mco1-sleep-0�������pins������������†�� ���������mco2-0�����pins������������†��b������������������Â��������«������������mco2-sleep-0�������pins������������†��b���������m-can1-0�������pins1�����������†��} ��������«������������Â���������������pins2�����������†��‰ ������������������m_can1-sleep-0�����pins������������†��}��‰���������m-can1-1�������pins1�����������†�� ��������«������������Â���������������pins2�����������†�� ������������������m_can1-sleep-1�����pins������������†�������������m-can1-2�������pins1�����������†��} ��������«������������Â���������������pins2�����������†��~ ������������������m_can1-sleep-2�����pins������������†��}��~���������m-can2-0�������pins1�����������†�� ��������«������������Â���������������pins2�����������†�� ������������������m_can2-sleep-0�����pins������������†�������������pwm1-0�����������L���2���pins������������†��I��K��N���������Ò���������Â��������«�������������pwm1-sleep-0�������������L���3���pins������������†��I��K��N���������pwm1-1�����pins������������†��I���������Ò���������Â��������«�������������pwm1-sleep-1�������pins������������†��I���������pwm2-0�����pins������������†�����������Ò���������Â��������«�������������pwm2-sleep-0�������pins������������†�����������pwm3-0�����������L������pins������������†��'���������Ò���������Â��������«�������������pwm3-sleep-0�������������L��� ���pins������������†��'���������pwm3-1�����pins������������†��������������������Â��������«�������������pwm3-sleep-1�������pins������������†�����������pwm4-0�����������L��� ���pins������������†��>��?���������Ò���������Â��������«�������������pwm4-sleep-0�������������L������pins������������†��>��?���������pwm4-1�����������L������pins������������†��=���������Ò���������Â��������«�������������pwm4-sleep-1�������������L��� ���pins������������†��=���������pwm5-0�����������L������pins������������†��{���������Ò���������Â��������«�������������pwm5-sleep-0�������������L������pins������������†��{���������pwm5-1�����pins������������†��{��|��€������������������Â��������«�������������pwm5-sleep-1�������pins������������†��{��|��€���������pwm8-0�����pins������������†��‚���������Ò���������Â��������«�������������pwm8-sleep-0�������pins������������†��‚���������pwm12-0����������L������pins������������†��v���������Ò���������Â��������«�������������pwm12-sleep-0������������L������pins������������†��v���������qspi-clk-0�����pins������������†��Z ������������������Â��������«������������qspi-clk-sleep-0�������pins������������†��Z���������qspi-bk1-0�����pins������������†��X��Y��W ��V ������������������Â��������«������������qspi-bk1-sleep-0�������pins������������†��X��Y��W��V���������qspi-bk2-0�����pins������������†��r ��s ��j��g������������������Â��������«������������qspi-bk2-sleep-0�������pins������������†��r��s��j��g���������qspi-cs1-0�����pins������������†�����������µ���������Â��������«������������qspi-cs1-sleep-0�������pins������������†�����������qspi-cs2-0�����pins������������†�� ���������µ���������Â��������«������������qspi-cs2-sleep-0�������pins������������†�� ���������sai2a-0����������L���4���pins������������†��…��†��‡��@��������«�������������Â������������������sai2a-sleep-0������������L���6���pins������������†��…��†��‡��@���������sai2a-1����pins1�����������†��†��‡��=��������«�������������Â������������������sai2a-sleep-1������pins������������†��†��‡��=���������sai2a-2����pins������������†��=��;��<��������«�������������Â������������������sai2a-sleep-2������pins������������†��=��;��<���������sai2b-0����pins1�����������†��L��M��N��������«�������������Â���������������pins2�����������†��[������������������sai2b-sleep-0������pins������������†��[��L��M��N���������sai2b-1����������L���5���pins������������†��[������������������sai2b-sleep-1������������L���7���pins������������†��[���������sai2b-2����pins1�����������†��[������������������sai2b-sleep-2������pins������������†��[���������sai4a-0����pins������������†����������«�������������Â������������������sai4a-sleep-0������pins������������†�����������sdmmc1-b4-0����������L���G���pins1�����������†��( ��) ��* ��+ ��2 ��������«������������Â���������������pins2�����������†��, ��������«������������Â������������������sdmmc1-b4-od-0�����������L���H���pins1�����������†��( ��) ��* ��+ ��������«������������Â���������������pins2�����������†��, ��������«������������Â���������������pins3�����������†��2 ��������«������������š������������������sdmmc1-b4-init-0�������pins1�����������†��( ��) ��* ��+ ��������«������������Â������������������sdmmc1-b4-sleep-0������������L���I���pins������������†��(��)��*��+��,��2���������sdmmc1-dir-0�������pins1�����������†��R��' ����������«������������Â���������µ������pins2�����������†��D ���������µ���������sdmmc1-dir-init-0������pins1�����������†��R��' ����������«������������Â���������µ���������sdmmc1-dir-sleep-0�����pins������������†��R��'����D���������sdmmc1-dir-1�������pins1�����������†��R��N����������«������������Â���������µ������pins2�����������†��D ���������µ���������sdmmc1-dir-sleep-1�����pins������������†��R��N����D���������sdmmc2-b4-0����pins1�����������†�� �� �� �� ��f��������«������������Â���������µ������pins2�����������†��C ��������«������������Â���������µ���������sdmmc2-b4-od-0�����pins1�����������†�� �� �� �� ��������«������������Â���������µ������pins2�����������†��C ��������«������������Â���������µ������pins3�����������†��f��������«������������š���������µ���������sdmmc2-b4-sleep-0������pins������������†����������C��f���������sdmmc2-b4-1����pins1�����������†�� �� �� �� ��f��������«������������Â���������������pins2�����������†��C ��������«������������Â������������������sdmmc2-b4-od-1�����pins1�����������†�� �� �� �� ��������«������������Â���������������pins2�����������†��C ��������«������������Â���������������pins3�����������†��f��������«������������š������������������sdmmc2-d47-0�������pins������������†�� �� ��E ��3 ��������«������������Â���������µ���������sdmmc2-d47-sleep-0�����pins������������†���� ��E��3���������sdmmc2-d47-1�������pins������������†�� �� ��&��'��������«������������Â������������������sdmmc2-d47-sleep-1�����pins������������†���� ��&��'���������sdmmc2-d47-2�������pins������������†�� �� ��&��'��������«������������Â���������µ���������sdmmc2-d47-sleep-2�����pins������������†������&��'���������sdmmc2-d47-3�������pins������������†�� �� ��E ��'���������sdmmc2-d47-sleep-3�����pins������������†���� ��E��'���������sdmmc3-b4-0����������L���?���pins1�����������†��P ��T ��U ��7��Q ��������«������������Â���������µ������pins2�����������†��o��������«������������Â���������µ���������sdmmc3-b4-od-0�����������L���@���pins1�����������†��P ��T ��U ��7��������«������������Â���������µ������pins2�����������†��o��������«������������Â���������µ������pins3�����������†��Q ��������«������������š���������µ���������sdmmc3-b4-sleep-0������������L���A���pins������������†��P��T��U��7��o��Q���������sdmmc3-b4-1����pins1�����������†��P ��T ��5��7��0��������«������������Â���������µ������pins2�����������†��o��������«������������Â���������µ���������sdmmc3-b4-od-1�����pins1�����������†��P ��T ��5��7��������«������������Â���������µ������pins2�����������†��o��������«������������Â���������µ������pins3�����������†��0��������«������������š���������µ���������sdmmc3-b4-sleep-1������pins������������†��P��T��5��7��o��0���������spdifrx-0������pins������������†��l ������������������spdifrx-sleep-0����pins������������†��l���������spi1-1�����pins1�����������†����������������������Â��������«���������pins2�����������†��������������������spi2-0�����pins1�����������†����ƒ������������������Â��������«���������pins2�����������†��‚������������������spi2-1�����pins1�����������†����ƒ������������������Â��������«���������pins2�����������†��‚������������������spi4-0�����pins������������†��L��F������������������Â��������«���������pins2�����������†��M������������������stusb1600-0����������L���Z���pins������������†��‹����������µ���������uart4-0����������L������pins1�����������†��k������������������Â��������«����������pins2�����������†�� ������������������uart4-idle-0�������������L������pins1�����������†��k������pins2�����������†�� ������������������uart4-sleep-0������������L������pins������������†��k�����������uart4-1����pins1�����������†��1 ������������������Â��������«����������pins2�����������†�� ������������������uart4-2����pins1�����������†��k������������������Â��������«����������pins2�����������†�� ������������������uart4-3����pins1�����������†�� ������������������Â��������«����������pins2�����������†�� ������������������uart4-idle-3�������pins1�����������†�� ������pins2�����������†�� ������������������uart4-sleep-3������pins������������†�� �����������uart5-0����pins1�����������†��������������������Â��������«����������pins2�����������†�� ������������������uart7-0����pins1�����������†��H������������������Â��������«����������pins2�����������†��G��J��I������������������uart7-1����pins1�����������†��W������������������Â��������«����������pins2�����������†��V������������������uart7-2����������L���/���pins1�����������†��H������������������Â��������«����������pins2�����������†��G���������µ���������uart7-idle-2�������������L���1���pins1�����������†��H������pins2�����������†��G���������µ���������uart7-sleep-2������������L���0���pins������������†��H��G���������uart8-0����pins1�����������†��A ������������������Â��������«����������pins2�����������†��@ ������������������uart8rtscts-0������pins������������†��g ��j ������������������usart2-0�������pins1�����������†��U��4������������������Â��������«����������pins2�����������†��6��3������������������usart2-sleep-0�����pins������������†��U��4��6��3���������usart2-1�������pins1�����������†��U��������������������Â��������«����������pins2�����������†��T��O������������������usart2-sleep-1�����pins������������†��U����T��O���������usart2-2�������pins1�����������†��5��4������������������Â��������«���������pins2�����������†��6��3������������������usart2-idle-2������pins1�����������†��5��3������pins2�����������†��4������������������Â��������«���������pins3�����������†��6������������������usart2-sleep-2�����pins������������†��5��4��6��3���������usart3-0�������pins1�����������†��������������������Â��������«����������pins2�����������†�� ������������������usart3-1�������pins1�����������†����h ������������������Â��������«����������pins2�����������†�� ��Š ���������µ���������usart3-idle-1������pins1�����������†����Š������pins2�����������†��h ������������������Â��������«����������pins3�����������†�� ���������µ���������usart3-sleep-1�����pins������������†����h��Š�����������usart3-2�������������L������pins1�����������†����h ������������������Â��������«����������pins2�����������†�� �����������µ���������usart3-idle-2������������L������pins1�����������†����������pins2�����������†��h ������������������Â��������«����������pins3�����������†�� ���������µ���������usart3-sleep-2�����������L������pins������������†����h�������������usart3-3�������pins1�����������†����h ������������������Â��������«����������pins2�����������†��9��;������������������usart3-idle-3������pins1�����������†����h��;������pins2�����������†��9������������������usart3-sleep-3�����pins������������†����h��;��9���������usart3-4�������pins1�����������†����h ������������������Â��������«����������pins2�����������†����;���������µ���������usart3-idle-4������pins1�����������†����;������pins2�����������†��h ������������������Â��������«����������pins3�����������†�����������µ���������usart3-sleep-4�����pins������������†����h��;�����������usbotg-hs-0����pins������������†�� ���������usbotg-fs-dp-dm-0������pins������������†����������������pinctrl@54004000��������������������������������������!st,stm32mp157-z-pinctrl�������������T�@�������������-���������r�����������������`���ÿ��������?������������L���`���gpio@54004000������������J��������Z�������������›���������Š������������H���������������0������_��������fGPIOZ�����������á�����������okay������������s�����������z���`���������������i2c2-0�����pins������������†�������������������š��������«�������������i2c2-sleep-0�������pins������������†����������i2c4-0�����������L���W���pins������������†�”�•������������������š��������«�������������i2c4-sleep-0�������������L���X���pins������������†�”�•���������i2c6-0�����pins������������†�–�—������������������š��������«�������������i2c6-sleep-0�������pins������������†�–�—���������spi1-0�����pins1�����������†��’������������������Â��������«���������pins2�����������†�‘���������������������can@4400e000�������������!bosch,m_can����������HD�à����D������������m_can�message_ram������������T�������������������������� �� int0�int1�����������0������������������� ��7hclk�cclk��������� ��ð��������������� �������������������� ��disabled����������can@4400f000�������������!bosch,m_can����������HD�ð����D���(���������m_can�message_ram������������T�������������������������� �� int0�int1�����������0������������������� ��7hclk�cclk��������� ��ð�������������� �������������������� ��disabled����������gpu@59000000�������������!vivante,gc�����������HY���������������T�������m�����������0������e������~������ ��7bus�core������������¡�����Å��������ÿ���a������dsi@5a000000���������� ���!st,stm32-dsi�������������HZ��������������0������£���b������¤��������7pclk�ref�px_clk���������¡�������������íapb��������������������������������� ��disabled�������ports�����������������������������������������ahb����������!st,mlahb�simple-bus�����������������������������������������$�� ����8���������������0���0���������m4@10000000����������!st,stm32mp1-m4�����������H������0������8��������������¡����� !�������� ���������������� -������������������ :���c��������������� I���d��Dÿÿÿÿ�������� [���d��Hÿÿÿÿ��������okay������������ n���e���f���g���h���i���j������ �� |���k�������k������k������k����������� ƒvq0�vq1�shutdown�detach����������r������������T���D������������memory@c0000000����������<memory�����������HÀ��� ���������reserved-memory��������������������������������������mcuram2@10000000�������������!shared-dma-pool����������H��������������� Ž���������L���g������vdev0vring0@10040000�������������!shared-dma-pool����������H�������������� Ž���������L���h������vdev0vring1@10041000�������������!shared-dma-pool����������H������������� Ž���������L���i������vdev0buffer@10042000�������������!shared-dma-pool����������H ���@���������� Ž���������L���j������mcuram@30000000����������!shared-dma-pool����������H0��������������� Ž���������L���f������retram@38000000����������!shared-dma-pool����������H8��������������� Ž���������L���e������gpu@d4000000�������������HÔ��������������� Ž���������L���a���������led������� ���!gpio-leds������led-blue���������� ��·heartbeat�����������f���l������������� �� •heartbeat����������� «off����������sound������������!audio-graph-card������������·STM32MP1-DK�������)�� ¹Playback�MCLK�Capture�MCLK�MICL�Mic Bias������������ Á���m���n���o��������okay����������vin����������!regulator-fixed���������Ÿvin���������®�LK@��������Æ�LK@���������’���������L���[������aliases��������� Æ/soc/ethernet@5800a000���������� Ð/soc/serial@40010000������������ Ø/soc/serial@4000f000������������ à/soc/serial@40018000����������chosen���������� èserial0:115200n8������������� #address-cells�#size-cells�model�compatible�clock-frequency�device_type�reg�phandle�interrupts�interrupt-affinity�interrupt-parent�method�#interrupt-cells�interrupt-controller�#clock-cells�polling-delay-passive�polling-delay�thermal-sensors�temperature�hysteresis�st,syscfg�status�ranges�interrupt-names�clocks�clock-names�dmas�dma-names�#pwm-cells�pinctrl-0�pinctrl-1�pinctrl-names�interrupts-extended�wakeup-source�resets�#sound-dai-cells�remote-endpoint�dai-format�mclk-fs�pinctrl-2�uart-has-rtscts�st,syscfg-fmp�i2c-analog-filter�i2c-scl-rising-time-ns�i2c-scl-falling-time-ns�iovcc-supply�cvcc12-supply�reset-gpios�VL-supply�VD-supply�VA-supply�VAHP-supply�frame-master�bitclock-master�#io-channel-cells�dai-tdm-slot-num�dai-tdm-slot-width�st,sync�#dma-cells�st,mem2mem�dma-requests�dma-masters�dma-channels�vdd-supply�vdda-supply�vref-supply�st,min-sample-time-nsecs�st,adc-channels�arm,primecell-periphid�cap-sd-highspeed�cap-mmc-highspeed�max-frequency�broken-cd�st,neg-edge�bus-width�vmmc-supply�reset-names�g-rx-fifo-size�g-np-tx-fifo-size�g-tx-fifo-size�dr_mode�otg-rev�usb33d-supply�phys�phy-names�usb-role-switch�#mbox-cells�st,proc-id�#reset-cells�vdd_3v3_usbfs-supply�regulator-name�regulator-min-microvolt�regulator-max-microvolt�#thermal-sensor-cells�dma-maxburst�reg-names�cd-gpios�disable-wp�st,syscon�snps,mixed-burst�snps,pbl�snps,en-tx-lpi-clockgating�snps,axi-config�snps,tso�phy-mode�max-speed�phy-handle�snps,wr_osr_lmt�snps,rd_osr_lmt�snps,blen�companion�timeout-sec�vdda1v1-supply�vdda1v8-supply�#phy-cells�phy-supply�st,tune-hs-dc-level�st,enable-fs-rftime-tuning�st,enable-hs-rftime-reduction�st,trim-hs-current�st,trim-hs-impedance�st,tune-squelch-level�st,tune-hs-rx-offset�st,no-lsfs-sc�label�power-role�typec-power-opmode�buck1-supply�buck2-supply�buck3-supply�buck4-supply�ldo1-supply�ldo2-supply�ldo3-supply�ldo4-supply�ldo5-supply�ldo6-supply�vref_ddr-supply�boost-supply�pwr_sw1-supply�pwr_sw2-supply�regulator-always-on�regulator-initial-mode�regulator-over-current-protection�st,mask-reset�regulator-boot-on�regulator-active-discharge�power-off-time-sec�pins-are-numbered�st,package�gpio-controller�#gpio-cells�st,bank-name�ngpios�gpio-ranges�pinmux�bias-disable�drive-open-drain�slew-rate�bias-pull-up�drive-push-pull�bias-pull-down�st,bank-ioport�bosch,mram-cfg�contiguous-area�dma-ranges�st,syscfg-holdboot�st,syscfg-tz�st,syscfg-pdds�st,syscfg-rsc-tbl�st,syscfg-m4-state�memory-region�mboxes�mbox-names�no-map�linux,default-trigger�default-state�routing�dais�ethernet0�serial0�serial1�serial2�stdout-path�