Ð
þí��í€���8��ç¼���(������������Ä��ç„�����������������������������%����teejet,mt_ventoux�ti,am3517�ti,omap3�������������������������������������+������������7TeeJet Mt.Ventoux������chosen��������aliases����������=/ocp@68000000/i2c@48070000�����������B/ocp@68000000/i2c@48072000�����������G/ocp@68000000/i2c@48060000�����������L/ocp@68000000/mmc@4809c000�����������Q/ocp@68000000/mmc@480b4000�����������V/ocp@68000000/mmc@480ad000�����������[/ocp@68000000/serial@4806a000������������c/ocp@68000000/serial@4806c000������������k/ocp@68000000/serial@49020000���������cpus�������������������������+�������cpu@0�������������arm,cortex-a8������������scpu�����������������������ƒ������������Šcpu����������–�“à���������¤������������¸������������Ç���ö���������pmu@54000000��������������arm,cortex-a8-pmu������������T����€�����������Ï������������Údebugss�������soc�����������ti,omap-infra������mpu�������
����ti,omap3-mpu�������������Úmpu�������iva�������
����ti,iva2.2������������Úiva�������	���ädisabled�������dsp�������
����ti,omap3-c64����������������ocp@68000000��������������ti,omap3-l3-smx�simple-bus�����������h������������������	���
���������������������+�������������ë���������Úl3_main����l4@48000000�����������ti,omap3-l4-core�simple-bus����������������������+������������ë����H���������scm@2000��������������ti,omap3-scm�simple-bus������������ ��� ����������������������+������������ë������ ��� ����pinmux@30��������� ����ti,omap3-padconf�pinctrl-single�������������0��8���������������������+�������������ò�������������������������������'�����������E��ÿ������scm_conf@270��������������syscon�simple-bus��������������p��0���������������������+������������ë������p��0���������Ç������pbias_regulator@2b0�����������ti,pbias-omap3�ti,pbias-omap���������������°�����������b������pbias_mmc_omap2430����������ipbias_mmc_omap2430����������x�w@���������-ÆÀ���������Ç���ä���������clocks�����������������������+�������clock@68����������
����ti,clksel���������������h��������¨�������������������clock-mcbsp5-mux-fck������������¨��������������ti,composite-mux-clock����������µmcbsp5_mux_fck�����������ƒ��������������È������������Ç���	������clock-mcbsp3-mux-fck������������¨��������������ti,composite-mux-clock����������µmcbsp3_mux_fck�����������ƒ���������������Ç���������clock-mcbsp4-mux-fck������������¨��������������ti,composite-mux-clock����������µmcbsp4_mux_fck�����������ƒ��������������È������������Ç������������mcbsp5_fck����������¨��������������ti,composite-clock�����������ƒ������	���������Ç���ê������clock@4�������
����ti,clksel�����������������������¨�������������������clock-mcbsp1-mux-fck������������¨��������������ti,composite-mux-clock����������µmcbsp1_mux_fck�����������ƒ��������������È������������Ç���������clock-mcbsp2-mux-fck������������¨��������������ti,composite-mux-clock����������µmcbsp2_mux_fck�����������ƒ��������������È������������Ç���
���������mcbsp1_fck����������¨��������������ti,composite-clock�����������ƒ���
������������Ç���å������mcbsp2_fck����������¨��������������ti,composite-clock�����������ƒ������
���������Ç���ç������mcbsp3_fck����������¨��������������ti,composite-clock�����������ƒ���������������Ç���è������mcbsp4_fck����������¨��������������ti,composite-clock�����������ƒ���������������Ç���é������������clockdomains����������pinmux@a00�������� ����ti,omap3-padconf�pinctrl-single������������
����\���������������������+�������������ò�������������������������������'�����������E��ÿ������������target-module@480a6000������������ti,sysc-omap2�ti,sysc������������H
`D���H
`H���H
`L�����������Õrev�sysc�syss�����������ß�����������ì������������������ú������������ƒ������������Šick����������������������+������������ë����H
`��� ����aes1@0��������
����ti,omap3-aes��������������������P���������������������������	������
��������tx�rx������������target-module@480c5000������������ti,sysc-omap2�ti,sysc������������HPD���HPH���HPL�����������Õrev�sysc�syss�����������ß�����������ì������������������ú������������ƒ������������Šick����������������������+������������ë����HP��� ����aes2@0��������
����ti,omap3-aes��������������������P���������������������������A������B��������tx�rx������������prm@48306000����������
����ti,omap3-prm�������������H0`���@����������Ï������clocks�����������������������+�������virt_16_8m_ck�����������¨��������������fixed-clock����������Y����������Ç���������osc_sys_ck@d40����������¨����������
����ti,mux-clock�������������ƒ�����������������������������
@���������Ç���������sys_ck@1270���������¨��������������ti,divider-clock�������������ƒ�����������È�����������&��������������p���������1���������Ç��� ������sys_clkout1@d70���������¨��������������ti,gate-clock������������ƒ��������������
p��������È���������dpll3_x2_ck���������¨��������������fixed-factor-clock�����������ƒ�����������H�����������S���������dpll3_m2x2_ck�����������¨��������������fixed-factor-clock�����������ƒ�����������H�����������S������������Ç���������dpll4_x2_ck���������¨��������������fixed-factor-clock�����������ƒ�����������H�����������S���������corex2_fck����������¨��������������fixed-factor-clock�����������ƒ�����������H�����������S������������Ç���!������wkup_l4_ick���������¨��������������fixed-factor-clock�����������ƒ��� ��������H�����������S������������Ç���`������corex2_d3_fck�����������¨��������������fixed-factor-clock�����������ƒ���!��������H�����������S������������Ç���ˆ������corex2_d5_fck�����������¨��������������fixed-factor-clock�����������ƒ���!��������H�����������S������������Ç���‰���������clockdomains�������������cm@48004000�����������ti,omap3-cm����������H�@���@����clocks�����������������������+�������dummy_apb_pclk����������¨��������������fixed-clock�������������������omap_32k_fck������������¨��������������fixed-clock�����������€����������Ç���F������virt_12m_ck���������¨��������������fixed-clock����������·����������Ç���������virt_13m_ck���������¨��������������fixed-clock����������Æ]@���������Ç���������virt_19200000_ck������������¨��������������fixed-clock���������$ø����������Ç���������virt_26000000_ck������������¨��������������fixed-clock���������Œº€���������Ç���������virt_38_4m_ck�����������¨��������������fixed-clock���������Ið����������Ç���������dpll4_ck@d00������������¨��������������ti,omap3-dpll-per-clock����������ƒ��� ��� �����������
���
 ��
D��
0���������Ç���������dpll4_m2_ck@d48���������¨��������������ti,divider-clock�������������ƒ�����������&���?�����������
H���������1���������Ç���"������dpll4_m2x2_mul_ck�����������¨��������������fixed-factor-clock�����������ƒ���"��������H�����������S������������Ç���#������dpll4_m2x2_ck@d00�����������¨��������������ti,gate-clock������������ƒ���#��������È��������������
����������]���������Ç���$������omap_96m_alwon_fck����������¨��������������fixed-factor-clock�����������ƒ���$��������H�����������S������������Ç���0������dpll3_ck@d00������������¨��������������ti,omap3-dpll-core-clock�������������ƒ��� ��� �����������
���
 ��
@��
0������������������clock@1140��������
����ti,clksel��������������@��������¨�������������������clock-dpll3-m3����������¨��������������ti,divider-clock������������µdpll3_m3_ck����������ƒ�����������È�����������&������������1���������Ç���*������clock-dpll4-m6����������¨��������������ti,divider-clock������������µdpll4_m6_ck����������ƒ�����������È�����������&���?���������1���������Ç���<������clock-emu-src-mux�����������¨����������
����ti,mux-clock������������µemu_src_mux_ck�����������ƒ��� ���%���&���'���������Ç���t������clock-pclk-fck����������¨��������������ti,divider-clock����������	��µpclk_fck�������������ƒ���(��������È�����������&������������1������clock-pclkx2-fck������������¨��������������ti,divider-clock������������µpclkx2_fck�����������ƒ���(��������È�����������&������������1������clock-atclk-fck���������¨��������������ti,divider-clock����������
��µatclk_fck������������ƒ���(��������È�����������&������������1������clock-traceclk-src-fck����������¨����������
����ti,mux-clock������������µtraceclk_src_fck�������������ƒ��� ���%���&���'��������È������������Ç���)������clock-traceclk-fck����������¨��������������ti,divider-clock����������
��µtraceclk_fck�������������ƒ���)��������È�����������&������������1���������dpll3_m3x2_mul_ck�����������¨��������������fixed-factor-clock�����������ƒ���*��������H�����������S������������Ç���+������dpll3_m3x2_ck@d00�����������¨��������������ti,gate-clock������������ƒ���+��������È��������������
����������]���������Ç���,������emu_core_alwon_ck�����������¨��������������fixed-factor-clock�����������ƒ���,��������H�����������S������������Ç���%������sys_altclk����������¨��������������fixed-clock����������������������Ç���3������mcbsp_clks����������¨��������������fixed-clock����������������������Ç���������core_ck���������¨��������������fixed-factor-clock�����������ƒ�����������H�����������S������������Ç���-������dpll1_fck@940�����������¨��������������ti,divider-clock�������������ƒ���-��������È�����������&��������������	@���������1���������Ç���.������dpll1_ck@904������������¨��������������ti,omap3-dpll-clock����������ƒ��� ���.�����������	��	$��	@��	4���������Ç���������dpll1_x2_ck���������¨��������������fixed-factor-clock�����������ƒ�����������H�����������S������������Ç���/������dpll1_x2m2_ck@944�����������¨��������������ti,divider-clock�������������ƒ���/��������&��������������	D���������1���������Ç���C������cm_96m_fck����������¨��������������fixed-factor-clock�����������ƒ���0��������H�����������S������������Ç���1������clock@d40���������
����ti,clksel��������������
@��������¨�������������������clock-dpll3-m2����������¨��������������ti,divider-clock������������µdpll3_m2_ck����������ƒ�����������È�����������&������������1���������Ç���������clock-omap-96m-fck����������¨����������
����ti,mux-clock����������
��µomap_96m_fck�������������ƒ���1��� ��������È������������Ç���W������clock-omap-54m-fck����������¨����������
����ti,mux-clock����������
��µomap_54m_fck�������������ƒ���2���3��������È������������Ç���?������clock-omap-48m-fck����������¨����������
����ti,mux-clock����������
��µomap_48m_fck�������������ƒ���4���3��������È������������Ç���7���������clock@e40���������
����ti,clksel��������������@��������¨�������������������clock-dpll4-m3����������¨��������������ti,divider-clock������������µdpll4_m3_ck����������ƒ�����������È�����������&��� ���������1���������Ç���5������clock-dpll4-m4����������¨��������������ti,divider-clock������������µdpll4_m4_ck����������ƒ�����������&������������1���������Ç���8���������dpll4_m3x2_mul_ck�����������¨��������������fixed-factor-clock�����������ƒ���5��������H�����������S������������Ç���6������dpll4_m3x2_ck@d00�����������¨��������������ti,gate-clock������������ƒ���6��������È��������������
����������]���������Ç���2������cm_96m_d2_fck�����������¨��������������fixed-factor-clock�����������ƒ���1��������H�����������S������������Ç���4������omap_12m_fck������������¨��������������fixed-factor-clock�����������ƒ���7��������H�����������S������������Ç���X������dpll4_m4x2_mul_ck�����������¨��������������ti,fixed-factor-clock������������ƒ���8��������s�����������������������Ž���������Ç���9������dpll4_m4x2_ck@d00�����������¨��������������ti,gate-clock������������ƒ���9��������È��������������
����������]���������Ž���������Ç���\������dpll4_m5_ck@f40���������¨��������������ti,divider-clock�������������ƒ�����������&���?�����������@���������1���������Ç���:������dpll4_m5x2_mul_ck�����������¨��������������ti,fixed-factor-clock������������ƒ���:��������s�����������������������Ž���������Ç���;������dpll4_m5x2_ck@d00�����������¨��������������ti,gate-clock������������ƒ���;��������È��������������
����������]���������Ž���������Ç���x������dpll4_m6x2_mul_ck�����������¨��������������fixed-factor-clock�����������ƒ���<��������H�����������S������������Ç���=������dpll4_m6x2_ck@d00�����������¨��������������ti,gate-clock������������ƒ���=��������È��������������
����������]���������Ç���>������emu_per_alwon_ck������������¨��������������fixed-factor-clock�����������ƒ���>��������H�����������S������������Ç���&������clock@d70���������
����ti,clksel��������������
p��������¨�������������������clock-clkout2-src-gate����������¨���������� ����ti,composite-no-wait-gate-clock���������µclkout2_src_gate_ck����������ƒ���-��������È������������Ç���A������clock-clkout2-src-mux�����������¨��������������ti,composite-mux-clock����������µclkout2_src_mux_ck�����������ƒ���-��� ���1���?���������Ç���B������clock-sys-clkout2�����������¨��������������ti,divider-clock������������µsys_clkout2����������ƒ���@��������È�����������&���@���������¡���������clkout2_src_ck����������¨��������������ti,composite-clock�����������ƒ���A���B���������Ç���@������mpu_ck����������¨��������������fixed-factor-clock�����������ƒ���C��������H�����������S������������Ç���D������arm_fck@924���������¨��������������ti,divider-clock�������������ƒ���D�����������	$��������&���������emu_mpu_alwon_ck������������¨��������������fixed-factor-clock�����������ƒ���D��������H�����������S������������Ç���'������clock@a40���������
����ti,clksel��������������
@��������¨�������������������clock-l3-ick������������¨��������������ti,divider-clock������������µl3_ick�����������ƒ���-��������&������������1���������Ç���E������clock-l4-ick������������¨��������������ti,divider-clock������������µl4_ick�����������ƒ���E��������È�����������&������������1���������Ç���G������clock-gpt10-mux-fck���������¨��������������ti,composite-mux-clock����������µgpt10_mux_fck������������ƒ���F��� ��������È������������Ç���T������clock-gpt11-mux-fck���������¨��������������ti,composite-mux-clock����������µgpt11_mux_fck������������ƒ���F��� ��������È������������Ç���V������clock-ssi-ssr-div-fck-3430es2�����������¨��������������ti,composite-divider-clock����������µssi_ssr_div_fck_3430es2����������ƒ���!��������È���������$��·���������������������������������������Ç���}���������clock@c40���������
����ti,clksel��������������@��������¨�������������������clock-rm-ick������������¨��������������ti,divider-clock������������µrm_ick�����������ƒ���G��������È�����������&������������1������clock-gpt1-mux-fck����������¨��������������ti,composite-mux-clock��������
��µgpt1_mux_fck�������������ƒ���F��� ���������Ç���_������clock-usim-mux-fck����������¨��������������ti,composite-mux-clock��������
��µusim_mux_fck����������(���ƒ��� ���H���I���J���K���L���M���N���O���P��������È������������1���������Ç������������clock@a00���������
����ti,clksel��������������
���������¨�������������������clock-gpt10-gate-fck������������¨��������������ti,composite-gate-clock���������µgpt10_gate_fck�����������ƒ��� ��������È������������Ç���S������clock-gpt11-gate-fck������������¨��������������ti,composite-gate-clock���������µgpt11_gate_fck�����������ƒ��� ��������È������������Ç���U������clock-mmchs2-fck������������¨��������������ti,wait-gate-clock����������µmmchs2_fck�����������ƒ�����������È������������Ç���¶������clock-mmchs1-fck������������¨��������������ti,wait-gate-clock����������µmmchs1_fck�����������ƒ�����������È������������Ç���·������clock-i2c3-fck����������¨��������������ti,wait-gate-clock��������	��µi2c3_fck�������������ƒ�����������È������������Ç���¸������clock-i2c2-fck����������¨��������������ti,wait-gate-clock��������	��µi2c2_fck�������������ƒ�����������È������������Ç���¹������clock-i2c1-fck����������¨��������������ti,wait-gate-clock��������	��µi2c1_fck�������������ƒ�����������È������������Ç���º������clock-mcbsp5-gate-fck�����������¨��������������ti,composite-gate-clock���������µmcbsp5_gate_fck����������ƒ�����������È���
���������Ç���������clock-mcbsp1-gate-fck�����������¨��������������ti,composite-gate-clock���������µmcbsp1_gate_fck����������ƒ�����������È���	���������Ç���
������clock-mcspi4-fck������������¨��������������ti,wait-gate-clock����������µmcspi4_fck�����������ƒ���Q��������È������������Ç���»������clock-mcspi3-fck������������¨��������������ti,wait-gate-clock����������µmcspi3_fck�����������ƒ���Q��������È������������Ç���¼������clock-mcspi2-fck������������¨��������������ti,wait-gate-clock����������µmcspi2_fck�����������ƒ���Q��������È������������Ç���½������clock-mcspi1-fck������������¨��������������ti,wait-gate-clock����������µmcspi1_fck�����������ƒ���Q��������È������������Ç���¾������clock-uart2-fck���������¨��������������ti,wait-gate-clock��������
��µuart2_fck������������ƒ���Q��������È������������Ç���¿������clock-uart1-fck���������¨��������������ti,wait-gate-clock��������
��µuart1_fck������������ƒ���Q��������È���
���������Ç���À������clock-hdq-fck�����������¨��������������ti,wait-gate-clock����������µhdq_fck����������ƒ���R��������È������������Ç���Á������clock-modem-fck���������¨��������������ti,omap3-interface-clock����������
��µmodem_fck������������ƒ��� ��������È������������Ç���Ý������clock-mspro-fck���������¨��������������ti,wait-gate-clock��������
��µmspro_fck������������ƒ�����������È���������clock-ssi-ssr-gate-fck-3430es2����������¨���������� ����ti,composite-no-wait-gate-clock���������µssi_ssr_gate_fck_3430es2�������������ƒ���!��������È�������������Ç���|������clock-mmchs3-fck������������¨��������������ti,wait-gate-clock����������µmmchs3_fck�����������ƒ�����������È������������Ç���Ù���������gpt10_fck�����������¨��������������ti,composite-clock�����������ƒ���S���T������gpt11_fck�����������¨��������������ti,composite-clock�����������ƒ���U���V������core_96m_fck������������¨��������������fixed-factor-clock�����������ƒ���W��������H�����������S������������Ç���������core_48m_fck������������¨��������������fixed-factor-clock�����������ƒ���7��������H�����������S������������Ç���Q������core_12m_fck������������¨��������������fixed-factor-clock�����������ƒ���X��������H�����������S������������Ç���R������core_l3_ick���������¨��������������fixed-factor-clock�����������ƒ���E��������H�����������S������������Ç���Y������clock@a10���������
����ti,clksel��������������
��������¨�������������������clock-sdrc-ick����������¨��������������ti,wait-gate-clock��������	��µsdrc_ick�������������ƒ���Y��������È������������Ç���Œ������clock-mmchs2-ick������������¨��������������ti,omap3-interface-clock������������µmmchs2_ick�����������ƒ���Z��������È������������Ç���Â������clock-mmchs1-ick������������¨��������������ti,omap3-interface-clock������������µmmchs1_ick�����������ƒ���Z��������È������������Ç���Ã������clock-hdq-ick�����������¨��������������ti,omap3-interface-clock������������µhdq_ick����������ƒ���Z��������È������������Ç���Ä������clock-mcspi4-ick������������¨��������������ti,omap3-interface-clock������������µmcspi4_ick�����������ƒ���Z��������È������������Ç���Å������clock-mcspi3-ick������������¨��������������ti,omap3-interface-clock������������µmcspi3_ick�����������ƒ���Z��������È������������Ç���Æ������clock-mcspi2-ick������������¨��������������ti,omap3-interface-clock������������µmcspi2_ick�����������ƒ���Z��������È������������Ç���Ç������clock-mcspi1-ick������������¨��������������ti,omap3-interface-clock������������µmcspi1_ick�����������ƒ���Z��������È������������Ç���È������clock-i2c3-ick����������¨��������������ti,omap3-interface-clock����������	��µi2c3_ick�������������ƒ���Z��������È������������Ç���É������clock-i2c2-ick����������¨��������������ti,omap3-interface-clock����������	��µi2c2_ick�������������ƒ���Z��������È������������Ç���Ê������clock-i2c1-ick����������¨��������������ti,omap3-interface-clock����������	��µi2c1_ick�������������ƒ���Z��������È������������Ç���Ë������clock-uart2-ick���������¨��������������ti,omap3-interface-clock����������
��µuart2_ick������������ƒ���Z��������È������������Ç���Ì������clock-uart1-ick���������¨��������������ti,omap3-interface-clock����������
��µuart1_ick������������ƒ���Z��������È���
���������Ç���Í������clock-gpt11-ick���������¨��������������ti,omap3-interface-clock����������
��µgpt11_ick������������ƒ���Z��������È������������Ç���Î������clock-gpt10-ick���������¨��������������ti,omap3-interface-clock����������
��µgpt10_ick������������ƒ���Z��������È������������Ç���Ï������clock-mcbsp5-ick������������¨��������������ti,omap3-interface-clock������������µmcbsp5_ick�����������ƒ���Z��������È���
���������Ç���Ð������clock-mcbsp1-ick������������¨��������������ti,omap3-interface-clock������������µmcbsp1_ick�����������ƒ���Z��������È���	���������Ç���Ñ������clock-omapctrl-ick����������¨��������������ti,omap3-interface-clock����������
��µomapctrl_ick�������������ƒ���Z��������È������������Ç���Ò������clock-aes2-ick����������¨��������������ti,omap3-interface-clock����������	��µaes2_ick�������������ƒ���Z��������È������������Ç���������clock-sha12-ick���������¨��������������ti,omap3-interface-clock����������
��µsha12_ick������������ƒ���Z��������È������������Ç���Ó������clock-icr-ick�����������¨��������������ti,omap3-interface-clock������������µicr_ick����������ƒ���Z��������È���������clock-des2-ick����������¨��������������ti,omap3-interface-clock����������	��µdes2_ick�������������ƒ���Z��������È���������clock-mspro-ick���������¨��������������ti,omap3-interface-clock����������
��µmspro_ick������������ƒ���Z��������È���������clock-mailboxes-ick���������¨��������������ti,omap3-interface-clock������������µmailboxes_ick������������ƒ���Z��������È���������clock-sad2d-ick���������¨��������������ti,omap3-interface-clock����������
��µsad2d_ick������������ƒ���E��������È������������Ç���Þ������clock-hsotgusb-ick-3430es2����������¨����������"����ti,omap3-hsotgusb-interface-clock�����������µhsotgusb_ick_3430es2�������������ƒ���Y��������È������������Ç���������clock-ssi-ick-3430es2�����������¨��������������ti,omap3-ssi-interface-clock������������µssi_ick_3430es2����������ƒ���[��������È�������������Ç���ï������clock-mmchs3-ick������������¨��������������ti,omap3-interface-clock������������µmmchs3_ick�����������ƒ���Z��������È������������Ç���Ø���������gpmc_fck������������¨��������������fixed-factor-clock�����������ƒ���Y��������H�����������S���������core_l4_ick���������¨��������������fixed-factor-clock�����������ƒ���G��������H�����������S������������Ç���Z������clock@e00���������
����ti,clksel�����������������������¨�������������������clock-dss-tv-fck������������¨��������������ti,gate-clock�����������µdss_tv_fck�����������ƒ���?��������È������������Ç���±������clock-dss-96m-fck�����������¨��������������ti,gate-clock�����������µdss_96m_fck����������ƒ���W��������È������������Ç���²������clock-dss2-alwon-fck������������¨��������������ti,gate-clock�����������µdss2_alwon_fck�����������ƒ��� ��������È������������Ç���³������clock-dss1-alwon-fck-3430es2������������¨��������������ti,dss-gate-clock�����������µdss1_alwon_fck_3430es2�����������ƒ���\��������È�������������Ž���������Ç���´���������dummy_ck������������¨��������������fixed-clock�������������������clock@c00���������
����ti,clksel�����������������������¨�������������������clock-gpt1-gate-fck���������¨��������������ti,composite-gate-clock���������µgpt1_gate_fck������������ƒ��� ��������È�������������Ç���^������clock-gpio1-dbck������������¨��������������ti,gate-clock�����������µgpio1_dbck�����������ƒ���]��������È������������Ç���¨������clock-wdt2-fck����������¨��������������ti,wait-gate-clock��������	��µwdt2_fck�������������ƒ���]��������È������������Ç���©������clock-sr1-fck�����������¨��������������ti,wait-gate-clock����������µsr1_fck����������ƒ��� ��������È������������Ç���ò������clock-sr2-fck�����������¨��������������ti,wait-gate-clock����������µsr2_fck����������ƒ��� ��������È������������Ç���ñ������clock-usim-gate-fck���������¨��������������ti,composite-gate-clock���������µusim_gate_fck������������ƒ���W��������È���	���������Ç���€���������gpt1_fck������������¨��������������ti,composite-clock�����������ƒ���^���_���������Ç���ë������wkup_32k_fck������������¨��������������fixed-factor-clock�����������ƒ���F��������H�����������S������������Ç���]������clock@c10���������
����ti,clksel����������������������¨�������������������clock-wdt2-ick����������¨��������������ti,omap3-interface-clock����������	��µwdt2_ick�������������ƒ���`��������È������������Ç���ª������clock-wdt1-ick����������¨��������������ti,omap3-interface-clock����������	��µwdt1_ick�������������ƒ���`��������È������������Ç���«������clock-gpio1-ick���������¨��������������ti,omap3-interface-clock����������
��µgpio1_ick������������ƒ���`��������È������������Ç���¬������clock-omap-32ksync-ick����������¨��������������ti,omap3-interface-clock������������µomap_32ksync_ick�������������ƒ���`��������È������������Ç���­������clock-gpt12-ick���������¨��������������ti,omap3-interface-clock����������
��µgpt12_ick������������ƒ���`��������È������������Ç���®������clock-gpt1-ick����������¨��������������ti,omap3-interface-clock����������	��µgpt1_ick�������������ƒ���`��������È�������������Ç���¯������clock-usim-ick����������¨��������������ti,omap3-interface-clock����������	��µusim_ick�������������ƒ���`��������È���	���������Ç���°���������per_96m_fck���������¨��������������fixed-factor-clock�����������ƒ���0��������H�����������S������������Ç���������per_48m_fck���������¨��������������fixed-factor-clock�����������ƒ���7��������H�����������S������������Ç���a������clock@1000��������
����ti,clksel�����������������������¨�������������������clock-uart3-fck���������¨��������������ti,wait-gate-clock��������
��µuart3_fck������������ƒ���a��������È������������Ç���Ž������clock-gpt2-gate-fck���������¨��������������ti,composite-gate-clock���������µgpt2_gate_fck������������ƒ��� ��������È������������Ç���c������clock-gpt3-gate-fck���������¨��������������ti,composite-gate-clock���������µgpt3_gate_fck������������ƒ��� ��������È������������Ç���e������clock-gpt4-gate-fck���������¨��������������ti,composite-gate-clock���������µgpt4_gate_fck������������ƒ��� ��������È������������Ç���g������clock-gpt5-gate-fck���������¨��������������ti,composite-gate-clock���������µgpt5_gate_fck������������ƒ��� ��������È������������Ç���i������clock-gpt6-gate-fck���������¨��������������ti,composite-gate-clock���������µgpt6_gate_fck������������ƒ��� ��������È������������Ç���k������clock-gpt7-gate-fck���������¨��������������ti,composite-gate-clock���������µgpt7_gate_fck������������ƒ��� ��������È������������Ç���m������clock-gpt8-gate-fck���������¨��������������ti,composite-gate-clock���������µgpt8_gate_fck������������ƒ��� ��������È���	���������Ç���o������clock-gpt9-gate-fck���������¨��������������ti,composite-gate-clock���������µgpt9_gate_fck������������ƒ��� ��������È���
���������Ç���q������clock-gpio6-dbck������������¨��������������ti,gate-clock�����������µgpio6_dbck�����������ƒ���b��������È������������Ç���������clock-gpio5-dbck������������¨��������������ti,gate-clock�����������µgpio5_dbck�����������ƒ���b��������È������������Ç���������clock-gpio4-dbck������������¨��������������ti,gate-clock�����������µgpio4_dbck�����������ƒ���b��������È������������Ç���‘������clock-gpio3-dbck������������¨��������������ti,gate-clock�����������µgpio3_dbck�����������ƒ���b��������È������������Ç���’������clock-gpio2-dbck������������¨��������������ti,gate-clock�����������µgpio2_dbck�����������ƒ���b��������È���
���������Ç���“������clock-wdt3-fck����������¨��������������ti,wait-gate-clock��������	��µwdt3_fck�������������ƒ���b��������È������������Ç���”������clock-mcbsp2-gate-fck�����������¨��������������ti,composite-gate-clock���������µmcbsp2_gate_fck����������ƒ�����������È�������������Ç���������clock-mcbsp3-gate-fck�����������¨��������������ti,composite-gate-clock���������µmcbsp3_gate_fck����������ƒ�����������È������������Ç���������clock-mcbsp4-gate-fck�����������¨��������������ti,composite-gate-clock���������µmcbsp4_gate_fck����������ƒ�����������È������������Ç������������clock@1040��������
����ti,clksel��������������@��������¨�������������������clock-gpt2-mux-fck����������¨��������������ti,composite-mux-clock��������
��µgpt2_mux_fck�������������ƒ���F��� ���������Ç���d������clock-gpt3-mux-fck����������¨��������������ti,composite-mux-clock��������
��µgpt3_mux_fck�������������ƒ���F��� ��������È������������Ç���f������clock-gpt4-mux-fck����������¨��������������ti,composite-mux-clock��������
��µgpt4_mux_fck�������������ƒ���F��� ��������È������������Ç���h������clock-gpt5-mux-fck����������¨��������������ti,composite-mux-clock��������
��µgpt5_mux_fck�������������ƒ���F��� ��������È������������Ç���j������clock-gpt6-mux-fck����������¨��������������ti,composite-mux-clock��������
��µgpt6_mux_fck�������������ƒ���F��� ��������È������������Ç���l������clock-gpt7-mux-fck����������¨��������������ti,composite-mux-clock��������
��µgpt7_mux_fck�������������ƒ���F��� ��������È������������Ç���n������clock-gpt8-mux-fck����������¨��������������ti,composite-mux-clock��������
��µgpt8_mux_fck�������������ƒ���F��� ��������È������������Ç���p������clock-gpt9-mux-fck����������¨��������������ti,composite-mux-clock��������
��µgpt9_mux_fck�������������ƒ���F��� ��������È������������Ç���r���������gpt2_fck������������¨��������������ti,composite-clock�����������ƒ���c���d���������Ç���ì������gpt3_fck������������¨��������������ti,composite-clock�����������ƒ���e���f������gpt4_fck������������¨��������������ti,composite-clock�����������ƒ���g���h������gpt5_fck������������¨��������������ti,composite-clock�����������ƒ���i���j������gpt6_fck������������¨��������������ti,composite-clock�����������ƒ���k���l������gpt7_fck������������¨��������������ti,composite-clock�����������ƒ���m���n������gpt8_fck������������¨��������������ti,composite-clock�����������ƒ���o���p������gpt9_fck������������¨��������������ti,composite-clock�����������ƒ���q���r������per_32k_alwon_fck�����������¨��������������fixed-factor-clock�����������ƒ���F��������H�����������S������������Ç���b������per_l4_ick����������¨��������������fixed-factor-clock�����������ƒ���G��������H�����������S������������Ç���s������clock@1010��������
����ti,clksel����������������������¨�������������������clock-gpio6-ick���������¨��������������ti,omap3-interface-clock����������
��µgpio6_ick������������ƒ���s��������È������������Ç���•������clock-gpio5-ick���������¨��������������ti,omap3-interface-clock����������
��µgpio5_ick������������ƒ���s��������È������������Ç���–������clock-gpio4-ick���������¨��������������ti,omap3-interface-clock����������
��µgpio4_ick������������ƒ���s��������È������������Ç���—������clock-gpio3-ick���������¨��������������ti,omap3-interface-clock����������
��µgpio3_ick������������ƒ���s��������È������������Ç���˜������clock-gpio2-ick���������¨��������������ti,omap3-interface-clock����������
��µgpio2_ick������������ƒ���s��������È���
���������Ç���™������clock-wdt3-ick����������¨��������������ti,omap3-interface-clock����������	��µwdt3_ick�������������ƒ���s��������È������������Ç���š������clock-uart3-ick���������¨��������������ti,omap3-interface-clock����������
��µuart3_ick������������ƒ���s��������È������������Ç���›������clock-uart4-ick���������¨��������������ti,omap3-interface-clock����������
��µuart4_ick������������ƒ���s��������È������������Ç���œ������clock-gpt9-ick����������¨��������������ti,omap3-interface-clock����������	��µgpt9_ick�������������ƒ���s��������È���
���������Ç���������clock-gpt8-ick����������¨��������������ti,omap3-interface-clock����������	��µgpt8_ick�������������ƒ���s��������È���	���������Ç���ž������clock-gpt7-ick����������¨��������������ti,omap3-interface-clock����������	��µgpt7_ick�������������ƒ���s��������È������������Ç���Ÿ������clock-gpt6-ick����������¨��������������ti,omap3-interface-clock����������	��µgpt6_ick�������������ƒ���s��������È������������Ç��� ������clock-gpt5-ick����������¨��������������ti,omap3-interface-clock����������	��µgpt5_ick�������������ƒ���s��������È������������Ç���¡������clock-gpt4-ick����������¨��������������ti,omap3-interface-clock����������	��µgpt4_ick�������������ƒ���s��������È������������Ç���¢������clock-gpt3-ick����������¨��������������ti,omap3-interface-clock����������	��µgpt3_ick�������������ƒ���s��������È������������Ç���£������clock-gpt2-ick����������¨��������������ti,omap3-interface-clock����������	��µgpt2_ick�������������ƒ���s��������È������������Ç���¤������clock-mcbsp2-ick������������¨��������������ti,omap3-interface-clock������������µmcbsp2_ick�����������ƒ���s��������È�������������Ç���¥������clock-mcbsp3-ick������������¨��������������ti,omap3-interface-clock������������µmcbsp3_ick�����������ƒ���s��������È������������Ç���¦������clock-mcbsp4-ick������������¨��������������ti,omap3-interface-clock������������µmcbsp4_ick�����������ƒ���s��������È������������Ç���§���������emu_src_ck����������¨��������������ti,clkdm-gate-clock����������ƒ���t���������Ç���(������secure_32k_fck����������¨��������������fixed-clock�����������€����������Ç���u������gpt12_fck�����������¨��������������fixed-factor-clock�����������ƒ���u��������H�����������S������������Ç���í������wdt1_fck������������¨��������������fixed-factor-clock�����������ƒ���u��������H�����������S���������security_l4_ick2������������¨��������������fixed-factor-clock�����������ƒ���G��������H�����������S������������Ç���v������clock@a14���������
����ti,clksel��������������
��������¨�������������������clock-aes1-ick����������¨��������������ti,omap3-interface-clock����������	��µaes1_ick�������������ƒ���v��������È������������Ç���������clock-rng-ick�����������¨��������������ti,omap3-interface-clock������������µrng_ick����������ƒ���v��������È������������Ç���æ������clock-sha11-ick���������¨��������������ti,omap3-interface-clock����������
��µsha11_ick������������ƒ���v��������È���������clock-des1-ick����������¨��������������ti,omap3-interface-clock����������	��µdes1_ick�������������ƒ���v��������È����������clock-pka-ick�����������¨��������������ti,omap3-interface-clock������������µpka_ick����������ƒ���w��������È������������clock@f00���������
����ti,clksel�����������������������¨�������������������clock-cam-mclk����������¨��������������ti,gate-clock���������	��µcam_mclk�������������ƒ���x��������È�������������Ž������clock-csi2-96m-fck����������¨��������������ti,gate-clock���������
��µcsi2_96m_fck�������������ƒ�����������È������������Ç���Û���������cam_ick@f10���������¨����������!����ti,omap3-no-wait-interface-clock�������������ƒ���G�������������������È�������������Ç���Ú������security_l3_ick���������¨��������������fixed-factor-clock�����������ƒ���E��������H�����������S������������Ç���w������ssi_l4_ick����������¨��������������fixed-factor-clock�����������ƒ���G��������H�����������S������������Ç���[������sr_l4_ick�����������¨��������������fixed-factor-clock�����������ƒ���G��������H�����������S���������dpll2_fck@40������������¨��������������ti,divider-clock�������������ƒ���-��������È�����������&���������������@���������1���������Ç���y������dpll2_ck@4����������¨��������������ti,omap3-dpll-clock����������ƒ��� ���y���������������$���@���4���������Ã���������Õ���������Ý���������Ç���z������dpll2_m2_ck@44����������¨��������������ti,divider-clock�������������ƒ���z��������&���������������D���������1���������Ç���{������iva2_ck@0�����������¨��������������ti,wait-gate-clock�����������ƒ���{���������������������È�������������Ç���Ü������clock@a18���������
����ti,clksel��������������
��������¨�������������������clock-mad2d-ick���������¨��������������ti,omap3-interface-clock����������
��µmad2d_ick������������ƒ���E��������È������������Ç���ß������clock-usbtll-ick������������¨��������������ti,omap3-interface-clock������������µusbtll_ick�����������ƒ���Z��������È������������Ç���×���������ssi_ssr_fck_3430es2���������¨��������������ti,composite-clock�����������ƒ���|���}���������Ç���~������ssi_sst_fck_3430es2���������¨��������������fixed-factor-clock�����������ƒ���~��������H�����������S������������Ç���î������sys_d2_ck�����������¨��������������fixed-factor-clock�����������ƒ��� ��������H�����������S������������Ç���H������omap_96m_d2_fck���������¨��������������fixed-factor-clock�����������ƒ���W��������H�����������S������������Ç���I������omap_96m_d4_fck���������¨��������������fixed-factor-clock�����������ƒ���W��������H�����������S������������Ç���J������omap_96m_d8_fck���������¨��������������fixed-factor-clock�����������ƒ���W��������H�����������S������������Ç���K������omap_96m_d10_fck������������¨��������������fixed-factor-clock�����������ƒ���W��������H�����������S���
���������Ç���L������dpll5_m2_d4_ck����������¨��������������fixed-factor-clock�����������ƒ�����������H�����������S������������Ç���M������dpll5_m2_d8_ck����������¨��������������fixed-factor-clock�����������ƒ�����������H�����������S������������Ç���N������dpll5_m2_d16_ck���������¨��������������fixed-factor-clock�����������ƒ�����������H�����������S������������Ç���O������dpll5_m2_d20_ck���������¨��������������fixed-factor-clock�����������ƒ�����������H�����������S������������Ç���P������usim_fck������������¨��������������ti,composite-clock�����������ƒ���€���������dpll5_ck@d04������������¨��������������ti,omap3-dpll-clock����������ƒ��� ��� �����������
��
$��
L��
4���������Ã���������Õ���������Ç���‚������dpll5_m2_ck@d50���������¨��������������ti,divider-clock�������������ƒ���‚��������&��������������
P���������1���������Ç���������sgx_gate_fck@b00������������¨��������������ti,composite-gate-clock����������ƒ���-��������È������������������������Ç���Š������core_d3_ck����������¨��������������fixed-factor-clock�����������ƒ���-��������H�����������S������������Ç���ƒ������core_d4_ck����������¨��������������fixed-factor-clock�����������ƒ���-��������H�����������S������������Ç���„������core_d6_ck����������¨��������������fixed-factor-clock�����������ƒ���-��������H�����������S������������Ç���…������omap_192m_alwon_fck���������¨��������������fixed-factor-clock�����������ƒ���$��������H�����������S������������Ç���†������core_d2_ck����������¨��������������fixed-factor-clock�����������ƒ���-��������H�����������S������������Ç���‡������sgx_mux_fck@b40���������¨��������������ti,composite-mux-clock�������� ���ƒ���ƒ���„���…���1���†���‡���ˆ���‰�����������@���������Ç���‹������sgx_fck���������¨��������������ti,composite-clock�����������ƒ���Š���‹���������Ç���ó������sgx_ick@b10���������¨��������������ti,wait-gate-clock�����������ƒ���E�������������������È�������������Ç���à������cpefuse_fck@a08���������¨��������������ti,gate-clock������������ƒ��� �����������
��������È�������������Ç���Ô������ts_fck@a08����������¨��������������ti,gate-clock������������ƒ���F�����������
��������È������������Ç���Õ������usbtll_fck@a08����������¨��������������ti,wait-gate-clock�����������ƒ��������������
��������È������������Ç���Ö������dss_ick_3430es2@e10���������¨��������������ti,omap3-dss-interface-clock�������������ƒ���G�������������������È�������������Ç���µ������usbhost_120m_fck@1400�����������¨��������������ti,gate-clock������������ƒ�����������������������È������������Ç���á������usbhost_48m_fck@1400������������¨��������������ti,dss-gate-clock������������ƒ���7��������������������È�������������Ç���â������usbhost_ick@1410������������¨��������������ti,omap3-dss-interface-clock�������������ƒ���G�������������������È�������������Ç���ã���������clockdomains�������core_l3_clkdm�������������ti,clockdomain�����������ƒ���Œ���������dpll3_clkdm�����������ti,clockdomain�����������ƒ���������dpll1_clkdm�����������ti,clockdomain�����������ƒ���������per_clkdm�������������ti,clockdomain��������h���ƒ���Ž���������‘���’���“���”���•���–���—���˜���™���š���›���œ������ž���Ÿ��� ���¡���¢���£���¤���¥���¦���§������emu_clkdm�������������ti,clockdomain�����������ƒ���(������dpll4_clkdm�����������ti,clockdomain�����������ƒ���������wkup_clkdm������������ti,clockdomain��������$���ƒ���¨���©���ª���«���¬���­���®���¯���°������dss_clkdm�������������ti,clockdomain�����������ƒ���±���²���³���´���µ������core_l4_clkdm�������������ti,clockdomain��������”���ƒ���¶���·���¸���¹���º���»���¼���½���¾���¿���À���Á���Â���Ã���Ä���Å���Æ���Ç���È���É���Ê���Ë���Ì���Í���Î���Ï���Ð���Ñ���Ò������Ó���Ô���Õ���Ö���×���Ø���Ù������cam_clkdm�������������ti,clockdomain�����������ƒ���Ú���Û������iva2_clkdm������������ti,clockdomain�����������ƒ���Ü������dpll2_clkdm�����������ti,clockdomain�����������ƒ���z������d2d_clkdm�������������ti,clockdomain�����������ƒ���Ý���Þ���ß������dpll5_clkdm�����������ti,clockdomain�����������ƒ���‚������sgx_clkdm�������������ti,clockdomain�����������ƒ���à������usbhost_clkdm�������������ti,clockdomain�����������ƒ���á���â���ã������������target-module@48320000������������ti,sysc-omap2�ti,sysc������������H2�����H2����������	��Õrev�sysc������������ì����������������ƒ���]���­���������Šfck�ick����������������������+������������ë����H2��������counter@0�������������ti,omap-counter32k������������������ ���������interrupt-controller@48200000�������������ti,omap3-intc��������������������������������H ��������������Ç���������target-module@48056000������������ti,sysc-omap2�ti,sysc������������H`����H`,���H`(�����������Õrev�sysc�syss�����������ß��#��������ñ������������������ì������������������ú������������ƒ���Y���������Šick����������������������+������������ë����H`�������dma-controller@0��������������ti,omap3430-sdma�ti,omap-sdma����������������������������Ï������
��������������ÿ�����������
��� �����������`���������Ç������������gpio@48310000�������������ti,omap3-gpio������������H1��������������Ï������������Úgpio1������������$���������6��������F�����������������������������gpio@49050000�������������ti,omap3-gpio������������I��������������Ï������������Úgpio2������������6��������F�����������������������������gpio@49052000�������������ti,omap3-gpio������������I �������������Ï������������Úgpio3������������6��������F�����������������������������gpio@49054000�������������ti,omap3-gpio������������I@�������������Ï��� ���������Úgpio4������������6��������F�����������������������������gpio@49056000�������������ti,omap3-gpio������������I`�������������Ï���!���������Úgpio5������������6��������F�����������������������������gpio@49058000�������������ti,omap3-gpio������������I€�������������Ï���"���������Úgpio6������������6��������F�����������������������������serial@4806a000�����������ti,omap3-uart������������H ��� ���������R������H��������������1������2��������tx�rx������������Úuart1�����������Ül�������serial@4806c000�����������ti,omap3-uart������������HÀ������������R������I��������������3������4��������tx�rx������������Úuart2�����������Ül�������serial@49020000�����������ti,omap3-uart������������I�������������R������J��������������5������6��������tx�rx������������Úuart3�����������Ül�������i2c@48070000����������
����ti,omap3-i2c�������������H�����€���������Ï���8���������������������+�������������Úi2c1����������i2c@48072000����������
����ti,omap3-i2c�������������H ����€���������Ï���9���������������������+�������������Úi2c2����������i2c@48060000����������
����ti,omap3-i2c�������������H�����€���������Ï���=���������������������+�������������Úi2c3����������mailbox@48094000��������������ti,omap3-mailbox�������������Úmailbox����������H	@�������������Ï�����������f�����������r�����������„������mbox-dsp������������–��������������������¡��������������������spi@48098000��������������ti,omap2-mcspi�����������H	€�������������Ï���A���������������������+�������������Úmcspi1����������¬���������@��������#������$������%������&������'������(������)������*������ ��tx0�rx0�tx1�rx1�tx2�rx2�tx3�rx3�������spi@4809a000��������������ti,omap2-mcspi�����������H	 �������������Ï���B���������������������+�������������Úmcspi2����������¬��������� ��������+������,������-������.��������tx0�rx0�tx1�rx1�������spi@480b8000��������������ti,omap2-mcspi�����������H€�������������Ï���[���������������������+�������������Úmcspi3����������¬��������� ����������������������������������tx0�rx0�tx1�rx1�������spi@480ba000��������������ti,omap2-mcspi�����������H �������������Ï���0���������������������+�������������Úmcspi4����������¬�����������������F������G��������tx0�rx0�������1w@480b2000�����������ti,omap3-1w����������H �������������Ï���:���������Úhdq1w���������mmc@4809c000��������������ti,omap3-hsmmc�����������H	À�������������Ï���S���������Úmmc1�������������º��������������=������>��������tx�rx�����������Ç���ä������mmc@480b4000��������������ti,omap3-hsmmc�����������H@�������������Ï���V���������Úmmc2������������������/������0��������tx�rx���������mmc@480ad000��������������ti,omap3-hsmmc�����������H
Ð�������������Ï���^���������Úmmc3������������������M������N��������tx�rx���������mmu@480bd400������������Ô��������������ti,omap2-iommu�����������HÔ����€���������Ï������������Úmmu_isp���������á������������Ç���ð������mmu@5d000000������������Ô��������������ti,omap2-iommu�����������]������€���������Ï������������Úmmu_iva�������	���ädisabled����������wdt@48314000����������
����ti,omap3-wdt�������������H1@����€������
���Úwd_timer2���������mcbsp@48074000������������ti,omap3-mcbsp�����������H@����ÿ��������Õmpu����������Ï������;���<������
��ñcommon�tx�rx���������������€���������Úmcbsp1���������������������� ��������tx�rx������������ƒ���å���������Šfck�������	���ädisabled����������target-module@480a0000������������ti,sysc-omap2�ti,sysc������������H
�<���H
�@���H
�D�����������Õrev�sysc�syss�����������ß�����������ì���������������ú������������ƒ���æ���������Šick����������������������+������������ë����H
���� ����rng@0���������
����ti,omap2-rng������������������� ����������Ï���4���������mcbsp@49022000������������ti,omap3-mcbsp�����������I ����ÿI€����ÿ������
��Õmpu�sidetone�������������Ï������>���?�����������ñcommon�tx�rx�sidetone�����������������������Úmcbsp2�mcbsp2_sidetone����������������!������"��������tx�rx������������ƒ���ç���¥���������Šfck�ick�������	���ädisabled����������mcbsp@49024000������������ti,omap3-mcbsp�����������I@����ÿI ����ÿ������
��Õmpu�sidetone�������������Ï������Y���Z�����������ñcommon�tx�rx�sidetone��������������€���������Úmcbsp3�mcbsp3_sidetone������������������������������tx�rx������������ƒ���è���¦���������Šfck�ick�������	���ädisabled����������mcbsp@49026000������������ti,omap3-mcbsp�����������I`����ÿ��������Õmpu����������Ï������6���7������
��ñcommon�tx�rx���������������€���������Úmcbsp4������������������������������tx�rx������������ƒ���é���������Šfck�������������������	���ädisabled����������mcbsp@48096000������������ti,omap3-mcbsp�����������H	`����ÿ��������Õmpu����������Ï������Q���R������
��ñcommon�tx�rx���������������€���������Úmcbsp5������������������������������tx�rx������������ƒ���ê���������Šfck�������	���ädisabled����������sham@480c3000�������������ti,omap3-sham������������Úsham�������������H0����d���������Ï���1��������������E��������rx��������target-module@48318000������������ti,sysc-omap2-timer�ti,sysc����������H1€����H1€���H1€�����������Õrev�sysc�syss�����������ß��'��������ì������������������ú������������ƒ���ë���¯���������Šfck�ick����������������������+������������ë����H1€�������������!���������5���timer@0�����������ti,omap3430-timer�������������������€���������ƒ���ë���������Šfck����������Ï���%���������@��������O���ë��������_���F���������target-module@49032000������������ti,sysc-omap2-timer�ti,sysc����������I ����I ���I �����������Õrev�sysc�syss�����������ß��'��������ì������������������ú������������ƒ���ì���¤���������Šfck�ick����������������������+������������ë����I �������timer@0�����������ti,omap3430-timer����������������������������Ï���&���������timer@49034000������������ti,omap3430-timer������������I@�������������Ï���'���������Útimer3��������timer@49036000������������ti,omap3430-timer������������I`�������������Ï���(���������Útimer4��������timer@49038000������������ti,omap3430-timer������������I€�������������Ï���)���������Útimer5�����������v������timer@4903a000������������ti,omap3430-timer������������I �������������Ï���*���������Útimer6�����������v������timer@4903c000������������ti,omap3430-timer������������IÀ�������������Ï���+���������Útimer7�����������v������timer@4903e000������������ti,omap3430-timer������������Ià�������������Ï���,���������Útimer8�����������ƒ���������v������timer@49040000������������ti,omap3430-timer������������I��������������Ï���-���������Útimer9�����������ƒ������timer@48086000������������ti,omap3430-timer������������H`�������������Ï���.���������Útimer10����������ƒ������timer@48088000������������ti,omap3430-timer������������H€�������������Ï���/���������Útimer11����������ƒ������target-module@48304000������������ti,sysc-omap2-timer�ti,sysc����������H0@����H0@���H0@�����������Õrev�sysc�syss�����������ß��'��������ì������������������ú������������ƒ���í���®���������Šfck�ick����������������������+������������ë����H0@�������timer@0�����������ti,omap3430-timer����������������������������Ï���_���������@������������������usbhstll@48062000���������
����ti,usbhs-tll�������������H �������������Ï���N���������Úusb_tll_hs��������usbhshost@48064000������������ti,usbhs-host������������H@�������������Úusb_host_hs����������������������+�������������ë���ohci@48064400�������������ti,ohci-omap3������������HD�������������Ï���L��������� ������ehci@48064800���������
����ti,ehci-omap�������������HH�������������Ï���M���������gpmc@6e000000�������������ti,omap3430-gpmc�������������Úgpmc�������������n�����Ð���������Ï�������������������������rxtx������������¸�����������Ä������������������������+��������������������������������6��������F���������usb_otg_hs@480ab000�����������ti,omap3-musb������������H
°�������������Ï���\���]��������ñmc�dma�����������Úusb_otg_hs����������Ö�����������á�����������é���������dss@48050000����������
����ti,omap3-dss�������������H�����������	���ädisabled����������	���Údss_core�������������ƒ���´���������Šfck����������������������+�������������ë���dispc@48050400������������ti,omap3-dispc�����������H�������������Ï���������
���Údss_dispc������������ƒ���´���������Šfck�������encoder@4804fc00����������
����ti,omap3-dsi�������������Hü����Hþ����@Hÿ���� ��������Õproto�phy�pll������������Ï���������	���ädisabled����������	���Údss_dsi1�������������ƒ���´���³���������Šfck�sys_clk����������������������+����������encoder@48050800��������������ti,omap3-rfbi������������H����������	���ädisabled����������	���Údss_rfbi�������������ƒ���´���µ���������Šfck�ick�������encoder@48050c00��������������ti,omap3-venc������������H����������	���ädisabled����������	���Údss_venc�������������ƒ���±���������Šfck����������ssi-controller@48058000�������
����ti,omap3-ssi�������������Ússi����������äokay�������������H€����H������������Õsys�gdd����������Ï���G��������ñgdd_mpu����������������������+�������������ë���������ƒ���~���î���ï������ ���Šssi_ssr_fck�ssi_sst_fck�ssi_ick����ssi-port@4805a000�������������ti,omap3-ssi-port������������H ����H¨������������Õtx�rx������������Ï���C���D������ssi-port@4805b000�������������ti,omap3-ssi-port������������H°����H¸������������Õtx�rx������������Ï���E���F���������pinmux@480025d8������� ����ti,omap3-padconf�pinctrl-single����������H�%Ø���$���������������������+�������������ò�������������������������������'�����������E��ÿ������isp@480bc000����������
����ti,omap3-isp�������������HÀ���üHØ���|���������Ï�����������ò���ð��������b������l��������ù������������¨������ports������������������������+�������������bandgap@48002524�������������H�%$�������������ti,omap34xx-bandgap����������������������Ç���ô������target-module@480cb000������������ti,sysc-omap3430-sr�ti,sysc����������Úsmartreflex_core�������������H°$�����������Õsysc������������ß������������ƒ���ñ���������Šfck����������������������+������������ë����H°�������smartreflex@0�������������ti,omap3-smartreflex-core����������������������������Ï������������target-module@480c9000������������ti,sysc-omap3430-sr�ti,sysc����������Úsmartreflex_mpu_iva����������H$�����������Õsysc������������ß������������ƒ���ò���������Šfck����������������������+������������ë����H�������smartreflex@480c9000��������������ti,omap3-smartreflex-mpu-iva�����������������������������Ï������������target-module@50000000������������ti,sysc-omap2�ti,sysc������������P�������������Õrev����������ƒ���ó���à���������Šfck�ick����������������������+������������ë����P�����@����������opp-table�������������operating-points-v2-ti-cpu����������b������������Ç������opp1-125000000��������������sY@��������"�à˜�à˜�à˜��������0ÿÿÿÿ���������opp2-250000000��������������æ²€��������"�g8�g8�g8��������0ÿÿÿÿ������������A������opp3-500000000��������������Íe���������"�O€�O€�O€��������0ÿÿÿÿ���������opp4-550000000�������������� ÈU€��������"�tx�tx�tx��������0ÿÿÿÿ���������opp5-600000000��������������#ÃF���������"�™p�™p�™p��������0ÿÿÿÿ���������opp6-720000000��������������*êT���������"�™p�™p�™p��������0ÿÿÿÿ������������M���������thermal-zones������cpu-thermal���������X���ú��������n��è��������|������N ��������‰���ô���trips������cpu_alert�����������™�8€��������¥��Ð���������zpassive����������Ç���õ������cpu_crit������������™�_��������¥��Ð������	���zcritical�������������cooling-maps�������map0������������°���õ��������µ���öÿÿÿÿÿÿÿÿ���������������memory@80000000����������smemory�����������€���������������	compatible�interrupt-parent�#address-cells�#size-cells�model�i2c0�i2c1�i2c2�mmc0�mmc1�mmc2�serial0�serial1�serial2�device_type�reg�clocks�clock-names�clock-latency�operating-points-v2�#cooling-cells�phandle�interrupts�ti,hwmods�status�ranges�#pinctrl-cells�#interrupt-cells�interrupt-controller�pinctrl-single,register-width�pinctrl-single,function-mask�syscon�regulator-name�regulator-min-microvolt�regulator-max-microvolt�#clock-cells�clock-output-names�ti,bit-shift�reg-names�ti,sysc-mask�ti,sysc-sidle�ti,syss-mask�dmas�dma-names�clock-frequency�ti,max-div�ti,index-starts-at-one�clock-mult�clock-div�ti,set-bit-to-disable�ti,clock-mult�ti,clock-div�ti,set-rate-parent�ti,index-power-of-two�ti,dividers�ti,low-power-stop�ti,lock�ti,low-power-bypass�ti,sysc-midle�#dma-cells�dma-channels�dma-requests�ti,gpio-always-on�gpio-controller�#gpio-cells�interrupts-extended�#mbox-cells�ti,mbox-num-users�ti,mbox-num-fifos�ti,mbox-tx�ti,mbox-rx�ti,spi-num-cs�ti,dual-volt�pbias-supply�#iommu-cells�ti,#tlb-entries�interrupt-names�ti,buffer-size�#sound-dai-cells�ti,no-reset-on-init�ti,no-idle�ti,timer-alwon�assigned-clocks�assigned-clock-parents�ti,timer-dsp�ti,timer-pwm�ti,timer-secure�remote-wakeup-connected�gpmc,num-cs�gpmc,num-waitpins�multipoint�num-eps�ram-bits�iommus�ti,phy-type�#thermal-sensor-cells�opp-hz�opp-microvolt�opp-supported-hw�opp-suspend�turbo-mode�polling-delay-passive�polling-delay�coefficients�thermal-sensors�temperature�hysteresis�trip�cooling-device�