Ð þí����8�,���(������������S�ô�����������������������������9����compulab,omap3-cm-t3730�ti,omap3630�ti,omap36xx�ti,omap3�������������������������������������+������������7CompuLab CM-T3730������chosen��������aliases����������=/ocp@68000000/i2c@48070000�����������B/ocp@68000000/i2c@48072000�����������G/ocp@68000000/i2c@48060000�����������L/ocp@68000000/mmc@4809c000�����������Q/ocp@68000000/mmc@480b4000�����������V/ocp@68000000/mmc@480ad000�����������[/ocp@68000000/serial@4806a000������������c/ocp@68000000/serial@4806c000������������k/ocp@68000000/serial@49020000������������s/ocp@68000000/serial@49042000���������cpus�������������������������+�������cpu@0�������������arm,cortex-a8������������{cpu����������‡�������������‹������������’cpu����������ž�“à���������¬������������À������������Ë������������Ú������������æ�����������pmu@54000000��������������arm,cortex-a8-pmu������������‡T����€�����������î������������ùdebugss�������soc�����������ti,omap-infra������mpu������� ����ti,omap3-mpu�������������ùmpu�������iva������� ����ti,iva2.2������������ùiva����dsp������� ����ti,omap3-c64����������������ocp@68000000��������������ti,omap3-l3-smx�simple-bus�����������‡h���������������î��� ��� ���������������������+���������������������ùl3_main����l4@48000000�����������ti,omap3-l4-core�simple-bus����������������������+���������������H���������scm@2000��������������ti,omap3-scm�simple-bus����������‡�� ��� ����������������������+����������������� ��� ����pinmux@30��������� ����ti,omap3-padconf�pinctrl-single����������‡���0��8���������������������+������������ �����������������������*��������?�����������]��ÿ���pinmux_uart3_pins�����������z��n�����p�������������æ���ç������pinmux_mmc1_pins����������0��z���������������������������������æ���ô������pinmux_green_led_pins�����������z��²������������æ��������pinmux_dss_dpi_pins_common��������°��z���¤�������¦�������¨�������ª�������¸�������º�������¼�������¾�������À�������Â�������Ä�������Æ�������È�������Ê�������Ì�������Î�������Ð�������Ò�������Ô�������Ö�������Ø�������Ú�������������æ�� ������pinmux_dss_dpi_pins_cm_t35x�������0��z���¬�������®�������°�������²�������´�������¶����������pinmux_ads7846_pins���������z���Š�����������æ���ð������pinmux_mcspi1_pins�������� ��z��˜�����š�����œ�����ž�����������æ���ï������pinmux_i2c1_pins������������z��Š����Œ�����������æ���è������pinmux_mcbsp2_pins�������� ��z������������������������������æ���ý������pinmux_smsc1_pins�����������z���ˆ������j�����������æ�� ������pinmux_hsusb0_pins��������`��z��r������t������v����x����z����|����~����€����‚����„����†����ˆ�����������æ��������pinmux_twl4030_pins���������z��°��A���������æ���é������pinmux_mmc2_pins����������0��z��(����*����,����.����0����2�����������æ���ö������pinmux_wl12xx_gpio����������z���²�����4�����������æ�� ���������scm_conf@270��������������syscon�simple-bus������������‡��p��0���������������������+�����������������p��0���������æ������pbias_regulator@2b0�����������ti,pbias-omap3�ti,pbias-omap�������������‡��°�����������Ž������pbias_mmc_omap2430����������•pbias_mmc_omap2430����������¤�w@��������¼�-ÆÀ���������æ���ó���������clocks�����������������������+�������clock@68���������� ����ti,clksel������������‡���h��������Ô�������������������clock-mcbsp5-mux-fck������������Ô��������������ti,composite-mux-clock����������ámcbsp5_mux_fck�����������‹��������������ô������������æ���������clock-mcbsp3-mux-fck������������Ô��������������ti,composite-mux-clock����������ámcbsp3_mux_fck�����������‹��� ������������æ���������clock-mcbsp4-mux-fck������������Ô��������������ti,composite-mux-clock����������ámcbsp4_mux_fck�����������‹��� �����������ô������������æ������������mcbsp5_fck����������Ô��������������ti,composite-clock�����������‹��� ������������æ���������clock@4������� ����ti,clksel������������‡�����������Ô�������������������clock-mcbsp1-mux-fck������������Ô��������������ti,composite-mux-clock����������ámcbsp1_mux_fck�����������‹��������������ô������������æ��� ������clock-mcbsp2-mux-fck������������Ô��������������ti,composite-mux-clock����������ámcbsp2_mux_fck�����������‹��� �����������ô������������æ������������mcbsp1_fck����������Ô��������������ti,composite-clock�����������‹������ ���������æ���ú������mcbsp2_fck����������Ô��������������ti,composite-clock�����������‹���������������æ���ü������mcbsp3_fck����������Ô��������������ti,composite-clock�����������‹���������������æ���þ������mcbsp4_fck����������Ô��������������ti,composite-clock�����������‹���������������æ���ÿ������������clockdomains����������pinmux@a00�������� ����ti,omap3-padconf�pinctrl-single����������‡�� ����\���������������������+������������ �����������������������*��������?�����������]��ÿ���pinmux_twl4030_vpins���������� ��z������������������������������������æ���ê������pinmux_dss_dpi_pins_cm_t3730����������0��z���������������������������������������������æ�����������������target-module@480a6000������������ti,sysc-omap2�ti,sysc������������‡H `D���H `H���H `L�����������rev�sysc�syss����������������������������������������&������������‹������������’ick����������������������+���������������H `��� ����aes1@0�������� ����ti,omap3-aes�������������‡�������P���������î������������3������ ������ ��������8tx�rx������������target-module@480c5000������������ti,sysc-omap2�ti,sysc������������‡HPD���HPH���HPL�����������rev�sysc�syss����������������������������������������&������������‹������������’ick����������������������+���������������HP��� ����aes2@0�������� ����ti,omap3-aes�������������‡�������P���������î������������3������A������B��������8tx�rx������������prm@48306000���������� ����ti,omap3-prm�������������‡H0`���@����������î������clocks�����������������������+�������virt_16_8m_ck�����������Ô��������������fixed-clock���������B�Y����������æ���������osc_sys_ck@d40����������Ô���������� ����ti,mux-clock�������������‹���������������������������‡�� @���������æ���������sys_ck@1270���������Ô��������������ti,divider-clock�������������‹�����������ô�����������R������������‡��p���������]���������æ���"������sys_clkout1@d70���������Ô��������������ti,gate-clock������������‹������������‡�� p��������ô���������dpll3_x2_ck���������Ô��������������fixed-factor-clock�����������‹�����������t��������������������dpll3_m2x2_ck�����������Ô��������������fixed-factor-clock�����������‹�����������t�����������������������æ���!������dpll4_x2_ck���������Ô��������������fixed-factor-clock�����������‹��� ��������t��������������������corex2_fck����������Ô��������������fixed-factor-clock�����������‹���!��������t�����������������������æ���#������wkup_l4_ick���������Ô��������������fixed-factor-clock�����������‹���"��������t�����������������������æ���b������corex2_d3_fck�����������Ô��������������fixed-factor-clock�����������‹���#��������t�����������������������æ���Š������corex2_d5_fck�����������Ô��������������fixed-factor-clock�����������‹���#��������t�����������������������æ���‹���������clockdomains�������������cm@48004000�����������ti,omap3-cm����������‡H�@���@����clocks�����������������������+�������dummy_apb_pclk����������Ô��������������fixed-clock���������B����������omap_32k_fck������������Ô��������������fixed-clock���������B��€����������æ���H������virt_12m_ck���������Ô��������������fixed-clock���������B�·����������æ���������virt_13m_ck���������Ô��������������fixed-clock���������B�Æ]@���������æ���������virt_19200000_ck������������Ô��������������fixed-clock���������B$ø����������æ���������virt_26000000_ck������������Ô��������������fixed-clock���������BŒº€���������æ���������virt_38_4m_ck�����������Ô��������������fixed-clock���������BIð����������æ���������dpll4_ck@d00������������Ô��������������ti,omap3-dpll-per-j-type-clock�����������‹���"���"���������‡�� ��� �� D�� 0���������æ��� ������dpll4_m2_ck@d48���������Ô��������������ti,divider-clock�������������‹��� ��������R���?���������‡�� H���������]���������æ���$������dpll4_m2x2_mul_ck�����������Ô��������������fixed-factor-clock�����������‹���$��������t�����������������������æ���%������dpll4_m2x2_ck@d00�����������Ô��������������ti,hsdiv-gate-clock����������‹���%��������ô������������‡�� ����������‰���������æ���&������omap_96m_alwon_fck����������Ô��������������fixed-factor-clock�����������‹���&��������t�����������������������æ���2������dpll3_ck@d00������������Ô��������������ti,omap3-dpll-core-clock�������������‹���"���"���������‡�� ��� �� @�� 0���������æ���������clock@1140�������� ����ti,clksel������������‡��@��������Ô�������������������clock-dpll3-m3����������Ô��������������ti,divider-clock������������ádpll3_m3_ck����������‹�����������ô�����������R������������]���������æ���,������clock-dpll4-m6����������Ô��������������ti,divider-clock������������ádpll4_m6_ck����������‹��� ��������ô�����������R���?���������]���������æ���>������clock-emu-src-mux�����������Ô���������� ����ti,mux-clock������������áemu_src_mux_ck�����������‹���"���'���(���)���������æ���v������clock-pclk-fck����������Ô��������������ti,divider-clock���������� ��ápclk_fck�������������‹���*��������ô�����������R������������]������clock-pclkx2-fck������������Ô��������������ti,divider-clock������������ápclkx2_fck�����������‹���*��������ô�����������R������������]������clock-atclk-fck���������Ô��������������ti,divider-clock���������� ��áatclk_fck������������‹���*��������ô�����������R������������]������clock-traceclk-src-fck����������Ô���������� ����ti,mux-clock������������átraceclk_src_fck�������������‹���"���'���(���)��������ô������������æ���+������clock-traceclk-fck����������Ô��������������ti,divider-clock���������� ��átraceclk_fck�������������‹���+��������ô�����������R������������]���������dpll3_m3x2_mul_ck�����������Ô��������������fixed-factor-clock�����������‹���,��������t�����������������������æ���-������dpll3_m3x2_ck@d00�����������Ô��������������ti,hsdiv-gate-clock����������‹���-��������ô������������‡�� ����������‰���������æ���.������emu_core_alwon_ck�����������Ô��������������fixed-factor-clock�����������‹���.��������t�����������������������æ���'������sys_altclk����������Ô��������������fixed-clock���������B�������������æ���5������mcbsp_clks����������Ô��������������fixed-clock���������B�������������æ���������core_ck���������Ô��������������fixed-factor-clock�����������‹�����������t�����������������������æ���/������dpll1_fck@940�����������Ô��������������ti,divider-clock�������������‹���/��������ô�����������R������������‡�� @���������]���������æ���0������dpll1_ck@904������������Ô��������������ti,omap3-dpll-clock����������‹���"���0���������‡�� �� $�� @�� 4���������æ���������dpll1_x2_ck���������Ô��������������fixed-factor-clock�����������‹�����������t�����������������������æ���1������dpll1_x2m2_ck@944�����������Ô��������������ti,divider-clock�������������‹���1��������R������������‡�� D���������]���������æ���E������cm_96m_fck����������Ô��������������fixed-factor-clock�����������‹���2��������t�����������������������æ���3������clock@d40��������� ����ti,clksel������������‡�� @��������Ô�������������������clock-dpll3-m2����������Ô��������������ti,divider-clock������������ádpll3_m2_ck����������‹�����������ô�����������R������������]���������æ���������clock-omap-96m-fck����������Ô���������� ����ti,mux-clock���������� ��áomap_96m_fck�������������‹���3���"��������ô������������æ���Y������clock-omap-54m-fck����������Ô���������� ����ti,mux-clock���������� ��áomap_54m_fck�������������‹���4���5��������ô������������æ���A������clock-omap-48m-fck����������Ô���������� ����ti,mux-clock���������� ��áomap_48m_fck�������������‹���6���5��������ô������������æ���9���������clock@e40��������� ����ti,clksel������������‡��@��������Ô�������������������clock-dpll4-m3����������Ô��������������ti,divider-clock������������ádpll4_m3_ck����������‹��� ��������ô�����������R��� ���������]���������æ���7������clock-dpll4-m4����������Ô��������������ti,divider-clock������������ádpll4_m4_ck����������‹��� ��������R������������]���������æ���:���������dpll4_m3x2_mul_ck�����������Ô��������������fixed-factor-clock�����������‹���7��������t�����������������������æ���8������dpll4_m3x2_ck@d00�����������Ô��������������ti,hsdiv-gate-clock����������‹���8��������ô������������‡�� ����������‰���������æ���4������cm_96m_d2_fck�����������Ô��������������fixed-factor-clock�����������‹���3��������t�����������������������æ���6������omap_12m_fck������������Ô��������������fixed-factor-clock�����������‹���9��������t�����������������������æ���Z������dpll4_m4x2_mul_ck�����������Ô��������������ti,fixed-factor-clock������������‹���:��������Ÿ�����������������������º���������æ���;������dpll4_m4x2_ck@d00�����������Ô��������������ti,gate-clock������������‹���;��������ô������������‡�� ����������‰���������º���������æ���^������dpll4_m5_ck@f40���������Ô��������������ti,divider-clock�������������‹��� ��������R���?���������‡��@���������]���������æ���<������dpll4_m5x2_mul_ck�����������Ô��������������ti,fixed-factor-clock������������‹���<��������Ÿ�����������������������º���������æ���=������dpll4_m5x2_ck@d00�����������Ô��������������ti,hsdiv-gate-clock����������‹���=��������ô������������‡�� ����������‰���������º���������æ���z������dpll4_m6x2_mul_ck�����������Ô��������������fixed-factor-clock�����������‹���>��������t�����������������������æ���?������dpll4_m6x2_ck@d00�����������Ô��������������ti,hsdiv-gate-clock����������‹���?��������ô������������‡�� ����������‰���������æ���@������emu_per_alwon_ck������������Ô��������������fixed-factor-clock�����������‹���@��������t�����������������������æ���(������clock@d70��������� ����ti,clksel������������‡�� p��������Ô�������������������clock-clkout2-src-gate����������Ô���������� ����ti,composite-no-wait-gate-clock���������áclkout2_src_gate_ck����������‹���/��������ô������������æ���C������clock-clkout2-src-mux�����������Ô��������������ti,composite-mux-clock����������áclkout2_src_mux_ck�����������‹���/���"���3���A���������æ���D������clock-sys-clkout2�����������Ô��������������ti,divider-clock������������ásys_clkout2����������‹���B��������ô�����������R���@���������Í���������clkout2_src_ck����������Ô��������������ti,composite-clock�����������‹���C���D���������æ���B������mpu_ck����������Ô��������������fixed-factor-clock�����������‹���E��������t�����������������������æ���F������arm_fck@924���������Ô��������������ti,divider-clock�������������‹���F���������‡�� $��������R���������emu_mpu_alwon_ck������������Ô��������������fixed-factor-clock�����������‹���F��������t�����������������������æ���)������clock@a40��������� ����ti,clksel������������‡�� @��������Ô�������������������clock-l3-ick������������Ô��������������ti,divider-clock������������ál3_ick�����������‹���/��������R������������]���������æ���G������clock-l4-ick������������Ô��������������ti,divider-clock������������ál4_ick�����������‹���G��������ô�����������R������������]���������æ���I������clock-gpt10-mux-fck���������Ô��������������ti,composite-mux-clock����������ágpt10_mux_fck������������‹���H���"��������ô������������æ���V������clock-gpt11-mux-fck���������Ô��������������ti,composite-mux-clock����������ágpt11_mux_fck������������‹���H���"��������ô������������æ���X������clock-ssi-ssr-div-fck-3430es2�����������Ô��������������ti,composite-divider-clock����������ássi_ssr_div_fck_3430es2����������‹���#��������ô���������$��ã���������������������������������������æ������������clock@c40��������� ����ti,clksel������������‡��@��������Ô�������������������clock-rm-ick������������Ô��������������ti,divider-clock������������árm_ick�����������‹���I��������ô�����������R������������]������clock-gpt1-mux-fck����������Ô��������������ti,composite-mux-clock�������� ��ágpt1_mux_fck�������������‹���H���"���������æ���a������clock-usim-mux-fck����������Ô��������������ti,composite-mux-clock�������� ��áusim_mux_fck����������(���‹���"���J���K���L���M���N���O���P���Q���R��������ô������������]���������æ���ƒ���������clock@a00��������� ����ti,clksel������������‡�� ���������Ô�������������������clock-gpt10-gate-fck������������Ô��������������ti,composite-gate-clock���������ágpt10_gate_fck�����������‹���"��������ô������������æ���U������clock-gpt11-gate-fck������������Ô��������������ti,composite-gate-clock���������ágpt11_gate_fck�����������‹���"��������ô������������æ���W������clock-mmchs2-fck������������Ô��������������ti,wait-gate-clock����������ámmchs2_fck�����������‹�����������ô������������æ���¹������clock-mmchs1-fck������������Ô��������������ti,wait-gate-clock����������ámmchs1_fck�����������‹�����������ô������������æ���º������clock-i2c3-fck����������Ô��������������ti,wait-gate-clock�������� ��ái2c3_fck�������������‹�����������ô������������æ���»������clock-i2c2-fck����������Ô��������������ti,wait-gate-clock�������� ��ái2c2_fck�������������‹�����������ô������������æ���¼������clock-i2c1-fck����������Ô��������������ti,wait-gate-clock�������� ��ái2c1_fck�������������‹�����������ô������������æ���½������clock-mcbsp5-gate-fck�����������Ô��������������ti,composite-gate-clock���������ámcbsp5_gate_fck����������‹�����������ô��� ���������æ��� ������clock-mcbsp1-gate-fck�����������Ô��������������ti,composite-gate-clock���������ámcbsp1_gate_fck����������‹�����������ô��� ���������æ���������clock-mcspi4-fck������������Ô��������������ti,wait-gate-clock����������ámcspi4_fck�����������‹���S��������ô������������æ���¾������clock-mcspi3-fck������������Ô��������������ti,wait-gate-clock����������ámcspi3_fck�����������‹���S��������ô������������æ���¿������clock-mcspi2-fck������������Ô��������������ti,wait-gate-clock����������ámcspi2_fck�����������‹���S��������ô������������æ���À������clock-mcspi1-fck������������Ô��������������ti,wait-gate-clock����������ámcspi1_fck�����������‹���S��������ô������������æ���Á������clock-uart2-fck���������Ô��������������ti,wait-gate-clock�������� ��áuart2_fck������������‹���S��������ô������������æ���Â������clock-uart1-fck���������Ô��������������ti,wait-gate-clock�������� ��áuart1_fck������������‹���S��������ô��� ���������æ���Ã������clock-hdq-fck�����������Ô��������������ti,wait-gate-clock����������áhdq_fck����������‹���T��������ô������������æ���Ä������clock-modem-fck���������Ô��������������ti,omap3-interface-clock���������� ��ámodem_fck������������‹���"��������ô������������æ���à������clock-mspro-fck���������Ô��������������ti,wait-gate-clock�������� ��ámspro_fck������������‹�����������ô���������clock-ssi-ssr-gate-fck-3430es2����������Ô���������� ����ti,composite-no-wait-gate-clock���������ássi_ssr_gate_fck_3430es2�������������‹���#��������ô�������������æ���~������clock-mmchs3-fck������������Ô��������������ti,wait-gate-clock����������ámmchs3_fck�����������‹�����������ô������������æ���Ü���������gpt10_fck�����������Ô��������������ti,composite-clock�����������‹���U���V������gpt11_fck�����������Ô��������������ti,composite-clock�����������‹���W���X������core_96m_fck������������Ô��������������fixed-factor-clock�����������‹���Y��������t�����������������������æ���������core_48m_fck������������Ô��������������fixed-factor-clock�����������‹���9��������t�����������������������æ���S������core_12m_fck������������Ô��������������fixed-factor-clock�����������‹���Z��������t�����������������������æ���T������core_l3_ick���������Ô��������������fixed-factor-clock�����������‹���G��������t�����������������������æ���[������clock@a10��������� ����ti,clksel������������‡�� ��������Ô�������������������clock-sdrc-ick����������Ô��������������ti,wait-gate-clock�������� ��ásdrc_ick�������������‹���[��������ô������������æ���Ž������clock-mmchs2-ick������������Ô��������������ti,omap3-interface-clock������������ámmchs2_ick�����������‹���\��������ô������������æ���Å������clock-mmchs1-ick������������Ô��������������ti,omap3-interface-clock������������ámmchs1_ick�����������‹���\��������ô������������æ���Æ������clock-hdq-ick�����������Ô��������������ti,omap3-interface-clock������������áhdq_ick����������‹���\��������ô������������æ���Ç������clock-mcspi4-ick������������Ô��������������ti,omap3-interface-clock������������ámcspi4_ick�����������‹���\��������ô������������æ���È������clock-mcspi3-ick������������Ô��������������ti,omap3-interface-clock������������ámcspi3_ick�����������‹���\��������ô������������æ���É������clock-mcspi2-ick������������Ô��������������ti,omap3-interface-clock������������ámcspi2_ick�����������‹���\��������ô������������æ���Ê������clock-mcspi1-ick������������Ô��������������ti,omap3-interface-clock������������ámcspi1_ick�����������‹���\��������ô������������æ���Ë������clock-i2c3-ick����������Ô��������������ti,omap3-interface-clock���������� ��ái2c3_ick�������������‹���\��������ô������������æ���Ì������clock-i2c2-ick����������Ô��������������ti,omap3-interface-clock���������� ��ái2c2_ick�������������‹���\��������ô������������æ���Í������clock-i2c1-ick����������Ô��������������ti,omap3-interface-clock���������� ��ái2c1_ick�������������‹���\��������ô������������æ���Î������clock-uart2-ick���������Ô��������������ti,omap3-interface-clock���������� ��áuart2_ick������������‹���\��������ô������������æ���Ï������clock-uart1-ick���������Ô��������������ti,omap3-interface-clock���������� ��áuart1_ick������������‹���\��������ô��� ���������æ���Ð������clock-gpt11-ick���������Ô��������������ti,omap3-interface-clock���������� ��ágpt11_ick������������‹���\��������ô������������æ���Ñ������clock-gpt10-ick���������Ô��������������ti,omap3-interface-clock���������� ��ágpt10_ick������������‹���\��������ô������������æ���Ò������clock-mcbsp5-ick������������Ô��������������ti,omap3-interface-clock������������ámcbsp5_ick�����������‹���\��������ô��� ���������æ���Ó������clock-mcbsp1-ick������������Ô��������������ti,omap3-interface-clock������������ámcbsp1_ick�����������‹���\��������ô��� ���������æ���Ô������clock-omapctrl-ick����������Ô��������������ti,omap3-interface-clock���������� ��áomapctrl_ick�������������‹���\��������ô������������æ���Õ������clock-aes2-ick����������Ô��������������ti,omap3-interface-clock���������� ��áaes2_ick�������������‹���\��������ô������������æ���������clock-sha12-ick���������Ô��������������ti,omap3-interface-clock���������� ��ásha12_ick������������‹���\��������ô������������æ���Ö������clock-icr-ick�����������Ô��������������ti,omap3-interface-clock������������áicr_ick����������‹���\��������ô���������clock-des2-ick����������Ô��������������ti,omap3-interface-clock���������� ��ádes2_ick�������������‹���\��������ô���������clock-mspro-ick���������Ô��������������ti,omap3-interface-clock���������� ��ámspro_ick������������‹���\��������ô���������clock-mailboxes-ick���������Ô��������������ti,omap3-interface-clock������������ámailboxes_ick������������‹���\��������ô���������clock-sad2d-ick���������Ô��������������ti,omap3-interface-clock���������� ��ásad2d_ick������������‹���G��������ô������������æ���á������clock-hsotgusb-ick-3430es2����������Ô����������"����ti,omap3-hsotgusb-interface-clock�����������áhsotgusb_ick_3430es2�������������‹���[��������ô������������æ���������clock-ssi-ick-3430es2�����������Ô��������������ti,omap3-ssi-interface-clock������������ássi_ick_3430es2����������‹���]��������ô�������������æ��������clock-mmchs3-ick������������Ô��������������ti,omap3-interface-clock������������ámmchs3_ick�����������‹���\��������ô������������æ���Û���������gpmc_fck������������Ô��������������fixed-factor-clock�����������‹���[��������t��������������������core_l4_ick���������Ô��������������fixed-factor-clock�����������‹���I��������t�����������������������æ���\������clock@e00��������� ����ti,clksel������������‡�����������Ô�������������������clock-dss-tv-fck������������Ô��������������ti,gate-clock�����������ádss_tv_fck�����������‹���A��������ô������������æ���´������clock-dss-96m-fck�����������Ô��������������ti,gate-clock�����������ádss_96m_fck����������‹���Y��������ô������������æ���µ������clock-dss2-alwon-fck������������Ô��������������ti,gate-clock�����������ádss2_alwon_fck�����������‹���"��������ô������������æ���¶������clock-dss1-alwon-fck-3430es2������������Ô��������������ti,dss-gate-clock�����������ádss1_alwon_fck_3430es2�����������‹���^��������ô�������������º���������æ���·���������dummy_ck������������Ô��������������fixed-clock���������B����������clock@c00��������� ����ti,clksel������������‡�����������Ô�������������������clock-gpt1-gate-fck���������Ô��������������ti,composite-gate-clock���������ágpt1_gate_fck������������‹���"��������ô�������������æ���`������clock-gpio1-dbck������������Ô��������������ti,gate-clock�����������ágpio1_dbck�����������‹���_��������ô������������æ���«������clock-wdt2-fck����������Ô��������������ti,wait-gate-clock�������� ��áwdt2_fck�������������‹���_��������ô������������æ���¬������clock-sr1-fck�����������Ô��������������ti,wait-gate-clock����������ásr1_fck����������‹���"��������ô������������æ��������clock-sr2-fck�����������Ô��������������ti,wait-gate-clock����������ásr2_fck����������‹���"��������ô������������æ��������clock-usim-gate-fck���������Ô��������������ti,composite-gate-clock���������áusim_gate_fck������������‹���Y��������ô��� ���������æ���‚���������gpt1_fck������������Ô��������������ti,composite-clock�����������‹���`���a���������æ��������wkup_32k_fck������������Ô��������������fixed-factor-clock�����������‹���H��������t�����������������������æ���_������clock@c10��������� ����ti,clksel������������‡����������Ô�������������������clock-wdt2-ick����������Ô��������������ti,omap3-interface-clock���������� ��áwdt2_ick�������������‹���b��������ô������������æ���������clock-wdt1-ick����������Ô��������������ti,omap3-interface-clock���������� ��áwdt1_ick�������������‹���b��������ô������������æ���®������clock-gpio1-ick���������Ô��������������ti,omap3-interface-clock���������� ��ágpio1_ick������������‹���b��������ô������������æ���¯������clock-omap-32ksync-ick����������Ô��������������ti,omap3-interface-clock������������áomap_32ksync_ick�������������‹���b��������ô������������æ���°������clock-gpt12-ick���������Ô��������������ti,omap3-interface-clock���������� ��ágpt12_ick������������‹���b��������ô������������æ���±������clock-gpt1-ick����������Ô��������������ti,omap3-interface-clock���������� ��ágpt1_ick�������������‹���b��������ô�������������æ���²������clock-usim-ick����������Ô��������������ti,omap3-interface-clock���������� ��áusim_ick�������������‹���b��������ô��� ���������æ���³���������per_96m_fck���������Ô��������������fixed-factor-clock�����������‹���2��������t�����������������������æ��� ������per_48m_fck���������Ô��������������fixed-factor-clock�����������‹���9��������t�����������������������æ���c������clock@1000�������� ����ti,clksel������������‡�����������Ô�������������������clock-uart3-fck���������Ô��������������ti,wait-gate-clock�������� ��áuart3_fck������������‹���c��������ô������������æ���������clock-gpt2-gate-fck���������Ô��������������ti,composite-gate-clock���������ágpt2_gate_fck������������‹���"��������ô������������æ���e������clock-gpt3-gate-fck���������Ô��������������ti,composite-gate-clock���������ágpt3_gate_fck������������‹���"��������ô������������æ���g������clock-gpt4-gate-fck���������Ô��������������ti,composite-gate-clock���������ágpt4_gate_fck������������‹���"��������ô������������æ���i������clock-gpt5-gate-fck���������Ô��������������ti,composite-gate-clock���������ágpt5_gate_fck������������‹���"��������ô������������æ���k������clock-gpt6-gate-fck���������Ô��������������ti,composite-gate-clock���������ágpt6_gate_fck������������‹���"��������ô������������æ���m������clock-gpt7-gate-fck���������Ô��������������ti,composite-gate-clock���������ágpt7_gate_fck������������‹���"��������ô������������æ���o������clock-gpt8-gate-fck���������Ô��������������ti,composite-gate-clock���������ágpt8_gate_fck������������‹���"��������ô��� ���������æ���q������clock-gpt9-gate-fck���������Ô��������������ti,composite-gate-clock���������ágpt9_gate_fck������������‹���"��������ô��� ���������æ���s������clock-gpio6-dbck������������Ô��������������ti,gate-clock�����������ágpio6_dbck�����������‹���d��������ô������������æ���‘������clock-gpio5-dbck������������Ô��������������ti,gate-clock�����������ágpio5_dbck�����������‹���d��������ô������������æ���’������clock-gpio4-dbck������������Ô��������������ti,gate-clock�����������ágpio4_dbck�����������‹���d��������ô������������æ���“������clock-gpio3-dbck������������Ô��������������ti,gate-clock�����������ágpio3_dbck�����������‹���d��������ô������������æ���”������clock-gpio2-dbck������������Ô��������������ti,gate-clock�����������ágpio2_dbck�����������‹���d��������ô��� ���������æ���•������clock-wdt3-fck����������Ô��������������ti,wait-gate-clock�������� ��áwdt3_fck�������������‹���d��������ô������������æ���–������clock-mcbsp2-gate-fck�����������Ô��������������ti,composite-gate-clock���������ámcbsp2_gate_fck����������‹�����������ô�������������æ���������clock-mcbsp3-gate-fck�����������Ô��������������ti,composite-gate-clock���������ámcbsp3_gate_fck����������‹�����������ô������������æ���������clock-mcbsp4-gate-fck�����������Ô��������������ti,composite-gate-clock���������ámcbsp4_gate_fck����������‹�����������ô������������æ���������clock-uart4-fck���������Ô��������������ti,wait-gate-clock�������� ��áuart4_fck������������‹���c��������ô������������æ���ª���������clock@1040�������� ����ti,clksel������������‡��@��������Ô�������������������clock-gpt2-mux-fck����������Ô��������������ti,composite-mux-clock�������� ��ágpt2_mux_fck�������������‹���H���"���������æ���f������clock-gpt3-mux-fck����������Ô��������������ti,composite-mux-clock�������� ��ágpt3_mux_fck�������������‹���H���"��������ô������������æ���h������clock-gpt4-mux-fck����������Ô��������������ti,composite-mux-clock�������� ��ágpt4_mux_fck�������������‹���H���"��������ô������������æ���j������clock-gpt5-mux-fck����������Ô��������������ti,composite-mux-clock�������� ��ágpt5_mux_fck�������������‹���H���"��������ô������������æ���l������clock-gpt6-mux-fck����������Ô��������������ti,composite-mux-clock�������� ��ágpt6_mux_fck�������������‹���H���"��������ô������������æ���n������clock-gpt7-mux-fck����������Ô��������������ti,composite-mux-clock�������� ��ágpt7_mux_fck�������������‹���H���"��������ô������������æ���p������clock-gpt8-mux-fck����������Ô��������������ti,composite-mux-clock�������� ��ágpt8_mux_fck�������������‹���H���"��������ô������������æ���r������clock-gpt9-mux-fck����������Ô��������������ti,composite-mux-clock�������� ��ágpt9_mux_fck�������������‹���H���"��������ô������������æ���t���������gpt2_fck������������Ô��������������ti,composite-clock�����������‹���e���f���������æ��������gpt3_fck������������Ô��������������ti,composite-clock�����������‹���g���h������gpt4_fck������������Ô��������������ti,composite-clock�����������‹���i���j������gpt5_fck������������Ô��������������ti,composite-clock�����������‹���k���l������gpt6_fck������������Ô��������������ti,composite-clock�����������‹���m���n������gpt7_fck������������Ô��������������ti,composite-clock�����������‹���o���p������gpt8_fck������������Ô��������������ti,composite-clock�����������‹���q���r������gpt9_fck������������Ô��������������ti,composite-clock�����������‹���s���t������per_32k_alwon_fck�����������Ô��������������fixed-factor-clock�����������‹���H��������t�����������������������æ���d������per_l4_ick����������Ô��������������fixed-factor-clock�����������‹���I��������t�����������������������æ���u������clock@1010�������� ����ti,clksel������������‡����������Ô�������������������clock-gpio6-ick���������Ô��������������ti,omap3-interface-clock���������� ��ágpio6_ick������������‹���u��������ô������������æ���—������clock-gpio5-ick���������Ô��������������ti,omap3-interface-clock���������� ��ágpio5_ick������������‹���u��������ô������������æ���˜������clock-gpio4-ick���������Ô��������������ti,omap3-interface-clock���������� ��ágpio4_ick������������‹���u��������ô������������æ���™������clock-gpio3-ick���������Ô��������������ti,omap3-interface-clock���������� ��ágpio3_ick������������‹���u��������ô������������æ���š������clock-gpio2-ick���������Ô��������������ti,omap3-interface-clock���������� ��ágpio2_ick������������‹���u��������ô��� ���������æ���›������clock-wdt3-ick����������Ô��������������ti,omap3-interface-clock���������� ��áwdt3_ick�������������‹���u��������ô������������æ���œ������clock-uart3-ick���������Ô��������������ti,omap3-interface-clock���������� ��áuart3_ick������������‹���u��������ô������������æ���������clock-uart4-ick���������Ô��������������ti,omap3-interface-clock���������� ��áuart4_ick������������‹���u��������ô������������æ���ž������clock-gpt9-ick����������Ô��������������ti,omap3-interface-clock���������� ��ágpt9_ick�������������‹���u��������ô��� ���������æ���Ÿ������clock-gpt8-ick����������Ô��������������ti,omap3-interface-clock���������� ��ágpt8_ick�������������‹���u��������ô��� ���������æ��� ������clock-gpt7-ick����������Ô��������������ti,omap3-interface-clock���������� ��ágpt7_ick�������������‹���u��������ô������������æ���¡������clock-gpt6-ick����������Ô��������������ti,omap3-interface-clock���������� ��ágpt6_ick�������������‹���u��������ô������������æ���¢������clock-gpt5-ick����������Ô��������������ti,omap3-interface-clock���������� ��ágpt5_ick�������������‹���u��������ô������������æ���£������clock-gpt4-ick����������Ô��������������ti,omap3-interface-clock���������� ��ágpt4_ick�������������‹���u��������ô������������æ���¤������clock-gpt3-ick����������Ô��������������ti,omap3-interface-clock���������� ��ágpt3_ick�������������‹���u��������ô������������æ���¥������clock-gpt2-ick����������Ô��������������ti,omap3-interface-clock���������� ��ágpt2_ick�������������‹���u��������ô������������æ���¦������clock-mcbsp2-ick������������Ô��������������ti,omap3-interface-clock������������ámcbsp2_ick�����������‹���u��������ô�������������æ���§������clock-mcbsp3-ick������������Ô��������������ti,omap3-interface-clock������������ámcbsp3_ick�����������‹���u��������ô������������æ���¨������clock-mcbsp4-ick������������Ô��������������ti,omap3-interface-clock������������ámcbsp4_ick�����������‹���u��������ô������������æ���©���������emu_src_ck����������Ô��������������ti,clkdm-gate-clock����������‹���v���������æ���*������secure_32k_fck����������Ô��������������fixed-clock���������B��€����������æ���w������gpt12_fck�����������Ô��������������fixed-factor-clock�����������‹���w��������t�����������������������æ��������wdt1_fck������������Ô��������������fixed-factor-clock�����������‹���w��������t��������������������security_l4_ick2������������Ô��������������fixed-factor-clock�����������‹���I��������t�����������������������æ���x������clock@a14��������� ����ti,clksel������������‡�� ��������Ô�������������������clock-aes1-ick����������Ô��������������ti,omap3-interface-clock���������� ��áaes1_ick�������������‹���x��������ô������������æ���������clock-rng-ick�����������Ô��������������ti,omap3-interface-clock������������árng_ick����������‹���x��������ô������������æ���û������clock-sha11-ick���������Ô��������������ti,omap3-interface-clock���������� ��ásha11_ick������������‹���x��������ô���������clock-des1-ick����������Ô��������������ti,omap3-interface-clock���������� ��ádes1_ick�������������‹���x��������ô����������clock-pka-ick�����������Ô��������������ti,omap3-interface-clock������������ápka_ick����������‹���y��������ô������������clock@f00��������� ����ti,clksel������������‡�����������Ô�������������������clock-cam-mclk����������Ô��������������ti,gate-clock��������� ��ácam_mclk�������������‹���z��������ô�������������º������clock-csi2-96m-fck����������Ô��������������ti,gate-clock��������� ��ácsi2_96m_fck�������������‹�����������ô������������æ���Þ���������cam_ick@f10���������Ô����������!����ti,omap3-no-wait-interface-clock�������������‹���I���������‡����������ô�������������æ���Ý������security_l3_ick���������Ô��������������fixed-factor-clock�����������‹���G��������t�����������������������æ���y������ssi_l4_ick����������Ô��������������fixed-factor-clock�����������‹���I��������t�����������������������æ���]������sr_l4_ick�����������Ô��������������fixed-factor-clock�����������‹���I��������t��������������������dpll2_fck@40������������Ô��������������ti,divider-clock�������������‹���/��������ô�����������R������������‡���@���������]���������æ���{������dpll2_ck@4����������Ô��������������ti,omap3-dpll-clock����������‹���"���{���������‡������$���@���4���������ï������������������ ���������æ���|������dpll2_m2_ck@44����������Ô��������������ti,divider-clock�������������‹���|��������R������������‡���D���������]���������æ���}������iva2_ck@0�����������Ô��������������ti,wait-gate-clock�����������‹���}���������‡������������ô�������������æ���ß������clock@a18��������� ����ti,clksel������������‡�� ��������Ô�������������������clock-mad2d-ick���������Ô��������������ti,omap3-interface-clock���������� ��ámad2d_ick������������‹���G��������ô������������æ���â������clock-usbtll-ick������������Ô��������������ti,omap3-interface-clock������������áusbtll_ick�����������‹���\��������ô������������æ���Ú���������ssi_ssr_fck_3430es2���������Ô��������������ti,composite-clock�����������‹���~������������æ���€������ssi_sst_fck_3430es2���������Ô��������������fixed-factor-clock�����������‹���€��������t�����������������������æ��������sys_d2_ck�����������Ô��������������fixed-factor-clock�����������‹���"��������t�����������������������æ���J������omap_96m_d2_fck���������Ô��������������fixed-factor-clock�����������‹���Y��������t�����������������������æ���K������omap_96m_d4_fck���������Ô��������������fixed-factor-clock�����������‹���Y��������t�����������������������æ���L������omap_96m_d8_fck���������Ô��������������fixed-factor-clock�����������‹���Y��������t�����������������������æ���M������omap_96m_d10_fck������������Ô��������������fixed-factor-clock�����������‹���Y��������t�������������� ���������æ���N������dpll5_m2_d4_ck����������Ô��������������fixed-factor-clock�����������‹�����������t�����������������������æ���O������dpll5_m2_d8_ck����������Ô��������������fixed-factor-clock�����������‹�����������t�����������������������æ���P������dpll5_m2_d16_ck���������Ô��������������fixed-factor-clock�����������‹�����������t�����������������������æ���Q������dpll5_m2_d20_ck���������Ô��������������fixed-factor-clock�����������‹�����������t�����������������������æ���R������usim_fck������������Ô��������������ti,composite-clock�����������‹���‚���ƒ������dpll5_ck@d04������������Ô��������������ti,omap3-dpll-clock����������‹���"���"���������‡�� �� $�� L�� 4���������ï������������������æ���„������dpll5_m2_ck@d50���������Ô��������������ti,divider-clock�������������‹���„��������R������������‡�� P���������]���������æ���������sgx_gate_fck@b00������������Ô��������������ti,composite-gate-clock����������‹���/��������ô������������‡������������æ���Œ������core_d3_ck����������Ô��������������fixed-factor-clock�����������‹���/��������t�����������������������æ���…������core_d4_ck����������Ô��������������fixed-factor-clock�����������‹���/��������t�����������������������æ���†������core_d6_ck����������Ô��������������fixed-factor-clock�����������‹���/��������t�����������������������æ���‡������omap_192m_alwon_fck���������Ô��������������fixed-factor-clock�����������‹���&��������t�����������������������æ���ˆ������core_d2_ck����������Ô��������������fixed-factor-clock�����������‹���/��������t�����������������������æ���‰������sgx_mux_fck@b40���������Ô��������������ti,composite-mux-clock�������� ���‹���…���†���‡���3���ˆ���‰���Š���‹���������‡��@���������æ���������sgx_fck���������Ô��������������ti,composite-clock�����������‹���Œ������������æ��������sgx_ick@b10���������Ô��������������ti,wait-gate-clock�����������‹���G���������‡����������ô�������������æ���ã������cpefuse_fck@a08���������Ô��������������ti,gate-clock������������‹���"���������‡�� ��������ô�������������æ���×������ts_fck@a08����������Ô��������������ti,gate-clock������������‹���H���������‡�� ��������ô������������æ���Ø������usbtll_fck@a08����������Ô��������������ti,wait-gate-clock�����������‹������������‡�� ��������ô������������æ���Ù������dss_ick_3430es2@e10���������Ô��������������ti,omap3-dss-interface-clock�������������‹���I���������‡����������ô�������������æ���¸������usbhost_120m_fck@1400�����������Ô��������������ti,gate-clock������������‹������������‡�����������ô������������æ���ä������usbhost_48m_fck@1400������������Ô��������������ti,dss-gate-clock������������‹���9���������‡�����������ô�������������æ���å������usbhost_ick@1410������������Ô��������������ti,omap3-dss-interface-clock�������������‹���I���������‡����������ô�������������æ���æ���������clockdomains�������core_l3_clkdm�������������ti,clockdomain�����������‹���Ž���������dpll3_clkdm�����������ti,clockdomain�����������‹���������dpll1_clkdm�����������ti,clockdomain�����������‹���������per_clkdm�������������ti,clockdomain��������l���‹������‘���’���“���”���•���–���—���˜���™���š���›���œ������ž���Ÿ��� ���¡���¢���£���¤���¥���¦���§���¨���©���ª������emu_clkdm�������������ti,clockdomain�����������‹���*������dpll4_clkdm�����������ti,clockdomain�����������‹��� ������wkup_clkdm������������ti,clockdomain��������$���‹���«���¬������®���¯���°���±���²���³������dss_clkdm�������������ti,clockdomain�����������‹���´���µ���¶���·���¸������core_l4_clkdm�������������ti,clockdomain��������”���‹���¹���º���»���¼���½���¾���¿���À���Á���Â���Ã���Ä���Å���Æ���Ç���È���É���Ê���Ë���Ì���Í���Î���Ï���Ð���Ñ���Ò���Ó���Ô���Õ������Ö���×���Ø���Ù���Ú���Û���Ü������cam_clkdm�������������ti,clockdomain�����������‹���Ý���Þ������iva2_clkdm������������ti,clockdomain�����������‹���ß������dpll2_clkdm�����������ti,clockdomain�����������‹���|������d2d_clkdm�������������ti,clockdomain�����������‹���à���á���â������dpll5_clkdm�����������ti,clockdomain�����������‹���„������sgx_clkdm�������������ti,clockdomain�����������‹���ã������usbhost_clkdm�������������ti,clockdomain�����������‹���ä���å���æ������������target-module@48320000������������ti,sysc-omap2�ti,sysc������������‡H2�����H2���������� ��rev�sysc����������������������������‹���_���°���������’fck�ick����������������������+���������������H2��������counter@0�������������ti,omap-counter32k�����������‡������� ���������interrupt-controller@48200000�������������ti,omap3-intc������������*��������������������‡H ��������������æ���������target-module@48056000������������ti,sysc-omap2�ti,sysc������������‡H`����H`,���H`(�����������rev�sysc�syss�������������#��������������������������������������������&������������‹���[���������’ick����������������������+���������������H`�������dma-controller@0��������������ti,omap3630-sdma�ti,omap-sdma������������‡����������������î������ ��������������+�����������6��� ��������C���`���������æ������������gpio@48310000�������������ti,omap3-gpio������������‡H1��������������î������������ùgpio1������������P���������b��������r������������*�����������������gpio@49050000�������������ti,omap3-gpio������������‡I��������������î������������ùgpio2������������b��������r������������*��������������������æ���ò������gpio@49052000�������������ti,omap3-gpio������������‡I �������������î������������ùgpio3������������b��������r������������*��������������������æ��!������gpio@49054000�������������ti,omap3-gpio������������‡I@�������������î��� ���������ùgpio4������������b��������r������������*�����������������gpio@49056000�������������ti,omap3-gpio������������‡I`�������������î���!���������ùgpio5������������b��������r������������*��������������������æ���ù������gpio@49058000�������������ti,omap3-gpio������������‡I€�������������î���"���������ùgpio6������������b��������r������������*��������������������æ�� ������serial@4806a000�����������ti,omap3-uart������������‡H ��� ���������~������H��������3������1������2��������8tx�rx������������ùuart1�����������BÜl�������serial@4806c000�����������ti,omap3-uart������������‡HÀ������������~������I��������3������3������4��������8tx�rx������������ùuart2�����������BÜl�������serial@49020000�����������ti,omap3-uart������������‡I�������������~������J��������3������5������6��������8tx�rx������������ùuart3�����������BÜl���������’default��������� ���ç������i2c@48070000���������� ����ti,omap3-i2c�������������‡H�����€���������î���8���������������������+�������������ùi2c1������������’default��������� ���è��������B�€���at24@50�����������atmel,24c02���������ª������������‡���P������twl@48�����������‡���H���������î�������������������������ti,twl4030�����������*�������������������’default��������� ���é���ê���audio�������������ti,twl4030-audio�������codec������������rtc�����������ti,twl4030-rtc�����������î���������bci�����������ti,twl4030-bci�����������î��� �����������³���ë��������Á���ì�����������Ívac�������watchdog��������������ti,twl4030-wdt��������regulator-vaux1�����������ti,twl4030-vaux1����������regulator-vaux2�����������ti,twl4030-vaux2�������������æ��"������regulator-vaux3�����������ti,twl4030-vaux3����������regulator-vaux4�����������ti,twl4030-vaux4����������regulator-vdd1������������ti,twl4030-vdd1���������¤� 'À��������¼� ���������æ���������regulator-vdac������������ti,twl4030-vdac���������¤�w@��������¼�w@���������æ��������regulator-vio�������������ti,twl4030-vio��������regulator-vintana1������������ti,twl4030-vintana1�������regulator-vintana2������������ti,twl4030-vintana2�������regulator-vintdig�������������ti,twl4030-vintdig��������regulator-vmmc1�����������ti,twl4030-vmmc1������������¤�:��������¼�0°���������æ���õ������regulator-vmmc2�����������ti,twl4030-vmmc2������������¤�:��������¼�0°������regulator-vusb1v5�������������ti,twl4030-vusb1v5�����������æ���í������regulator-vusb1v8�������������ti,twl4030-vusb1v8�����������æ���î������regulator-vusb3v1�������������ti,twl4030-vusb3v1�����������æ���ë������regulator-vpll1�����������ti,twl4030-vpll1����������regulator-vpll2�����������ti,twl4030-vpll2������������¤�w@��������¼�w@������regulator-vsim������������ti,twl4030-vsim���������¤�w@��������¼�-ÆÀ������gpio��������������ti,twl4030-gpio����������b��������r������������*��������������������Þ��������ê������������æ��������twl4030-usb�����������ti,twl4030-usb�����������î��� �����������õ���í�����������î�����������ë�������������������(�������������æ��������pwm�����������ti,twl4030-pwm����������3���������pwmled������������ti,twl4030-pwmled�����������3���������pwrbutton�������������ti,twl4030-pwrbutton�������������î���������keypad������������ti,twl4030-keypad������������î�����������>�����������N���������$��a����0��i�g��l�j�.� ������madc��������������ti,twl4030-madc����������î�����������n������������æ���ì������������i2c@48072000���������� ����ti,omap3-i2c�������������‡H ����€���������î���9���������������������+�������������ùi2c2����������i2c@48060000���������� ����ti,omap3-i2c�������������‡H�����€���������î���=���������������������+�������������ùi2c3������������B�€������mailbox@48094000��������������ti,omap3-mailbox�������������ùmailbox����������‡H @�������������î�����������€�����������Œ�����������ž������mbox-dsp������������°��������������������»��������������������spi@48098000��������������ti,omap2-mcspi�����������‡H €�������������î���A���������������������+�������������ùmcspi1����������Æ���������@��3������#������$������%������&������'������(������)������*������ ��8tx0�rx0�tx1�rx1�tx2�rx2�tx3�rx3���������’default��������� ���ï���ads7846@0�����������’default��������� ���ð����������ti,ads7846����������Ô���ñ���������‡������������ß�ã`������������ò���������î���������������ñ���ò��������������þ������������ÿ����������������������ÿ����������"�´����������2�ÿ����������B�����������R� ����������b������������r���������spi@4809a000��������������ti,omap2-mcspi�����������‡H �������������î���B���������������������+�������������ùmcspi2����������Æ��������� ��3������+������,������-������.��������8tx0�rx0�tx1�rx1�������spi@480b8000��������������ti,omap2-mcspi�����������‡H€�������������î���[���������������������+�������������ùmcspi3����������Æ��������� ��3��������������������������������8tx0�rx0�tx1�rx1�������spi@480ba000��������������ti,omap2-mcspi�����������‡H �������������î���0���������������������+�������������ùmcspi4����������Æ�����������3������F������G��������8tx0�rx0�������1w@480b2000�����������ti,omap3-1w����������‡H �������������î���:���������ùhdq1w���������mmc@4809c000��������������ti,omap3-hsmmc�����������‡H À�������������î���S���������ùmmc1�������������€��������3������=������>��������8tx�rx��������������ó��������’default��������� ���ô��������š�����������¤���õ������mmc@480b4000��������������ti,omap3-hsmmc�����������‡H@�������������î���V���������ùmmc2������������3������/������0��������8tx�rx�����������’default��������� ���ö��������¤���÷��������°���ø���������½��������š������������Ë���������������������+�������wlcore@2���������� ����ti,wl1271������������‡���������������ù���������î��������������ÞIð����������mmc@480ad000��������������ti,omap3-hsmmc�����������‡H Ð�������������î���^���������ùmmc3������������3������M������N��������8tx�rx��������� ��òdisabled����������mmu@480bd400������������ù��������������ti,omap2-iommu�����������‡HÔ����€���������î������������ùmmu_isp���������������������æ��������mmu@5d000000������������ù��������������ti,omap2-iommu�����������‡]������€���������î������������ùmmu_iva������� ��òdisabled����������wdt@48314000���������� ����ti,omap3-wdt�������������‡H1@����€������ ���ùwd_timer2���������mcbsp@48074000������������ti,omap3-mcbsp�����������‡H@����ÿ��������mpu����������î������;���<������ ��common�tx�rx������������&���€���������ùmcbsp1����������3������������ ��������8tx�rx������������‹���ú���������’fck������� ��òdisabled����������target-module@480a0000������������ti,sysc-omap2�ti,sysc������������‡H �<���H �@���H �D�����������rev�sysc�syss�������������������������������������&������������‹���û���������’ick����������������������+���������������H ���� ����rng@0��������� ����ti,omap2-rng�������������‡������ ����������î���4���������mcbsp@49022000������������ti,omap3-mcbsp�����������‡I ����ÿI€����ÿ������ ��mpu�sidetone�������������î������>���?�����������common�tx�rx�sidetone�����������&������������ùmcbsp2�mcbsp2_sidetone����������3������!������"��������8tx�rx������������‹���ü���§���������’fck�ick���������òokay������������’default��������� ���ý���������æ��������mcbsp@49024000������������ti,omap3-mcbsp�����������‡I@����ÿI ����ÿ������ ��mpu�sidetone�������������î������Y���Z�����������common�tx�rx�sidetone�����������&���€���������ùmcbsp3�mcbsp3_sidetone����������3��������������������8tx�rx������������‹���þ���¨���������’fck�ick������� ��òdisabled����������mcbsp@49026000������������ti,omap3-mcbsp�����������‡I`����ÿ��������mpu����������î������6���7������ ��common�tx�rx������������&���€���������ùmcbsp4����������3��������������������8tx�rx������������‹���ÿ���������’fck���������5���������� ��òdisabled����������mcbsp@48096000������������ti,omap3-mcbsp�����������‡H `����ÿ��������mpu����������î������Q���R������ ��common�tx�rx������������&���€���������ùmcbsp5����������3��������������������8tx�rx������������‹������������’fck������� ��òdisabled����������sham@480c3000�������������ti,omap3-sham������������ùsham�������������‡H0����d���������î���1��������3������E��������8rx��������target-module@48318000������������ti,sysc-omap2-timer�ti,sysc����������‡H1€����H1€���H1€�����������rev�sysc�syss�������������'��������������������������&������������‹�����²���������’fck�ick����������������������+���������������H1€�������������F���������Z���timer@0�����������ti,omap3430-timer������������‡�������€���������‹�����������’fck����������î���%���������e��������t����������„���H���������target-module@49032000������������ti,sysc-omap2-timer�ti,sysc����������‡I ����I ���I �����������rev�sysc�syss�������������'��������������������������&������������‹�����¦���������’fck�ick����������������������+���������������I �������timer@0�����������ti,omap3430-timer������������‡����������������î���&���������timer@49034000������������ti,omap3430-timer������������‡I@�������������î���'���������ùtimer3��������timer@49036000������������ti,omap3430-timer������������‡I`�������������î���(���������ùtimer4��������timer@49038000������������ti,omap3430-timer������������‡I€�������������î���)���������ùtimer5�����������›������timer@4903a000������������ti,omap3430-timer������������‡I �������������î���*���������ùtimer6�����������›������timer@4903c000������������ti,omap3430-timer������������‡IÀ�������������î���+���������ùtimer7�����������›������timer@4903e000������������ti,omap3430-timer������������‡Ià�������������î���,���������ùtimer8�����������¨���������›������timer@49040000������������ti,omap3430-timer������������‡I��������������î���-���������ùtimer9�����������¨������timer@48086000������������ti,omap3430-timer������������‡H`�������������î���.���������ùtimer10����������¨������timer@48088000������������ti,omap3430-timer������������‡H€�������������î���/���������ùtimer11����������¨������target-module@48304000������������ti,sysc-omap2-timer�ti,sysc����������‡H0@����H0@���H0@�����������rev�sysc�syss�������������'��������������������������&������������‹�����±���������’fck�ick����������������������+���������������H0@�������timer@0�����������ti,omap3430-timer������������‡����������������î���_���������e���������µ���������usbhstll@48062000��������� ����ti,usbhs-tll�������������‡H �������������î���N���������ùusb_tll_hs��������usbhshost@48064000������������ti,usbhs-host������������‡H@�������������ùusb_host_hs����������������������+������������������ ��Åehci-phy���������� ��Ðehci-phy�������ohci@48064400�������������ti,ohci-omap3������������‡HD�������������î���L���������Û������ehci@48064800��������� ����ti,ehci-omap�������������‡HH�������������î���M��������ó�������������gpmc@6e000000�������������ti,omap3430-gpmc�������������ùgpmc�������������‡n�����Ð���������î�����������3��������������8rxtx������������ø�����������������������������������+������������*��������������������b��������r��������� ���������,������������������������������æ�����nand@0,0��������������ti,omap2-nand������������‡�������������������������������î����������������������������������%�����������7sw����������G������������U���x��������g���x��������y������������ˆ���x��������›���x��������®�����������¼���Z��������Ë�����������Ù���Z��������è��������������H�����������<��������+���x��������<���x��������M���º��������_���Z���������������������+������partition@0���������wxloader����������‡�������������partition@80000���������wuboot������������‡������������partition@260000������������wuboot environment������������‡�&�����������partition@2a0000������������wlinux������������‡�*���@��������partition@6a0000������������wrootfs�����������‡�j��ˆ�����������ethernet@gpmc�������������smsc,lan9221�smsc,lan9115�����������}�����������%������������ˆ���������¢��������G�����������U���–��������g���–��������y������������ˆ�����������›���(��������Ë���-��������Ù���Œ��������®���-��������¼���Œ��������+���›��������<���›�����������x��������è�����������¼���K�����������K��������Ó������������ë������������_������������M������������ ���������� ���������� ������������ -��������’default��������� �� ����������� ���������î���������������‡����������ÿ���������usb_otg_hs@480ab000�����������ti,omap3-musb������������‡H °�������������î���\���]��������mc�dma�����������ùusb_otg_hs���������� C����������� N����������� V�����������’default��������� ���������� _������������ n����������ó�������� �� vusb2-phy������������#����������� €���2������dss@48050000���������� ����ti,omap3-dss�������������‡H�������������òokay���������� ���ùdss_core�������������‹���·���������’fck����������������������+��������������������’default��������� �� �����dispc@48050400������������ti,omap3-dispc�����������‡H�������������î��������� ���ùdss_dispc������������‹���·���������’fck�������encoder@4804fc00���������� ����ti,omap3-dsi�������������‡Hü����Hþ����@Hÿ���� ��������proto�phy�pll������������î��������� ��òdisabled���������� ���ùdss_dsi1�������������‹���·���¶���������’fck�sys_clk����������������������+����������encoder@48050800��������������ti,omap3-rfbi������������‡H���������� ��òdisabled���������� ���ùdss_rfbi�������������‹���·���¸���������’fck�ick�������encoder@48050c00��������������ti,omap3-venc������������‡H������������òokay���������� ���ùdss_venc�������������‹���´���µ���������’fck�tv_dac_clk���������� †�����port�������endpoint������������ ’���������� ¢������������æ�����������������ssi-controller@48058000������� ����ti,omap3-ssi�������������ùssi���������òokay�������������‡H€����H������������sys�gdd����������î���G��������gdd_mpu����������������������+���������������������‹���€���������� ���’ssi_ssr_fck�ssi_sst_fck�ssi_ick����ssi-port@4805a000�������������ti,omap3-ssi-port������������‡H ����H¨������������tx�rx������������î���C���D������ssi-port@4805b000�������������ti,omap3-ssi-port������������‡H°����H¸������������tx�rx������������î���E���F���������serial@49042000�����������ti,omap3-uart������������‡I �������������î���P��������3������Q������R��������8tx�rx������������ùuart4�����������BÜl�������regulator-abb-mpu��������� ����ti,abb-v1�����������•abb_mpu_iva�����������������������+�������������‡H0rð���H0h�����������base-address�int-address������������ ®������������‹���"�������� Ç����������� Ø���������`�� è�s���������������������O€���������������������7È���������������������û����������������������������æ���������pinmux@480025a0������� ����ti,omap3-padconf�pinctrl-single����������‡H�% ���\���������������������+������������ �����������������������*��������?�����������]��ÿ������isp@480bc000���������� ����ti,omap3-isp�������������‡HÀ���üHØ�������������î����������� ô����������Ž�����ð�������� û�����������Ô������ports������������������������+�������������bandgap@48002524�������������‡H�%$�������������ti,omap36xx-bandgap��������� �������������æ��������target-module@480cb000������������ti,sysc-omap3630-sr�ti,sysc����������ùsmartreflex_core�������������‡H°8�����������sysc������������������������������������������‹�����������’fck����������������������+���������������H°�������smartreflex@0�������������ti,omap3-smartreflex-core������������‡����������������î������������target-module@480c9000������������ti,sysc-omap3630-sr�ti,sysc����������ùsmartreflex_mpu_iva����������‡H8�����������sysc������������������������������������������‹�����������’fck����������������������+���������������H�������smartreflex@480c9000��������������ti,omap3-smartreflex-mpu-iva�������������‡����������������î������������target-module@50000000������������ti,sysc-omap4�ti,sysc������������‡P�þ����P�þ��������� ��rev�sysc�������������������������������������������������‹�����ã���������’fck�ick����������������������+���������������P���������������opp-table�������������operating-points-v2-ti-cpu����������Ž������������æ������opp50-300000000��������� ����á£��������� $�s�s�s�s�s�s�������� 2ÿÿÿÿ������������ C������opp100-600000000������������ ����#ÃF��������� $�O€�O€�O€�O€�O€�O€�������� 2ÿÿÿÿ���������opp130-800000000������������ ����/¯��������� $�7È�7È�7È�7È�7È�7È�������� 2ÿÿÿÿ���������opp1g-1000000000������������ ����;šÊ��������� $�û�û�û�û�û�û�������� 2ÿÿÿÿ������������opp_supply������������ti,omap-opp-supply���������� O�û������thermal-zones������cpu-thermal��������� j���ú�������� €��è�������� Ž������N �������� ›�����trips������cpu_alert����������� «�8€�������� ·��Ð���������‚passive����������æ��������cpu_crit������������ «�_�������� ·��Ð������ ���‚critical�������������cooling-maps�������map0������������ Â���������� Ç��ÿÿÿÿÿÿÿÿ���������������memory@80000000����������{memory�����������‡€������������leds���������� ����gpio-leds�����������’default��������� �����ledb���������� ��wcm-t3x:green������������ Ö�� ������������� �� Üheartbeat������������hsusb1_power_reg��������������regulator-fixed���������•hsusb1_vbus���������¤�2Z ��������¼�2Z �������� ò�p���������æ��������hsusb2_power_reg��������������regulator-fixed���������•hsusb2_vbus���������¤�2Z ��������¼�2Z �������� ò�p���������æ��������hsusb1_phy������������usb-nop-xceiv�����������Ô����������(�����������������������������æ��������hsusb2_phy������������usb-nop-xceiv�����������Ô����������(�����������������������������æ��������ads7846-reg�����������regulator-fixed���������•ads7846-reg���������¤�2Z ��������¼�2Z ���������æ���ñ������svideo-connector��������������svideo-connector������������wtv�����port�������endpoint������������ ’�����������æ��������������sound�������������ti,omap-twl4030���������cm-t35������������������regulator-vddvario������������regulator-fixed������� ��•vddvario�������������!���������æ��������regulator-vdd33a��������������regulator-fixed���������•vdd33a�����������!���������æ��������wl12xx_vmmc2��������������regulator-fixed���������•vw1271����������’default��������� �� ��������¤�w@��������¼�w@��������ù��!��� ������������ ò��N ���������5���������æ���÷������wl12xx_vaux2��������������regulator-fixed���������•vwl1271_vaux2�����������¤�w@��������¼�w@��������H��"���������æ���ø��������� compatible�interrupt-parent�#address-cells�#size-cells�model�i2c0�i2c1�i2c2�mmc0�mmc1�mmc2�serial0�serial1�serial2�serial3�device_type�reg�clocks�clock-names�clock-latency�operating-points-v2�vbb-supply�#cooling-cells�cpu0-supply�phandle�interrupts�ti,hwmods�ranges�#pinctrl-cells�#interrupt-cells�interrupt-controller�pinctrl-single,register-width�pinctrl-single,function-mask�pinctrl-single,pins�syscon�regulator-name�regulator-min-microvolt�regulator-max-microvolt�#clock-cells�clock-output-names�ti,bit-shift�reg-names�ti,sysc-mask�ti,sysc-sidle�ti,syss-mask�dmas�dma-names�clock-frequency�ti,max-div�ti,index-starts-at-one�clock-mult�clock-div�ti,set-bit-to-disable�ti,clock-mult�ti,clock-div�ti,set-rate-parent�ti,index-power-of-two�ti,dividers�ti,low-power-stop�ti,lock�ti,low-power-bypass�ti,sysc-midle�#dma-cells�dma-channels�dma-requests�ti,gpio-always-on�gpio-controller�#gpio-cells�interrupts-extended�pinctrl-names�pinctrl-0�pagesize�bci3v1-supply�io-channels�io-channel-names�ti,use-leds�ti,pullups�usb1v5-supply�usb1v8-supply�usb3v1-supply�usb_mode�#phy-cells�#pwm-cells�keypad,num-rows�keypad,num-columns�linux,keymap�#io-channel-cells�#mbox-cells�ti,mbox-num-users�ti,mbox-num-fifos�ti,mbox-tx�ti,mbox-rx�ti,spi-num-cs�vcc-supply�spi-max-frequency�pendown-gpio�ti,x-min�ti,x-max�ti,y-min�ti,y-max�ti,x-plate-ohms�ti,pressure-max�ti,debounce-max�ti,debounce-tol�ti,debounce-rep�wakeup-source�ti,dual-volt�pbias-supply�bus-width�vmmc-supply�vqmmc-supply�non-removable�cap-power-off-card�ref-clock-frequency�status�#iommu-cells�ti,#tlb-entries�interrupt-names�ti,buffer-size�#sound-dai-cells�ti,no-reset-on-init�ti,no-idle�ti,timer-alwon�assigned-clocks�assigned-clock-parents�ti,timer-dsp�ti,timer-pwm�ti,timer-secure�port1-mode�port2-mode�remote-wakeup-connected�phys�gpmc,num-cs�gpmc,num-waitpins�nand-bus-width�gpmc,device-width�ti,nand-ecc-opt�gpmc,cs-on-ns�gpmc,cs-rd-off-ns�gpmc,cs-wr-off-ns�gpmc,adv-on-ns�gpmc,adv-rd-off-ns�gpmc,adv-wr-off-ns�gpmc,we-on-ns�gpmc,we-off-ns�gpmc,oe-on-ns�gpmc,oe-off-ns�gpmc,page-burst-access-ns�gpmc,access-ns�gpmc,cycle2cycle-delay-ns�gpmc,rd-cycle-ns�gpmc,wr-cycle-ns�gpmc,wr-access-ns�gpmc,wr-data-mux-bus-ns�label�bank-width�gpmc,cycle2cycle-samecsen�gpmc,cycle2cycle-diffcsen�gpmc,bus-turnaround-ns�gpmc,wait-monitoring-ns�gpmc,clk-activation-ns�vddvario-supply�vdd33a-supply�reg-io-width�smsc,save-mac-address�multipoint�num-eps�ram-bits�interface-type�usb-phy�phy-names�power�vdda-supply�remote-endpoint�ti,channels�ti,tranxdone-status-mask�ti,settling-time�ti,clock-cycles�ti,abb_info�iommus�ti,phy-type�#thermal-sensor-cells�opp-hz�opp-microvolt�opp-supported-hw�opp-suspend�ti,absolute-max-voltage-uv�polling-delay-passive�polling-delay�coefficients�thermal-sensors�temperature�hysteresis�trip�cooling-device�gpios�linux,default-trigger�startup-delay-us�reset-gpios�ti,model�ti,mcbsp�regulator-always-on�enable-active-high�vin-supply�