Ð þí��ñi���8��é¤���(������������Å��él�����������������������������(����ti,omap3-beagle-xm�ti,omap36xx�ti,omap3����������������������������������+������������7TI OMAP3 BeagleBoard xM����chosen��������aliases����������=/ocp@68000000/i2c@48070000�����������B/ocp@68000000/i2c@48072000�����������G/ocp@68000000/i2c@48060000�����������L/ocp@68000000/mmc@4809c000�����������Q/ocp@68000000/mmc@480b4000�����������V/ocp@68000000/mmc@480ad000�����������[/ocp@68000000/serial@4806a000������������c/ocp@68000000/serial@4806c000������������k/ocp@68000000/serial@49020000������������s/ocp@68000000/serial@49042000������������{/connector0����������„/connector1�������@���/ocp@68000000/usbhshost@48064000/ehci@48064800/hub@2/usbether@1�������cpus�������������������������+�������cpu@0�������������arm,cortex-a8������������–cpu����������¢�������������¦������������cpu����������¹�“à���������Ç�“à�s� 'À�O€�5��7È���������Ø������������pmu@54000000��������������arm,cortex-a8-pmu������������¢T����€�����������ä������������ïdebugss�������soc�����������ti,omap-infra������mpu������� ����ti,omap3-mpu�������������ïmpu�������iva������� ����ti,iva2.2������������ïiva����dsp������� ����ti,omap3-c64����������������ocp@68000000��������������ti,omap3-l3-smx�simple-bus�����������¢h���������������ä��� ��� ���������������������+�������������ù���������ïl3_main����l4@48000000�����������ti,omap3-l4-core�simple-bus����������������������+������������ù����H���������scm@2000��������������ti,omap3-scm�simple-bus����������¢�� ��� ����������������������+������������ù������ ��� ����pinmux@30��������� ����ti,omap3-padconf�pinctrl-single����������¢���0��8���������������������+������������������������������������ ��������5�����������S��ÿ��������pdefault���������~�����������ˆ���æ���pinmux_uart3_pins�������������n�����p������������ˆ���ç������pinmux_hsusb2_pins��������0����¤����¦����¨����ª����¬����®����������ˆ���������pinmux_dss_dpi_pins2����������°�����¤�������¦�������¨�������ª�������¸�������º�������¼�������¾�������À�������Â�������Ä�������Æ�������È�������Ê�������Ì�������Î�������Ð������Ò������Ô������Ö������Ø������Ú�����������ˆ���ù������pinmux_twl4030_pins�����������°��A��������ˆ���é���������scm_conf@270��������������syscon�simple-bus������������¢��p��0���������������������+������������ù������p��0��������ˆ������pbias_regulator@2b0�����������ti,pbias-omap3�ti,pbias-omap�������������¢��°�����������¤������pbias_mmc_omap2430����������«pbias_mmc_omap2430����������º�w@��������Ò�-ÆÀ��������ˆ���ï���������clocks�����������������������+�������mcbsp5_mux_fck@68�����������ê��������������ti,composite-mux-clock�����������¦��������������÷������������¢���h��������ˆ��� ������mcbsp5_fck����������ê��������������ti,composite-clock�����������¦������ ��������ˆ���ö������mcbsp1_mux_fck@4������������ê��������������ti,composite-mux-clock�����������¦��������������÷������������¢�����������ˆ���������mcbsp1_fck����������ê��������������ti,composite-clock�����������¦��� �����������ˆ���ò������mcbsp2_mux_fck@4������������ê��������������ti,composite-mux-clock�����������¦��������������÷������������¢�����������ˆ���������mcbsp2_fck����������ê��������������ti,composite-clock�����������¦��� �����������ˆ���ó������mcbsp3_mux_fck@68�����������ê��������������ti,composite-mux-clock�����������¦���������������¢���h��������ˆ���������mcbsp3_fck����������ê��������������ti,composite-clock�����������¦��������������ˆ���ô������mcbsp4_mux_fck@68�����������ê��������������ti,composite-mux-clock�����������¦��������������÷������������¢���h��������ˆ���������mcbsp4_fck����������ê��������������ti,composite-clock�����������¦��������������ˆ���õ������������clockdomains����������pinmux@a00�������� ����ti,omap3-padconf�pinctrl-single����������¢�� ����\���������������������+������������������������������������ ��������5�����������S��ÿ���pinmux_gpio1_pins����������������A��������ˆ���å������pinmux_dss_dpi_pins1����������0����� �����������������������������������������ˆ���ú������pinmux_twl4030_vpins���������� �������������������������������������ˆ���ê���������������aes@480c5000���������� ����ti,omap3-aes�������������ïaes����������¢HP����P���������ä������������������A������B�������� tx�rx���������prm@48306000���������� ����ti,omap3-prm�������������¢H0`���@����������ä������clocks�����������������������+�������virt_16_8m_ck�����������ê��������������fixed-clock����������Y���������ˆ���������osc_sys_ck@d40����������ê���������� ����ti,mux-clock�������������¦���������������������������¢�� @��������ˆ���������sys_ck@1270���������ê��������������ti,divider-clock�������������¦�����������÷�����������#������������¢��p���������.��������ˆ���������sys_clkout1@d70���������ê��������������ti,gate-clock������������¦������������¢�� p��������÷���������dpll3_x2_ck���������ê��������������fixed-factor-clock�����������¦�����������E�����������P���������dpll3_m2x2_ck�����������ê��������������fixed-factor-clock�����������¦�����������E�����������P�����������ˆ���������dpll4_x2_ck���������ê��������������fixed-factor-clock�����������¦�����������E�����������P���������corex2_fck����������ê��������������fixed-factor-clock�����������¦�����������E�����������P�����������ˆ��� ������wkup_l4_ick���������ê��������������fixed-factor-clock�����������¦�����������E�����������P�����������ˆ���O������corex2_d3_fck�����������ê��������������fixed-factor-clock�����������¦��� ��������E�����������P�����������ˆ���†������corex2_d5_fck�����������ê��������������fixed-factor-clock�����������¦��� ��������E�����������P�����������ˆ���‡���������clockdomains�������������cm@48004000�����������ti,omap3-cm����������¢H�@���@����clocks�����������������������+�������dummy_apb_pclk����������ê��������������fixed-clock�������������������omap_32k_fck������������ê��������������fixed-clock�����������€���������ˆ���A������virt_12m_ck���������ê��������������fixed-clock����������·���������ˆ���������virt_13m_ck���������ê��������������fixed-clock����������Æ]@��������ˆ���������virt_19200000_ck������������ê��������������fixed-clock���������$ø���������ˆ���������virt_26000000_ck������������ê��������������fixed-clock���������Œº€��������ˆ���������virt_38_4m_ck�����������ê��������������fixed-clock���������Ið���������ˆ���������dpll4_ck@d00������������ê��������������ti,omap3-dpll-per-j-type-clock�����������¦���������������¢�� ��� �� D�� 0��������ˆ���������dpll4_m2_ck@d48���������ê��������������ti,divider-clock�������������¦�����������#���?���������¢�� H���������.��������ˆ���!������dpll4_m2x2_mul_ck�����������ê��������������fixed-factor-clock�����������¦���!��������E�����������P�����������ˆ���"������dpll4_m2x2_ck@d00�����������ê��������������ti,hsdiv-gate-clock����������¦���"��������÷������������¢�� ����������Z��������ˆ���#������omap_96m_alwon_fck����������ê��������������fixed-factor-clock�����������¦���#��������E�����������P�����������ˆ���*������dpll3_ck@d00������������ê��������������ti,omap3-dpll-core-clock�������������¦���������������¢�� ��� �� @�� 0��������ˆ���������dpll3_m3_ck@1140������������ê��������������ti,divider-clock�������������¦�����������÷�����������#������������¢��@���������.��������ˆ���$������dpll3_m3x2_mul_ck�����������ê��������������fixed-factor-clock�����������¦���$��������E�����������P�����������ˆ���%������dpll3_m3x2_ck@d00�����������ê��������������ti,hsdiv-gate-clock����������¦���%��������÷������������¢�� ����������Z��������ˆ���&������emu_core_alwon_ck�����������ê��������������fixed-factor-clock�����������¦���&��������E�����������P�����������ˆ���c������sys_altclk����������ê��������������fixed-clock���������������������ˆ���/������mcbsp_clks����������ê��������������fixed-clock���������������������ˆ���������dpll3_m2_ck@d40���������ê��������������ti,divider-clock�������������¦�����������÷�����������#������������¢�� @���������.��������ˆ���������core_ck���������ê��������������fixed-factor-clock�����������¦�����������E�����������P�����������ˆ���'������dpll1_fck@940�����������ê��������������ti,divider-clock�������������¦���'��������÷�����������#������������¢�� @���������.��������ˆ���(������dpll1_ck@904������������ê��������������ti,omap3-dpll-clock����������¦������(���������¢�� �� $�� @�� 4��������ˆ���������dpll1_x2_ck���������ê��������������fixed-factor-clock�����������¦�����������E�����������P�����������ˆ���)������dpll1_x2m2_ck@944�����������ê��������������ti,divider-clock�������������¦���)��������#������������¢�� D���������.��������ˆ���=������cm_96m_fck����������ê��������������fixed-factor-clock�����������¦���*��������E�����������P�����������ˆ���+������omap_96m_fck@d40������������ê���������� ����ti,mux-clock�������������¦���+�����������÷������������¢�� @��������ˆ���F������dpll4_m3_ck@e40���������ê��������������ti,divider-clock�������������¦�����������÷�����������#��� ���������¢��@���������.��������ˆ���,������dpll4_m3x2_mul_ck�����������ê��������������fixed-factor-clock�����������¦���,��������E�����������P�����������ˆ���-������dpll4_m3x2_ck@d00�����������ê��������������ti,hsdiv-gate-clock����������¦���-��������÷������������¢�� ����������Z��������ˆ���.������omap_54m_fck@d40������������ê���������� ����ti,mux-clock�������������¦���.���/��������÷������������¢�� @��������ˆ���9������cm_96m_d2_fck�����������ê��������������fixed-factor-clock�����������¦���+��������E�����������P�����������ˆ���0������omap_48m_fck@d40������������ê���������� ����ti,mux-clock�������������¦���0���/��������÷������������¢�� @��������ˆ���1������omap_12m_fck������������ê��������������fixed-factor-clock�����������¦���1��������E�����������P�����������ˆ���H������dpll4_m4_ck@e40���������ê��������������ti,divider-clock�������������¦�����������#��� ���������¢��@���������.��������ˆ���2������dpll4_m4x2_mul_ck�����������ê��������������ti,fixed-factor-clock������������¦���2��������p�����������~������������‹��������ˆ���3������dpll4_m4x2_ck@d00�����������ê��������������ti,gate-clock������������¦���3��������÷������������¢�� ����������Z���������‹��������ˆ���Š������dpll4_m5_ck@f40���������ê��������������ti,divider-clock�������������¦�����������#���?���������¢��@���������.��������ˆ���4������dpll4_m5x2_mul_ck�����������ê��������������ti,fixed-factor-clock������������¦���4��������p�����������~������������‹��������ˆ���5������dpll4_m5x2_ck@d00�����������ê��������������ti,hsdiv-gate-clock����������¦���5��������÷������������¢�� ����������Z���������‹��������ˆ���k������dpll4_m6_ck@1140������������ê��������������ti,divider-clock�������������¦�����������÷�����������#���?���������¢��@���������.��������ˆ���6������dpll4_m6x2_mul_ck�����������ê��������������fixed-factor-clock�����������¦���6��������E�����������P�����������ˆ���7������dpll4_m6x2_ck@d00�����������ê��������������ti,hsdiv-gate-clock����������¦���7��������÷������������¢�� ����������Z��������ˆ���8������emu_per_alwon_ck������������ê��������������fixed-factor-clock�����������¦���8��������E�����������P�����������ˆ���d������clkout2_src_gate_ck@d70���������ê���������� ����ti,composite-no-wait-gate-clock����������¦���'��������÷������������¢�� p��������ˆ���:������clkout2_src_mux_ck@d70����������ê��������������ti,composite-mux-clock�����������¦���'������+���9���������¢�� p��������ˆ���;������clkout2_src_ck����������ê��������������ti,composite-clock�����������¦���:���;��������ˆ���<������sys_clkout2@d70���������ê��������������ti,divider-clock�������������¦���<��������÷�����������#���@���������¢�� p���������ž������mpu_ck����������ê��������������fixed-factor-clock�����������¦���=��������E�����������P�����������ˆ���>������arm_fck@924���������ê��������������ti,divider-clock�������������¦���>���������¢�� $��������#���������emu_mpu_alwon_ck������������ê��������������fixed-factor-clock�����������¦���>��������E�����������P�����������ˆ���e������l3_ick@a40����������ê��������������ti,divider-clock�������������¦���'��������#������������¢�� @���������.��������ˆ���?������l4_ick@a40����������ê��������������ti,divider-clock�������������¦���?��������÷�����������#������������¢�� @���������.��������ˆ���@������rm_ick@c40����������ê��������������ti,divider-clock�������������¦���@��������÷�����������#������������¢��@���������.������gpt10_gate_fck@a00����������ê��������������ti,composite-gate-clock����������¦�����������÷������������¢�� ���������ˆ���B������gpt10_mux_fck@a40�����������ê��������������ti,composite-mux-clock�����������¦���A�����������÷������������¢�� @��������ˆ���C������gpt10_fck�����������ê��������������ti,composite-clock�����������¦���B���C������gpt11_gate_fck@a00����������ê��������������ti,composite-gate-clock����������¦�����������÷������������¢�� ���������ˆ���D������gpt11_mux_fck@a40�����������ê��������������ti,composite-mux-clock�����������¦���A�����������÷������������¢�� @��������ˆ���E������gpt11_fck�����������ê��������������ti,composite-clock�����������¦���D���E������core_96m_fck������������ê��������������fixed-factor-clock�����������¦���F��������E�����������P�����������ˆ���������mmchs2_fck@a00����������ê��������������ti,wait-gate-clock�����������¦������������¢�� ���������÷�����������ˆ���¶������mmchs1_fck@a00����������ê��������������ti,wait-gate-clock�����������¦������������¢�� ���������÷�����������ˆ���·������i2c3_fck@a00������������ê��������������ti,wait-gate-clock�����������¦������������¢�� ���������÷�����������ˆ���¸������i2c2_fck@a00������������ê��������������ti,wait-gate-clock�����������¦������������¢�� ���������÷�����������ˆ���¹������i2c1_fck@a00������������ê��������������ti,wait-gate-clock�����������¦������������¢�� ���������÷�����������ˆ���º������mcbsp5_gate_fck@a00���������ê��������������ti,composite-gate-clock����������¦�����������÷��� ���������¢�� ���������ˆ���������mcbsp1_gate_fck@a00���������ê��������������ti,composite-gate-clock����������¦�����������÷��� ���������¢�� ���������ˆ��� ������core_48m_fck������������ê��������������fixed-factor-clock�����������¦���1��������E�����������P�����������ˆ���G������mcspi4_fck@a00����������ê��������������ti,wait-gate-clock�����������¦���G���������¢�� ���������÷�����������ˆ���»������mcspi3_fck@a00����������ê��������������ti,wait-gate-clock�����������¦���G���������¢�� ���������÷�����������ˆ���¼������mcspi2_fck@a00����������ê��������������ti,wait-gate-clock�����������¦���G���������¢�� ���������÷�����������ˆ���½������mcspi1_fck@a00����������ê��������������ti,wait-gate-clock�����������¦���G���������¢�� ���������÷�����������ˆ���¾������uart2_fck@a00�����������ê��������������ti,wait-gate-clock�����������¦���G���������¢�� ���������÷�����������ˆ���¿������uart1_fck@a00�����������ê��������������ti,wait-gate-clock�����������¦���G���������¢�� ���������÷��� ��������ˆ���À������core_12m_fck������������ê��������������fixed-factor-clock�����������¦���H��������E�����������P�����������ˆ���I������hdq_fck@a00���������ê��������������ti,wait-gate-clock�����������¦���I���������¢�� ���������÷�����������ˆ���Á������core_l3_ick���������ê��������������fixed-factor-clock�����������¦���?��������E�����������P�����������ˆ���J������sdrc_ick@a10������������ê��������������ti,wait-gate-clock�����������¦���J���������¢�� ��������÷�����������ˆ���‹������gpmc_fck������������ê��������������fixed-factor-clock�����������¦���J��������E�����������P���������core_l4_ick���������ê��������������fixed-factor-clock�����������¦���@��������E�����������P�����������ˆ���K������mmchs2_ick@a10����������ê��������������ti,omap3-interface-clock�������������¦���K���������¢�� ��������÷�����������ˆ���Â������mmchs1_ick@a10����������ê��������������ti,omap3-interface-clock�������������¦���K���������¢�� ��������÷�����������ˆ���Ã������hdq_ick@a10���������ê��������������ti,omap3-interface-clock�������������¦���K���������¢�� ��������÷�����������ˆ���Ä������mcspi4_ick@a10����������ê��������������ti,omap3-interface-clock�������������¦���K���������¢�� ��������÷�����������ˆ���Å������mcspi3_ick@a10����������ê��������������ti,omap3-interface-clock�������������¦���K���������¢�� ��������÷�����������ˆ���Æ������mcspi2_ick@a10����������ê��������������ti,omap3-interface-clock�������������¦���K���������¢�� ��������÷�����������ˆ���Ç������mcspi1_ick@a10����������ê��������������ti,omap3-interface-clock�������������¦���K���������¢�� ��������÷�����������ˆ���È������i2c3_ick@a10������������ê��������������ti,omap3-interface-clock�������������¦���K���������¢�� ��������÷�����������ˆ���É������i2c2_ick@a10������������ê��������������ti,omap3-interface-clock�������������¦���K���������¢�� ��������÷�����������ˆ���Ê������i2c1_ick@a10������������ê��������������ti,omap3-interface-clock�������������¦���K���������¢�� ��������÷�����������ˆ���Ë������uart2_ick@a10�����������ê��������������ti,omap3-interface-clock�������������¦���K���������¢�� ��������÷�����������ˆ���Ì������uart1_ick@a10�����������ê��������������ti,omap3-interface-clock�������������¦���K���������¢�� ��������÷��� ��������ˆ���Í������gpt11_ick@a10�����������ê��������������ti,omap3-interface-clock�������������¦���K���������¢�� ��������÷�����������ˆ���Î������gpt10_ick@a10�����������ê��������������ti,omap3-interface-clock�������������¦���K���������¢�� ��������÷�����������ˆ���Ï������mcbsp5_ick@a10����������ê��������������ti,omap3-interface-clock�������������¦���K���������¢�� ��������÷��� ��������ˆ���Ð������mcbsp1_ick@a10����������ê��������������ti,omap3-interface-clock�������������¦���K���������¢�� ��������÷��� ��������ˆ���Ñ������omapctrl_ick@a10������������ê��������������ti,omap3-interface-clock�������������¦���K���������¢�� ��������÷�����������ˆ���Ò������dss_tv_fck@e00����������ê��������������ti,gate-clock������������¦���9���������¢�����������÷�����������ˆ���±������dss_96m_fck@e00���������ê��������������ti,gate-clock������������¦���F���������¢�����������÷�����������ˆ���²������dss2_alwon_fck@e00����������ê��������������ti,gate-clock������������¦������������¢�����������÷�����������ˆ���³������dummy_ck������������ê��������������fixed-clock�������������������gpt1_gate_fck@c00�����������ê��������������ti,composite-gate-clock����������¦�����������÷�������������¢�����������ˆ���L������gpt1_mux_fck@c40������������ê��������������ti,composite-mux-clock�����������¦���A������������¢��@��������ˆ���M������gpt1_fck������������ê��������������ti,composite-clock�����������¦���L���M������aes2_ick@a10������������ê��������������ti,omap3-interface-clock�������������¦���K��������÷������������¢�� ��������ˆ���Ó������wkup_32k_fck������������ê��������������fixed-factor-clock�����������¦���A��������E�����������P�����������ˆ���N������gpio1_dbck@c00����������ê��������������ti,gate-clock������������¦���N���������¢�����������÷�����������ˆ���¨������sha12_ick@a10�����������ê��������������ti,omap3-interface-clock�������������¦���K���������¢�� ��������÷�����������ˆ���Ô������wdt2_fck@c00������������ê��������������ti,wait-gate-clock�����������¦���N���������¢�����������÷�����������ˆ���©������wdt2_ick@c10������������ê��������������ti,omap3-interface-clock�������������¦���O���������¢����������÷�����������ˆ���ª������wdt1_ick@c10������������ê��������������ti,omap3-interface-clock�������������¦���O���������¢����������÷�����������ˆ���«������gpio1_ick@c10�����������ê��������������ti,omap3-interface-clock�������������¦���O���������¢����������÷�����������ˆ���¬������omap_32ksync_ick@c10������������ê��������������ti,omap3-interface-clock�������������¦���O���������¢����������÷�����������ˆ���������gpt12_ick@c10�����������ê��������������ti,omap3-interface-clock�������������¦���O���������¢����������÷�����������ˆ���®������gpt1_ick@c10������������ê��������������ti,omap3-interface-clock�������������¦���O���������¢����������÷������������ˆ���¯������per_96m_fck���������ê��������������fixed-factor-clock�����������¦���*��������E�����������P�����������ˆ���������per_48m_fck���������ê��������������fixed-factor-clock�����������¦���1��������E�����������P�����������ˆ���P������uart3_fck@1000����������ê��������������ti,wait-gate-clock�����������¦���P���������¢�����������÷�����������ˆ���������gpt2_gate_fck@1000����������ê��������������ti,composite-gate-clock����������¦�����������÷������������¢�����������ˆ���Q������gpt2_mux_fck@1040�����������ê��������������ti,composite-mux-clock�����������¦���A������������¢��@��������ˆ���R������gpt2_fck������������ê��������������ti,composite-clock�����������¦���Q���R������gpt3_gate_fck@1000����������ê��������������ti,composite-gate-clock����������¦�����������÷������������¢�����������ˆ���S������gpt3_mux_fck@1040�����������ê��������������ti,composite-mux-clock�����������¦���A�����������÷������������¢��@��������ˆ���T������gpt3_fck������������ê��������������ti,composite-clock�����������¦���S���T������gpt4_gate_fck@1000����������ê��������������ti,composite-gate-clock����������¦�����������÷������������¢�����������ˆ���U������gpt4_mux_fck@1040�����������ê��������������ti,composite-mux-clock�����������¦���A�����������÷������������¢��@��������ˆ���V������gpt4_fck������������ê��������������ti,composite-clock�����������¦���U���V������gpt5_gate_fck@1000����������ê��������������ti,composite-gate-clock����������¦�����������÷������������¢�����������ˆ���W������gpt5_mux_fck@1040�����������ê��������������ti,composite-mux-clock�����������¦���A�����������÷������������¢��@��������ˆ���X������gpt5_fck������������ê��������������ti,composite-clock�����������¦���W���X������gpt6_gate_fck@1000����������ê��������������ti,composite-gate-clock����������¦�����������÷������������¢�����������ˆ���Y������gpt6_mux_fck@1040�����������ê��������������ti,composite-mux-clock�����������¦���A�����������÷������������¢��@��������ˆ���Z������gpt6_fck������������ê��������������ti,composite-clock�����������¦���Y���Z������gpt7_gate_fck@1000����������ê��������������ti,composite-gate-clock����������¦�����������÷������������¢�����������ˆ���[������gpt7_mux_fck@1040�����������ê��������������ti,composite-mux-clock�����������¦���A�����������÷������������¢��@��������ˆ���\������gpt7_fck������������ê��������������ti,composite-clock�����������¦���[���\������gpt8_gate_fck@1000����������ê��������������ti,composite-gate-clock����������¦�����������÷��� ���������¢�����������ˆ���]������gpt8_mux_fck@1040�����������ê��������������ti,composite-mux-clock�����������¦���A�����������÷������������¢��@��������ˆ���^������gpt8_fck������������ê��������������ti,composite-clock�����������¦���]���^������gpt9_gate_fck@1000����������ê��������������ti,composite-gate-clock����������¦�����������÷��� ���������¢�����������ˆ���_������gpt9_mux_fck@1040�����������ê��������������ti,composite-mux-clock�����������¦���A�����������÷������������¢��@��������ˆ���`������gpt9_fck������������ê��������������ti,composite-clock�����������¦���_���`������per_32k_alwon_fck�����������ê��������������fixed-factor-clock�����������¦���A��������E�����������P�����������ˆ���a������gpio6_dbck@1000���������ê��������������ti,gate-clock������������¦���a���������¢�����������÷�����������ˆ���Ž������gpio5_dbck@1000���������ê��������������ti,gate-clock������������¦���a���������¢�����������÷�����������ˆ���������gpio4_dbck@1000���������ê��������������ti,gate-clock������������¦���a���������¢�����������÷�����������ˆ���������gpio3_dbck@1000���������ê��������������ti,gate-clock������������¦���a���������¢�����������÷�����������ˆ���‘������gpio2_dbck@1000���������ê��������������ti,gate-clock������������¦���a���������¢�����������÷��� ��������ˆ���’������wdt3_fck@1000�����������ê��������������ti,wait-gate-clock�����������¦���a���������¢�����������÷�����������ˆ���“������per_l4_ick����������ê��������������fixed-factor-clock�����������¦���@��������E�����������P�����������ˆ���b������gpio6_ick@1010����������ê��������������ti,omap3-interface-clock�������������¦���b���������¢����������÷�����������ˆ���”������gpio5_ick@1010����������ê��������������ti,omap3-interface-clock�������������¦���b���������¢����������÷�����������ˆ���•������gpio4_ick@1010����������ê��������������ti,omap3-interface-clock�������������¦���b���������¢����������÷�����������ˆ���–������gpio3_ick@1010����������ê��������������ti,omap3-interface-clock�������������¦���b���������¢����������÷�����������ˆ���—������gpio2_ick@1010����������ê��������������ti,omap3-interface-clock�������������¦���b���������¢����������÷��� ��������ˆ���˜������wdt3_ick@1010�����������ê��������������ti,omap3-interface-clock�������������¦���b���������¢����������÷�����������ˆ���™������uart3_ick@1010����������ê��������������ti,omap3-interface-clock�������������¦���b���������¢����������÷�����������ˆ���š������uart4_ick@1010����������ê��������������ti,omap3-interface-clock�������������¦���b���������¢����������÷�����������ˆ���›������gpt9_ick@1010�����������ê��������������ti,omap3-interface-clock�������������¦���b���������¢����������÷��� ��������ˆ���œ������gpt8_ick@1010�����������ê��������������ti,omap3-interface-clock�������������¦���b���������¢����������÷��� ��������ˆ���������gpt7_ick@1010�����������ê��������������ti,omap3-interface-clock�������������¦���b���������¢����������÷�����������ˆ���ž������gpt6_ick@1010�����������ê��������������ti,omap3-interface-clock�������������¦���b���������¢����������÷�����������ˆ���Ÿ������gpt5_ick@1010�����������ê��������������ti,omap3-interface-clock�������������¦���b���������¢����������÷�����������ˆ��� ������gpt4_ick@1010�����������ê��������������ti,omap3-interface-clock�������������¦���b���������¢����������÷�����������ˆ���¡������gpt3_ick@1010�����������ê��������������ti,omap3-interface-clock�������������¦���b���������¢����������÷�����������ˆ���¢������gpt2_ick@1010�����������ê��������������ti,omap3-interface-clock�������������¦���b���������¢����������÷�����������ˆ���£������mcbsp2_ick@1010���������ê��������������ti,omap3-interface-clock�������������¦���b���������¢����������÷������������ˆ���¤������mcbsp3_ick@1010���������ê��������������ti,omap3-interface-clock�������������¦���b���������¢����������÷�����������ˆ���¥������mcbsp4_ick@1010���������ê��������������ti,omap3-interface-clock�������������¦���b���������¢����������÷�����������ˆ���¦������mcbsp2_gate_fck@1000������������ê��������������ti,composite-gate-clock����������¦�����������÷�������������¢�����������ˆ��� ������mcbsp3_gate_fck@1000������������ê��������������ti,composite-gate-clock����������¦�����������÷������������¢�����������ˆ���������mcbsp4_gate_fck@1000������������ê��������������ti,composite-gate-clock����������¦�����������÷������������¢�����������ˆ���������emu_src_mux_ck@1140���������ê���������� ����ti,mux-clock�������������¦������c���d���e���������¢��@��������ˆ���f������emu_src_ck����������ê��������������ti,clkdm-gate-clock����������¦���f��������ˆ���g������pclk_fck@1140�����������ê��������������ti,divider-clock�������������¦���g��������÷�����������#������������¢��@���������.������pclkx2_fck@1140���������ê��������������ti,divider-clock�������������¦���g��������÷�����������#������������¢��@���������.������atclk_fck@1140����������ê��������������ti,divider-clock�������������¦���g��������÷�����������#������������¢��@���������.������traceclk_src_fck@1140�����������ê���������� ����ti,mux-clock�������������¦������c���d���e��������÷������������¢��@��������ˆ���h������traceclk_fck@1140�����������ê��������������ti,divider-clock�������������¦���h��������÷�����������#������������¢��@���������.������secure_32k_fck����������ê��������������fixed-clock�����������€���������ˆ���i������gpt12_fck�����������ê��������������fixed-factor-clock�����������¦���i��������E�����������P���������wdt1_fck������������ê��������������fixed-factor-clock�����������¦���i��������E�����������P���������security_l4_ick2������������ê��������������fixed-factor-clock�����������¦���@��������E�����������P�����������ˆ���j������aes1_ick@a14������������ê��������������ti,omap3-interface-clock�������������¦���j��������÷������������¢�� ������rng_ick@a14���������ê��������������ti,omap3-interface-clock�������������¦���j���������¢�� ��������÷���������sha11_ick@a14�����������ê��������������ti,omap3-interface-clock�������������¦���j���������¢�� ��������÷���������des1_ick@a14������������ê��������������ti,omap3-interface-clock�������������¦���j���������¢�� ��������÷����������cam_mclk@f00������������ê��������������ti,gate-clock������������¦���k��������÷�������������¢������������‹������cam_ick@f10���������ê����������!����ti,omap3-no-wait-interface-clock�������������¦���@���������¢����������÷������������ˆ���Û������csi2_96m_fck@f00������������ê��������������ti,gate-clock������������¦������������¢�����������÷�����������ˆ���Ü������security_l3_ick���������ê��������������fixed-factor-clock�����������¦���?��������E�����������P�����������ˆ���l������pka_ick@a14���������ê��������������ti,omap3-interface-clock�������������¦���l���������¢�� ��������÷���������icr_ick@a10���������ê��������������ti,omap3-interface-clock�������������¦���K���������¢�� ��������÷���������des2_ick@a10������������ê��������������ti,omap3-interface-clock�������������¦���K���������¢�� ��������÷���������mspro_ick@a10�����������ê��������������ti,omap3-interface-clock�������������¦���K���������¢�� ��������÷���������mailboxes_ick@a10�����������ê��������������ti,omap3-interface-clock�������������¦���K���������¢�� ��������÷���������ssi_l4_ick����������ê��������������fixed-factor-clock�����������¦���@��������E�����������P�����������ˆ���s������sr1_fck@c00���������ê��������������ti,wait-gate-clock�����������¦������������¢�����������÷�����������ˆ��������sr2_fck@c00���������ê��������������ti,wait-gate-clock�����������¦������������¢�����������÷�����������ˆ��������sr_l4_ick�����������ê��������������fixed-factor-clock�����������¦���@��������E�����������P���������dpll2_fck@40������������ê��������������ti,divider-clock�������������¦���'��������÷�����������#������������¢���@���������.��������ˆ���m������dpll2_ck@4����������ê��������������ti,omap3-dpll-clock����������¦������m���������¢������$���@���4���������´���������Æ���������Î��������ˆ���n������dpll2_m2_ck@44����������ê��������������ti,divider-clock�������������¦���n��������#������������¢���D���������.��������ˆ���o������iva2_ck@0�����������ê��������������ti,wait-gate-clock�����������¦���o���������¢������������÷������������ˆ���Ý������modem_fck@a00�����������ê��������������ti,omap3-interface-clock�������������¦������������¢�� ���������÷�����������ˆ���Þ������sad2d_ick@a10�����������ê��������������ti,omap3-interface-clock�������������¦���?���������¢�� ��������÷�����������ˆ���ß������mad2d_ick@a18�����������ê��������������ti,omap3-interface-clock�������������¦���?���������¢�� ��������÷�����������ˆ���à������mspro_fck@a00�����������ê��������������ti,wait-gate-clock�����������¦������������¢�� ���������÷���������ssi_ssr_gate_fck_3430es2@a00������������ê���������� ����ti,composite-no-wait-gate-clock����������¦��� ��������÷�������������¢�� ���������ˆ���p������ssi_ssr_div_fck_3430es2@a40���������ê��������������ti,composite-divider-clock�����������¦��� ��������÷������������¢�� @������$��â��������������������������������������ˆ���q������ssi_ssr_fck_3430es2���������ê��������������ti,composite-clock�����������¦���p���q��������ˆ���r������ssi_sst_fck_3430es2���������ê��������������fixed-factor-clock�����������¦���r��������E�����������P�����������ˆ���þ������hsotgusb_ick_3430es2@a10������������ê����������"����ti,omap3-hsotgusb-interface-clock������������¦���J���������¢�� ��������÷�����������ˆ���Œ������ssi_ick_3430es2@a10���������ê��������������ti,omap3-ssi-interface-clock�������������¦���s���������¢�� ��������÷������������ˆ���ÿ������usim_gate_fck@c00�����������ê��������������ti,composite-gate-clock����������¦���F��������÷��� ���������¢�����������ˆ���~������sys_d2_ck�����������ê��������������fixed-factor-clock�����������¦�����������E�����������P�����������ˆ���u������omap_96m_d2_fck���������ê��������������fixed-factor-clock�����������¦���F��������E�����������P�����������ˆ���v������omap_96m_d4_fck���������ê��������������fixed-factor-clock�����������¦���F��������E�����������P�����������ˆ���w������omap_96m_d8_fck���������ê��������������fixed-factor-clock�����������¦���F��������E�����������P�����������ˆ���x������omap_96m_d10_fck������������ê��������������fixed-factor-clock�����������¦���F��������E�����������P��� ��������ˆ���y������dpll5_m2_d4_ck����������ê��������������fixed-factor-clock�����������¦���t��������E�����������P�����������ˆ���z������dpll5_m2_d8_ck����������ê��������������fixed-factor-clock�����������¦���t��������E�����������P�����������ˆ���{������dpll5_m2_d16_ck���������ê��������������fixed-factor-clock�����������¦���t��������E�����������P�����������ˆ���|������dpll5_m2_d20_ck���������ê��������������fixed-factor-clock�����������¦���t��������E�����������P�����������ˆ���}������usim_mux_fck@c40������������ê��������������ti,composite-mux-clock��������(���¦������u���v���w���x���y���z���{���|���}��������÷������������¢��@���������.��������ˆ���������usim_fck������������ê��������������ti,composite-clock�����������¦���~���������usim_ick@c10������������ê��������������ti,omap3-interface-clock�������������¦���O���������¢����������÷��� ��������ˆ���°������dpll5_ck@d04������������ê��������������ti,omap3-dpll-clock����������¦���������������¢�� �� $�� L�� 4���������´���������Æ��������ˆ���€������dpll5_m2_ck@d50���������ê��������������ti,divider-clock�������������¦���€��������#������������¢�� P���������.��������ˆ���t������sgx_gate_fck@b00������������ê��������������ti,composite-gate-clock����������¦���'��������÷������������¢�����������ˆ���ˆ������core_d3_ck����������ê��������������fixed-factor-clock�����������¦���'��������E�����������P�����������ˆ���������core_d4_ck����������ê��������������fixed-factor-clock�����������¦���'��������E�����������P�����������ˆ���‚������core_d6_ck����������ê��������������fixed-factor-clock�����������¦���'��������E�����������P�����������ˆ���ƒ������omap_192m_alwon_fck���������ê��������������fixed-factor-clock�����������¦���#��������E�����������P�����������ˆ���„������core_d2_ck����������ê��������������fixed-factor-clock�����������¦���'��������E�����������P�����������ˆ���…������sgx_mux_fck@b40���������ê��������������ti,composite-mux-clock�������� ���¦������‚���ƒ���+���„���…���†���‡���������¢��@��������ˆ���‰������sgx_fck���������ê��������������ti,composite-clock�����������¦���ˆ���‰������sgx_ick@b10���������ê��������������ti,wait-gate-clock�����������¦���?���������¢����������÷������������ˆ���á������cpefuse_fck@a08���������ê��������������ti,gate-clock������������¦������������¢�� ��������÷������������ˆ���Õ������ts_fck@a08����������ê��������������ti,gate-clock������������¦���A���������¢�� ��������÷�����������ˆ���Ö������usbtll_fck@a08����������ê��������������ti,wait-gate-clock�����������¦���t���������¢�� ��������÷�����������ˆ���×������usbtll_ick@a18����������ê��������������ti,omap3-interface-clock�������������¦���K���������¢�� ��������÷�����������ˆ���Ø������mmchs3_ick@a10����������ê��������������ti,omap3-interface-clock�������������¦���K���������¢�� ��������÷�����������ˆ���Ù������mmchs3_fck@a00����������ê��������������ti,wait-gate-clock�����������¦������������¢�� ���������÷�����������ˆ���Ú������dss1_alwon_fck_3430es2@e00����������ê��������������ti,dss-gate-clock������������¦���Š��������÷�������������¢������������‹��������ˆ���´������dss_ick_3430es2@e10���������ê��������������ti,omap3-dss-interface-clock�������������¦���@���������¢����������÷������������ˆ���µ������usbhost_120m_fck@1400�����������ê��������������ti,gate-clock������������¦���t���������¢�����������÷�����������ˆ���â������usbhost_48m_fck@1400������������ê��������������ti,dss-gate-clock������������¦���1���������¢�����������÷������������ˆ���ã������usbhost_ick@1410������������ê��������������ti,omap3-dss-interface-clock�������������¦���@���������¢����������÷������������ˆ���ä������uart4_fck@1000����������ê��������������ti,wait-gate-clock�����������¦���P���������¢�����������÷�����������ˆ���§���������clockdomains�������core_l3_clkdm�������������ti,clockdomain�����������¦���‹���Œ������dpll3_clkdm�����������ti,clockdomain�����������¦���������dpll1_clkdm�����������ti,clockdomain�����������¦���������per_clkdm�������������ti,clockdomain��������l���¦������Ž���������‘���’���“���”���•���–���—���˜���™���š���›���œ������ž���Ÿ��� ���¡���¢���£���¤���¥���¦���§������emu_clkdm�������������ti,clockdomain�����������¦���g������dpll4_clkdm�����������ti,clockdomain�����������¦���������wkup_clkdm������������ti,clockdomain��������$���¦���¨���©���ª���«���¬������®���¯���°������dss_clkdm�������������ti,clockdomain�����������¦���±���²���³���´���µ������core_l4_clkdm�������������ti,clockdomain��������”���¦���¶���·���¸���¹���º���»���¼���½���¾���¿���À���Á���Â���Ã���Ä���Å���Æ���Ç���È���É���Ê���Ë���Ì���Í���Î���Ï���Ð���Ñ���Ò���Ó���Ô���Õ���Ö���×���Ø���Ù���Ú������cam_clkdm�������������ti,clockdomain�����������¦���Û���Ü������iva2_clkdm������������ti,clockdomain�����������¦���Ý������dpll2_clkdm�����������ti,clockdomain�����������¦���n������d2d_clkdm�������������ti,clockdomain�����������¦���Þ���ß���à������dpll5_clkdm�����������ti,clockdomain�����������¦���€������sgx_clkdm�������������ti,clockdomain�����������¦���á������usbhost_clkdm�������������ti,clockdomain�����������¦���â���ã���ä������������counter@48320000��������������ti,omap-counter32k�����������¢H2����� ���������ïcounter_32k�������interrupt-controller@48200000�������������ti,omap3-intc������������ ��������������������¢H �������������ˆ���������dma-controller@48056000�������"����ti,omap3630-sdma�ti,omap3430-sdma������������¢H`�������������ä������ ��������������î�����������ù��� �����������`���������ïdma���������ˆ���������gpio@48310000�������������ti,omap3-gpio������������¢H1��������������ä������������ïgpio1���������������������%��������5������������ �������������������pdefault���������~���å��������ˆ��������gpio@49050000�������������ti,omap3-gpio������������¢I��������������ä������������ïgpio2������������%��������5������������ �����������������gpio@49052000�������������ti,omap3-gpio������������¢I �������������ä������������ïgpio3������������%��������5������������ �����������������gpio@49054000�������������ti,omap3-gpio������������¢I@�������������ä��� ���������ïgpio4������������%��������5������������ �����������������gpio@49056000�������������ti,omap3-gpio������������¢I`�������������ä���!���������ïgpio5������������%��������5������������ �������������������ˆ��������gpio@49058000�������������ti,omap3-gpio������������¢I€�������������ä���"���������ïgpio6������������%��������5������������ �����������������serial@4806a000�����������ti,omap3-uart������������¢H ��� ���������A������H��������������1������2�������� tx�rx������������ïuart1�����������Ül�������serial@4806c000�����������ti,omap3-uart������������¢HÀ������������A������I��������������3������4�������� tx�rx������������ïuart2�����������Ül�������serial@49020000�����������ti,omap3-uart������������¢I�������������A������J���æ��n��������������5������6�������� tx�rx������������ïuart3�����������Ül���������pdefault���������~���ç������i2c@48070000���������� ����ti,omap3-i2c�������������¢H�����€���������ä���8���������������������������� tx�rx������������������������+�������������ïi2c1�������������'¬@���twl@48�����������¢���H���������ä������������������������¦���è���������fck�����������ti,twl4030����������� �������������������pdefault���������~���é���ê���audio�������������ti,twl4030-audio�������codec������������power���������>����ti,twl4030-power-beagleboard-xm�ti,twl4030-power-idle-osc-off������������U������rtc�����������ti,twl4030-rtc�����������ä���������bci�����������ti,twl4030-bci�����������ä��� �����������e���ë��������s���ì�����������vac�������watchdog��������������ti,twl4030-wdt��������regulator-vaux1�����������ti,twl4030-vaux1����������regulator-vaux2�����������ti,twl4030-vaux2������������«usb_1v8���������º�w@��������Ò�w@���������������regulator-vaux3�����������ti,twl4030-vaux3����������regulator-vaux4�����������ti,twl4030-vaux4����������regulator-vdd1������������ti,twl4030-vdd1���������º� 'À��������Ò� ��������ˆ���������regulator-vdac������������ti,twl4030-vdac���������º�w@��������Ò�w@��������ˆ���û������regulator-vio�������������ti,twl4030-vio��������regulator-vintana1������������ti,twl4030-vintana1�������regulator-vintana2������������ti,twl4030-vintana2�������regulator-vintdig�������������ti,twl4030-vintdig��������regulator-vmmc1�����������ti,twl4030-vmmc1������������º�:��������Ò�0°��������ˆ���ð������regulator-vmmc2�����������ti,twl4030-vmmc2������������º�:��������Ò�0°������regulator-vusb1v5�������������ti,twl4030-vusb1v5����������ˆ���í������regulator-vusb1v8�������������ti,twl4030-vusb1v8����������ˆ���î������regulator-vusb3v1�������������ti,twl4030-vusb3v1����������ˆ���ë������regulator-vpll1�����������ti,twl4030-vpll1����������regulator-vpll2�����������ti,twl4030-vpll2������������º�w@��������Ò�w@������regulator-vsim������������ti,twl4030-vsim���������º�w@��������Ò�-ÆÀ��������ˆ���ñ������gpio��������������ti,twl4030-gpio����������%��������5������������ ��������������������¤��������°�����������»�¡Ä��������ˆ�� ������twl4030-usb�����������ti,twl4030-usb�����������ä��� �����������È���í��������Ö���î��������ä���ë��������ò�����������û������������ˆ���ø������pwm�����������ti,twl4030-pwm�������������������pwmled������������ti,twl4030-pwmled����������������������ˆ��������pwrbutton�������������ti,twl4030-pwrbutton�������������ä���������keypad������������ti,twl4030-keypad������������ä����������������������!���������madc��������������ti,twl4030-madc����������ä�����������4�����������ˆ���ì������������i2c@48072000���������� ����ti,omap3-i2c�������������¢H ����€���������ä���9���������������������������� tx�rx������������������������+�������������ïi2c2�������������€������i2c@48060000���������� ����ti,omap3-i2c�������������¢H�����€���������ä���=���������������������������� tx�rx������������������������+�������������ïi2c3�������������† ��������ˆ�� ������mailbox@48094000��������������ti,omap3-mailbox�������������ïmailbox����������¢H @�������������ä�����������F�����������R�����������d������dsp���������v����������������������������������������spi@48098000��������������ti,omap2-mcspi�����������¢H €�������������ä���A���������������������+�������������ïmcspi1����������Œ���������@��������#������$������%������&������'������(������)������*������ �� tx0�rx0�tx1�rx1�tx2�rx2�tx3�rx3�������spi@4809a000��������������ti,omap2-mcspi�����������¢H �������������ä���B���������������������+�������������ïmcspi2����������Œ��������� ��������+������,������-������.�������� tx0�rx0�tx1�rx1�������spi@480b8000��������������ti,omap2-mcspi�����������¢H€�������������ä���[���������������������+�������������ïmcspi3����������Œ��������� ���������������������������������� tx0�rx0�tx1�rx1�������spi@480ba000��������������ti,omap2-mcspi�����������¢H �������������ä���0���������������������+�������������ïmcspi4����������Œ�����������������F������G�������� tx0�rx0�������1w@480b2000�����������ti,omap3-1w����������¢H �������������ä���:���������ïhdq1w���������mmc@4809c000��������������ti,omap3-hsmmc�����������¢H À�������������ä���S���������ïmmc1�������������š��������������=������>�������� tx�rx�����������§���ï��������´���ð��������À���ñ��������Í���������mmc@480b4000��������������ti,omap3-hsmmc�����������¢H@�������������ä���V���������ïmmc2������������������/������0�������� tx�rx��������� ��×disabled����������mmc@480ad000��������������ti,omap3-hsmmc�����������¢H Ð�������������ä���^���������ïmmc3������������������M������N�������� tx�rx��������� ��×disabled����������mmu@480bd400������������Þ��������������ti,omap2-iommu�����������¢HÔ����€���������ä������������ïmmu_isp���������ë�����������ˆ��������mmu@5d000000������������Þ��������������ti,omap2-iommu�����������¢]������€���������ä������������ïmmu_iva������� ��×disabled����������wdt@48314000���������� ����ti,omap3-wdt�������������¢H1@����€������ ���ïwd_timer2���������mcbsp@48074000������������ti,omap3-mcbsp�����������¢H@����ÿ��������ûmpu����������ä������;���<������ ��common�tx�rx���������������€���������ïmcbsp1���������������������� �������� tx�rx������������¦���ò���������fck������� ��×disabled����������mcbsp@49022000������������ti,omap3-mcbsp�����������¢I ����ÿI€����ÿ������ ��ûmpu�sidetone�������������ä������>���?�����������common�tx�rx�sidetone�����������������������ïmcbsp2�mcbsp2_sidetone����������������!������"�������� tx�rx������������¦���ó���¤���������fck�ick���������×okay������������ˆ��������mcbsp@49024000������������ti,omap3-mcbsp�����������¢I@����ÿI ����ÿ������ ��ûmpu�sidetone�������������ä������Y���Z�����������common�tx�rx�sidetone��������������€���������ïmcbsp3�mcbsp3_sidetone������������������������������ tx�rx������������¦���ô���¥���������fck�ick������� ��×disabled����������mcbsp@49026000������������ti,omap3-mcbsp�����������¢I`����ÿ��������ûmpu����������ä������6���7������ ��common�tx�rx���������������€���������ïmcbsp4������������������������������ tx�rx������������¦���õ���������fck���������$���������� ��×disabled����������mcbsp@48096000������������ti,omap3-mcbsp�����������¢H `����ÿ��������ûmpu����������ä������Q���R������ ��common�tx�rx���������������€���������ïmcbsp5������������������������������ tx�rx������������¦���ö���������fck������� ��×disabled����������sham@480c3000�������������ti,omap3-sham������������ïsham�������������¢H0����d���������ä���1��������������E�������� rx��������timer@48318000������������ti,omap3430-timer������������¢H1€�������������ä���%���������ïtimer1�����������5������timer@49032000������������ti,omap3430-timer������������¢I �������������ä���&���������ïtimer2��������timer@49034000������������ti,omap3430-timer������������¢I@�������������ä���'���������ïtimer3��������timer@49036000������������ti,omap3430-timer������������¢I`�������������ä���(���������ïtimer4��������timer@49038000������������ti,omap3430-timer������������¢I€�������������ä���)���������ïtimer5�����������D������timer@4903a000������������ti,omap3430-timer������������¢I �������������ä���*���������ïtimer6�����������D������timer@4903c000������������ti,omap3430-timer������������¢IÀ�������������ä���+���������ïtimer7�����������D������timer@4903e000������������ti,omap3430-timer������������¢Ià�������������ä���,���������ïtimer8�����������Q���������D������timer@49040000������������ti,omap3430-timer������������¢I��������������ä���-���������ïtimer9�����������Q������timer@48086000������������ti,omap3430-timer������������¢H`�������������ä���.���������ïtimer10����������Q������timer@48088000������������ti,omap3430-timer������������¢H€�������������ä���/���������ïtimer11����������Q������timer@48304000������������ti,omap3430-timer������������¢H0@�������������ä���_���������ïtimer12����������5���������^������usbhstll@48062000��������� ����ti,usbhs-tll�������������¢H �������������ä���N���������ïusb_tll_hs��������usbhshost@48064000������������ti,usbhs-host������������¢H@�������������ïusb_host_hs����������������������+�������������ù������ ��nehci-phy�������ohci@48064400�������������ti,ohci-omap3������������¢HD�������������ä���L���������y������ehci@48064800��������� ����ti,ehci-omap�������������¢HH�������������ä���M��������‘�������÷���������������������+�������hub@2�������������usb424,9514����������¢������������������������+�������usbether@1������������usb424,ec00����������¢������������������gpmc@6e000000�������������ti,omap3430-gpmc�������������ïgpmc�������������¢n�����Ð���������ä������������������������� rxtx������������–�����������¢������������������������+������������ ��������������������%��������5���������usb_otg_hs@480ab000�����������ti,omap3-musb������������¢H °�������������ä���\���]��������mc�dma�����������ïusb_otg_hs����������´�����������¿�����������Ç�����������Ð������������ß���ø��������‘���ø������ ��çusb2-phy������������ö�����������ñ���2������dss@48050000���������� ����ti,omap3-dss�������������¢H�������������×ok�������� ���ïdss_core�������������¦���´���������fck����������������������+�������������ù��������pdefault���������~���ù���ú���dispc@48050400������������ti,omap3-dispc�����������¢H�������������ä��������� ���ïdss_dispc������������¦���´���������fck�������encoder@4804fc00���������� ����ti,omap3-dsi�������������¢Hü����Hþ����@Hÿ���� ��������ûproto�phy�pll������������ä��������� ��×disabled���������� ���ïdss_dsi1�������������¦���´���³���������fck�sys_clk�������encoder@48050800��������������ti,omap3-rfbi������������¢H���������� ��×disabled���������� ���ïdss_rfbi�������������¦���´���µ���������fck�ick�������encoder@48050c00��������������ti,omap3-venc������������¢H������������×ok�������� ���ïdss_venc�������������¦���±���²���������fck�tv_dac_clk����������÷���û���port�������endpoint���������������ü�������������������ˆ��������������port�������endpoint���������������ý�������������������ˆ��������������ssi-controller@48058000������� ����ti,omap3-ssi�������������ïssi���������×ok�����������¢H€����H������������ûsys�gdd����������ä���G��������gdd_mpu����������������������+�������������ù���������¦���r���þ���ÿ������ ���ssi_ssr_fck�ssi_sst_fck�ssi_ick����ssi-port@4805a000�������������ti,omap3-ssi-port������������¢H ����H¨������������ûtx�rx������������ä���C���D������ssi-port@4805b000�������������ti,omap3-ssi-port������������¢H°����H¸������������ûtx�rx������������ä���E���F���������serial@49042000�����������ti,omap3-uart������������¢I �������������ä���P��������������Q������R�������� tx�rx������������ïuart4�����������Ül�������regulator-abb-mpu��������� ����ti,abb-v1�����������«abb_mpu_iva�����������������������+�������������¢H0rð���H0h�����������ûbase-address�int-address������������*������������¦�����������C�����������T���������`��d�s���������������������O€���������������������7È���������������������û�������������������������pinmux@480025a0������� ����ti,omap3-padconf�pinctrl-single����������¢H�% ���\���������������������+������������������������������������ ��������5�����������S��ÿ��������pdefault���������~������pinmux_hsusb2_2_pins����������0�����P������R������T�����V�����X�����Z����������ˆ������������isp@480bc000���������� ����ti,omap3-isp�������������¢HÀ���üHØ�������������ä�����������p����������¤�����ð��������w�����������ê������ports������������������������+�������������bandgap@48002524�������������¢H�%$�������������ti,omap36xx-bandgap���������ƒ������������ˆ��������target-module@480cb000������������ti,sysc-omap3630-sr�ti,sysc����������ïsmartreflex_core�������������¢H°8�����������ûsysc������������™�����������¦�������������������¦�����������fck����������������������+������������ù����H°�������smartreflex@0�������������ti,omap3-smartreflex-core������������¢����������������ä������������target-module@480c9000������������ti,sysc-omap3630-sr�ti,sysc����������ïsmartreflex_mpu_iva����������¢H8�����������ûsysc������������™�����������¦�������������������¦�����������fck����������������������+������������ù����H�������smartreflex@480c9000��������������ti,omap3-smartreflex-mpu-iva�������������¢����������������ä���������������thermal-zones������cpu_thermal���������´���ú��������Ê��è��������Ø������N ��������å���������������memory@80000000����������–memory�����������¢€��� ���������oscillator����������ê��������������fixed-clock���������Œº€��������ˆ���è������leds���������� ����gpio-leds������heartbeat�����������õbeagleboard::usr0�����������û��������������� ��heartbeat���������mmc���������õbeagleboard::usr1�����������û�����������������mmc0�������������pwmleds������� ����pwm-leds�������pmu_stat������������õbeagleboard::pmu_stat�����������������w5”��������������������sound�������������ti,omap-twl4030���������+omap3beagle���������4��������gpio_keys��������� ����gpio-keys������user������������õuser������������û�����������������=�����������H���������hsusb2_power_reg��������������regulator-fixed���������«hsusb2_vbus���������º�2Z ��������Ò�2Z ��������V�� ���������������[�p���������l��������ˆ�� ������hsusb2_phy������������usb-nop-xceiv���������������������������‹�� ��������û������������ˆ���÷������encoder0���������� ����ti,tfp410�����������–�� ���������ports������������������������+�������port@0�����������¢�������endpoint����������������������ˆ���ý���������port@1�����������¢������endpoint����������������������ˆ�����������������connector0������������dvi-connector�����������õdvi����������¦��������®�� ���port�������endpoint����������������������ˆ��������������connector1������������svideo-connector������������õtv�����port�������endpoint����������������������ˆ���ü������������etb@5401b000����������"����arm,coresight-etb10�arm,primecell������������¢T°�������������¦���g������ ���apb_pclk�������port�������endpoint�������������º������������������ˆ��������������etm@54010000����������"����arm,coresight-etm3x�arm,primecell������������¢T��������������¦���g������ ���apb_pclk�������port�������endpoint����������������������ˆ����������������� compatible�interrupt-parent�#address-cells�#size-cells�model�i2c0�i2c1�i2c2�mmc0�mmc1�mmc2�serial0�serial1�serial2�serial3�display0�display1�ethernet�device_type�reg�clocks�clock-names�clock-latency�operating-points�cpu0-supply�interrupts�ti,hwmods�ranges�#pinctrl-cells�#interrupt-cells�interrupt-controller�pinctrl-single,register-width�pinctrl-single,function-mask�pinctrl-names�pinctrl-0�phandle�pinctrl-single,pins�syscon�regulator-name�regulator-min-microvolt�regulator-max-microvolt�#clock-cells�ti,bit-shift�dmas�dma-names�clock-frequency�ti,max-div�ti,index-starts-at-one�clock-mult�clock-div�ti,set-bit-to-disable�ti,clock-mult�ti,clock-div�ti,set-rate-parent�ti,index-power-of-two�ti,low-power-stop�ti,lock�ti,low-power-bypass�ti,dividers�#dma-cells�dma-channels�dma-requests�ti,gpio-always-on�gpio-controller�#gpio-cells�interrupts-extended�ti,use_poweroff�bci3v1-supply�io-channels�io-channel-names�regulator-always-on�ti,use-leds�ti,pullups�ti,pulldowns�usb1v5-supply�usb1v8-supply�usb3v1-supply�usb_mode�#phy-cells�#pwm-cells�keypad,num-rows�keypad,num-columns�#io-channel-cells�#mbox-cells�ti,mbox-num-users�ti,mbox-num-fifos�ti,mbox-tx�ti,mbox-rx�ti,spi-num-cs�ti,dual-volt�pbias-supply�vmmc-supply�vqmmc-supply�bus-width�status�#iommu-cells�ti,#tlb-entries�reg-names�interrupt-names�ti,buffer-size�#sound-dai-cells�ti,timer-alwon�ti,timer-dsp�ti,timer-pwm�ti,timer-secure�port2-mode�remote-wakeup-connected�phys�gpmc,num-cs�gpmc,num-waitpins�multipoint�num-eps�ram-bits�interface-type�usb-phy�phy-names�power�vdda-supply�remote-endpoint�ti,channels�data-lines�ti,tranxdone-status-mask�ti,settling-time�ti,clock-cycles�ti,abb_info�iommus�ti,phy-type�#thermal-sensor-cells�ti,sysc-mask�ti,sysc-sidle�polling-delay-passive�polling-delay�coefficients�thermal-sensors�label�gpios�linux,default-trigger�pwms�max-brightness�ti,model�ti,mcbsp�linux,code�wakeup-source�gpio�startup-delay-us�enable-active-high�reset-gpios�vcc-supply�powerdown-gpios�digital�ddc-i2c-bus�slave-mode�