Ð þí��ój���8��êL���(������������ ��ê�����������������������������/����isee,omap3-igep0030-rev-g�ti,omap36xx�ti,omap3�����������������������������������+���������*���7IGEP COM MODULE Rev. G (TI OMAP AM/DM37x)������chosen�����������=/ocp@68000000/serial@49020000���������aliases����������I/ocp@68000000/i2c@48070000�����������N/ocp@68000000/i2c@48072000�����������S/ocp@68000000/i2c@48060000�����������X/ocp@68000000/mmc@4809c000�����������]/ocp@68000000/mmc@480b4000�����������b/ocp@68000000/mmc@480ad000�����������g/ocp@68000000/serial@4806a000������������o/ocp@68000000/serial@4806c000������������w/ocp@68000000/serial@49020000������������/ocp@68000000/serial@49042000���������cpus�������������������������+�������cpu@0�������������arm,cortex-a8������������‡cpu����������“�������������—������������žcpu����������ª�“à���������¸�“à�s� 'À�O€�5��7È���������pmu@54000000��������������arm,cortex-a8-pmu������������“T����€�����������É������������Ôdebugss�������soc�����������ti,omap-infra������mpu������� ����ti,omap3-mpu�������������Ômpu�������iva������� ����ti,iva2.2������������Ôiva����dsp������� ����ti,omap3-c64����������������ocp@68000000��������������ti,omap3-l3-smx�simple-bus�����������“h���������������É��� ��� ���������������������+�������������Þ���������Ôl3_main����l4@48000000�����������ti,omap3-l4-core�simple-bus����������������������+������������Þ����H���������scm@2000��������������ti,omap3-scm�simple-bus����������“�� ��� ����������������������+������������Þ������ ��� ����pinmux@30��������� ����ti,omap3-padconf�pinctrl-single����������“���0��8���������������������+�������������å������������ô�������������������������������8��ÿ��������Udefault���������c������pinmux_gpmc_pins������������m���Ž��������������ÿ������pinmux_uart1_pins�����������m��R�����L���������������ä������pinmux_uart3_pins�����������m��n�����p���������������æ������pinmux_mcbsp2_pins�������� ��m��������������������������������ú������pinmux_mmc1_pins����������0��m�����������������������������������ð������pinmux_mmc2_pins����������0��m��(����*����,����.����0����2�������������ô������pinmux_i2c1_pins������������m��Š�����Œ��������������ç������pinmux_i2c3_pins������������m��’�����”��������������î������pinmux_twl4030_pins���������m��°��A�����������è������pinmux_hsusb2_pins��������0��m��¤����¦����¨����ª����¬����®�������������������pinmux_uart2_pins��������� ��m��<����>�����@�����B�������������å������pinmux_lbep5clwmc_pins����������m��4����6�����:��������������õ������pinmux_leds_pins������������m��Ž������������� ���������scm_conf@270��������������syscon�simple-bus������������“��p��0���������������������+������������Þ������p��0��������������pbias_regulator@2b0�����������ti,pbias-omap3�ti,pbias-omap�������������“��°�����������‰������pbias_mmc_omap2430����������pbias_mmc_omap2430����������Ÿ�w@��������·�-ÆÀ�����������ï���������clocks�����������������������+�������mcbsp5_mux_fck@68�����������Ï��������������ti,composite-mux-clock�����������—��������������Ü������������“���h�����������������mcbsp5_fck����������Ï��������������ti,composite-clock�����������—�����������������ý������mcbsp1_mux_fck@4������������Ï��������������ti,composite-mux-clock�����������—��������������Ü������������“�������������� ������mcbsp1_fck����������Ï��������������ti,composite-clock�����������—��� ��� �����������ø������mcbsp2_mux_fck@4������������Ï��������������ti,composite-mux-clock�����������—��������������Ü������������“�������������� ������mcbsp2_fck����������Ï��������������ti,composite-clock�����������—������ �����������ù������mcbsp3_mux_fck@68�����������Ï��������������ti,composite-mux-clock�����������—���������������“���h�����������������mcbsp3_fck����������Ï��������������ti,composite-clock�����������—�����������������û������mcbsp4_mux_fck@68�����������Ï��������������ti,composite-mux-clock�����������—��������������Ü������������“���h�����������������mcbsp4_fck����������Ï��������������ti,composite-clock�����������—�����������������ü������������clockdomains����������pinmux@a00�������� ����ti,omap3-padconf�pinctrl-single����������“�� ����\���������������������+�������������å������������ô�������������������������������8��ÿ���pinmux_twl4030_vpins���������� ��m��������������������������������������é���������������aes@480c5000���������� ����ti,omap3-aes�������������Ôaes����������“HP����P���������É������������é������A������B��������îtx�rx���������prm@48306000���������� ����ti,omap3-prm�������������“H0`���@����������É������clocks�����������������������+�������virt_16_8m_ck�����������Ï��������������fixed-clock���������ø�Y������������������osc_sys_ck@d40����������Ï���������� ����ti,mux-clock�������������—���������������������������“�� @�����������������sys_ck@1270���������Ï��������������ti,divider-clock�������������—�����������Ü�����������������������“��p��������������������������sys_clkout1@d70���������Ï��������������ti,gate-clock������������—������������“�� p��������Ü���������dpll3_x2_ck���������Ï��������������fixed-factor-clock�����������—�����������*�����������5���������dpll3_m2x2_ck�����������Ï��������������fixed-factor-clock�����������—�����������*�����������5��������������������dpll4_x2_ck���������Ï��������������fixed-factor-clock�����������—�����������*�����������5���������corex2_fck����������Ï��������������fixed-factor-clock�����������—�����������*�����������5��������������������wkup_l4_ick���������Ï��������������fixed-factor-clock�����������—�����������*�����������5��������������N������corex2_d3_fck�����������Ï��������������fixed-factor-clock�����������—�����������*�����������5��������������…������corex2_d5_fck�����������Ï��������������fixed-factor-clock�����������—�����������*�����������5��������������†���������clockdomains�������������cm@48004000�����������ti,omap3-cm����������“H�@���@����clocks�����������������������+�������dummy_apb_pclk����������Ï��������������fixed-clock���������ø����������omap_32k_fck������������Ï��������������fixed-clock���������ø��€������������@������virt_12m_ck���������Ï��������������fixed-clock���������ø�·������������������virt_13m_ck���������Ï��������������fixed-clock���������ø�Æ]@�����������������virt_19200000_ck������������Ï��������������fixed-clock���������ø$ø������������������virt_26000000_ck������������Ï��������������fixed-clock���������øŒº€�����������������virt_38_4m_ck�����������Ï��������������fixed-clock���������øIð������������������dpll4_ck@d00������������Ï��������������ti,omap3-dpll-per-j-type-clock�����������—���������������“�� ��� �� D�� 0�����������������dpll4_m2_ck@d48���������Ï��������������ti,divider-clock�������������—��������������?���������“�� H�������������������� ������dpll4_m2x2_mul_ck�����������Ï��������������fixed-factor-clock�����������—��� ��������*�����������5��������������!������dpll4_m2x2_ck@d00�����������Ï��������������ti,hsdiv-gate-clock����������—���!��������Ü������������“�� ����������?�����������"������omap_96m_alwon_fck����������Ï��������������fixed-factor-clock�����������—���"��������*�����������5��������������)������dpll3_ck@d00������������Ï��������������ti,omap3-dpll-core-clock�������������—���������������“�� ��� �� @�� 0�����������������dpll3_m3_ck@1140������������Ï��������������ti,divider-clock�������������—�����������Ü�����������������������“��@��������������������#������dpll3_m3x2_mul_ck�����������Ï��������������fixed-factor-clock�����������—���#��������*�����������5��������������$������dpll3_m3x2_ck@d00�����������Ï��������������ti,hsdiv-gate-clock����������—���$��������Ü������������“�� ����������?�����������%������emu_core_alwon_ck�����������Ï��������������fixed-factor-clock�����������—���%��������*�����������5��������������b������sys_altclk����������Ï��������������fixed-clock���������ø���������������.������mcbsp_clks����������Ï��������������fixed-clock���������ø���������������������dpll3_m2_ck@d40���������Ï��������������ti,divider-clock�������������—�����������Ü�����������������������“�� @��������������������������core_ck���������Ï��������������fixed-factor-clock�����������—�����������*�����������5��������������&������dpll1_fck@940�����������Ï��������������ti,divider-clock�������������—���&��������Ü�����������������������“�� @��������������������'������dpll1_ck@904������������Ï��������������ti,omap3-dpll-clock����������—������'���������“�� �� $�� @�� 4�����������������dpll1_x2_ck���������Ï��������������fixed-factor-clock�����������—�����������*�����������5��������������(������dpll1_x2m2_ck@944�����������Ï��������������ti,divider-clock�������������—���(��������������������“�� D��������������������<������cm_96m_fck����������Ï��������������fixed-factor-clock�����������—���)��������*�����������5��������������*������omap_96m_fck@d40������������Ï���������� ����ti,mux-clock�������������—���*�����������Ü������������“�� @�����������E������dpll4_m3_ck@e40���������Ï��������������ti,divider-clock�������������—�����������Ü�������������� ���������“��@��������������������+������dpll4_m3x2_mul_ck�����������Ï��������������fixed-factor-clock�����������—���+��������*�����������5��������������,������dpll4_m3x2_ck@d00�����������Ï��������������ti,hsdiv-gate-clock����������—���,��������Ü������������“�� ����������?�����������-������omap_54m_fck@d40������������Ï���������� ����ti,mux-clock�������������—���-���.��������Ü������������“�� @�����������8������cm_96m_d2_fck�����������Ï��������������fixed-factor-clock�����������—���*��������*�����������5��������������/������omap_48m_fck@d40������������Ï���������� ����ti,mux-clock�������������—���/���.��������Ü������������“�� @�����������0������omap_12m_fck������������Ï��������������fixed-factor-clock�����������—���0��������*�����������5��������������G������dpll4_m4_ck@e40���������Ï��������������ti,divider-clock�������������—�������������� ���������“��@��������������������1������dpll4_m4x2_mul_ck�����������Ï��������������ti,fixed-factor-clock������������—���1��������U�����������c������������p�����������2������dpll4_m4x2_ck@d00�����������Ï��������������ti,gate-clock������������—���2��������Ü������������“�� ����������?���������p�����������‰������dpll4_m5_ck@f40���������Ï��������������ti,divider-clock�������������—��������������?���������“��@��������������������3������dpll4_m5x2_mul_ck�����������Ï��������������ti,fixed-factor-clock������������—���3��������U�����������c������������p�����������4������dpll4_m5x2_ck@d00�����������Ï��������������ti,hsdiv-gate-clock����������—���4��������Ü������������“�� ����������?���������p�����������j������dpll4_m6_ck@1140������������Ï��������������ti,divider-clock�������������—�����������Ü��������������?���������“��@��������������������5������dpll4_m6x2_mul_ck�����������Ï��������������fixed-factor-clock�����������—���5��������*�����������5��������������6������dpll4_m6x2_ck@d00�����������Ï��������������ti,hsdiv-gate-clock����������—���6��������Ü������������“�� ����������?�����������7������emu_per_alwon_ck������������Ï��������������fixed-factor-clock�����������—���7��������*�����������5��������������c������clkout2_src_gate_ck@d70���������Ï���������� ����ti,composite-no-wait-gate-clock����������—���&��������Ü������������“�� p�����������9������clkout2_src_mux_ck@d70����������Ï��������������ti,composite-mux-clock�����������—���&������*���8���������“�� p�����������:������clkout2_src_ck����������Ï��������������ti,composite-clock�����������—���9���:�����������;������sys_clkout2@d70���������Ï��������������ti,divider-clock�������������—���;��������Ü��������������@���������“�� p���������ƒ������mpu_ck����������Ï��������������fixed-factor-clock�����������—���<��������*�����������5��������������=������arm_fck@924���������Ï��������������ti,divider-clock�������������—���=���������“�� $�����������������emu_mpu_alwon_ck������������Ï��������������fixed-factor-clock�����������—���=��������*�����������5��������������d������l3_ick@a40����������Ï��������������ti,divider-clock�������������—���&��������������������“�� @��������������������>������l4_ick@a40����������Ï��������������ti,divider-clock�������������—���>��������Ü�����������������������“�� @��������������������?������rm_ick@c40����������Ï��������������ti,divider-clock�������������—���?��������Ü�����������������������“��@���������������gpt10_gate_fck@a00����������Ï��������������ti,composite-gate-clock����������—�����������Ü������������“�� ������������A������gpt10_mux_fck@a40�����������Ï��������������ti,composite-mux-clock�����������—���@�����������Ü������������“�� @�����������B������gpt10_fck�����������Ï��������������ti,composite-clock�����������—���A���B������gpt11_gate_fck@a00����������Ï��������������ti,composite-gate-clock����������—�����������Ü������������“�� ������������C������gpt11_mux_fck@a40�����������Ï��������������ti,composite-mux-clock�����������—���@�����������Ü������������“�� @�����������D������gpt11_fck�����������Ï��������������ti,composite-clock�����������—���C���D������core_96m_fck������������Ï��������������fixed-factor-clock�����������—���E��������*�����������5��������������������mmchs2_fck@a00����������Ï��������������ti,wait-gate-clock�����������—������������“�� ���������Ü��������������µ������mmchs1_fck@a00����������Ï��������������ti,wait-gate-clock�����������—������������“�� ���������Ü��������������¶������i2c3_fck@a00������������Ï��������������ti,wait-gate-clock�����������—������������“�� ���������Ü��������������·������i2c2_fck@a00������������Ï��������������ti,wait-gate-clock�����������—������������“�� ���������Ü��������������¸������i2c1_fck@a00������������Ï��������������ti,wait-gate-clock�����������—������������“�� ���������Ü��������������¹������mcbsp5_gate_fck@a00���������Ï��������������ti,composite-gate-clock����������—�����������Ü��� ���������“�� ������������������mcbsp1_gate_fck@a00���������Ï��������������ti,composite-gate-clock����������—�����������Ü��� ���������“�� ������������ ������core_48m_fck������������Ï��������������fixed-factor-clock�����������—���0��������*�����������5��������������F������mcspi4_fck@a00����������Ï��������������ti,wait-gate-clock�����������—���F���������“�� ���������Ü��������������º������mcspi3_fck@a00����������Ï��������������ti,wait-gate-clock�����������—���F���������“�� ���������Ü��������������»������mcspi2_fck@a00����������Ï��������������ti,wait-gate-clock�����������—���F���������“�� ���������Ü��������������¼������mcspi1_fck@a00����������Ï��������������ti,wait-gate-clock�����������—���F���������“�� ���������Ü��������������½������uart2_fck@a00�����������Ï��������������ti,wait-gate-clock�����������—���F���������“�� ���������Ü��������������¾������uart1_fck@a00�����������Ï��������������ti,wait-gate-clock�����������—���F���������“�� ���������Ü��� �����������¿������core_12m_fck������������Ï��������������fixed-factor-clock�����������—���G��������*�����������5��������������H������hdq_fck@a00���������Ï��������������ti,wait-gate-clock�����������—���H���������“�� ���������Ü��������������À������core_l3_ick���������Ï��������������fixed-factor-clock�����������—���>��������*�����������5��������������I������sdrc_ick@a10������������Ï��������������ti,wait-gate-clock�����������—���I���������“�� ��������Ü��������������Š������gpmc_fck������������Ï��������������fixed-factor-clock�����������—���I��������*�����������5���������core_l4_ick���������Ï��������������fixed-factor-clock�����������—���?��������*�����������5��������������J������mmchs2_ick@a10����������Ï��������������ti,omap3-interface-clock�������������—���J���������“�� ��������Ü��������������Á������mmchs1_ick@a10����������Ï��������������ti,omap3-interface-clock�������������—���J���������“�� ��������Ü��������������Â������hdq_ick@a10���������Ï��������������ti,omap3-interface-clock�������������—���J���������“�� ��������Ü��������������Ã������mcspi4_ick@a10����������Ï��������������ti,omap3-interface-clock�������������—���J���������“�� ��������Ü��������������Ä������mcspi3_ick@a10����������Ï��������������ti,omap3-interface-clock�������������—���J���������“�� ��������Ü��������������Å������mcspi2_ick@a10����������Ï��������������ti,omap3-interface-clock�������������—���J���������“�� ��������Ü��������������Æ������mcspi1_ick@a10����������Ï��������������ti,omap3-interface-clock�������������—���J���������“�� ��������Ü��������������Ç������i2c3_ick@a10������������Ï��������������ti,omap3-interface-clock�������������—���J���������“�� ��������Ü��������������È������i2c2_ick@a10������������Ï��������������ti,omap3-interface-clock�������������—���J���������“�� ��������Ü��������������É������i2c1_ick@a10������������Ï��������������ti,omap3-interface-clock�������������—���J���������“�� ��������Ü��������������Ê������uart2_ick@a10�����������Ï��������������ti,omap3-interface-clock�������������—���J���������“�� ��������Ü��������������Ë������uart1_ick@a10�����������Ï��������������ti,omap3-interface-clock�������������—���J���������“�� ��������Ü��� �����������Ì������gpt11_ick@a10�����������Ï��������������ti,omap3-interface-clock�������������—���J���������“�� ��������Ü��������������Í������gpt10_ick@a10�����������Ï��������������ti,omap3-interface-clock�������������—���J���������“�� ��������Ü��������������Î������mcbsp5_ick@a10����������Ï��������������ti,omap3-interface-clock�������������—���J���������“�� ��������Ü��� �����������Ï������mcbsp1_ick@a10����������Ï��������������ti,omap3-interface-clock�������������—���J���������“�� ��������Ü��� �����������Ð������omapctrl_ick@a10������������Ï��������������ti,omap3-interface-clock�������������—���J���������“�� ��������Ü��������������Ñ������dss_tv_fck@e00����������Ï��������������ti,gate-clock������������—���8���������“�����������Ü��������������°������dss_96m_fck@e00���������Ï��������������ti,gate-clock������������—���E���������“�����������Ü��������������±������dss2_alwon_fck@e00����������Ï��������������ti,gate-clock������������—������������“�����������Ü��������������²������dummy_ck������������Ï��������������fixed-clock���������ø����������gpt1_gate_fck@c00�����������Ï��������������ti,composite-gate-clock����������—�����������Ü�������������“��������������K������gpt1_mux_fck@c40������������Ï��������������ti,composite-mux-clock�����������—���@������������“��@�����������L������gpt1_fck������������Ï��������������ti,composite-clock�����������—���K���L������aes2_ick@a10������������Ï��������������ti,omap3-interface-clock�������������—���J��������Ü������������“�� �����������Ò������wkup_32k_fck������������Ï��������������fixed-factor-clock�����������—���@��������*�����������5��������������M������gpio1_dbck@c00����������Ï��������������ti,gate-clock������������—���M���������“�����������Ü��������������§������sha12_ick@a10�����������Ï��������������ti,omap3-interface-clock�������������—���J���������“�� ��������Ü��������������Ó������wdt2_fck@c00������������Ï��������������ti,wait-gate-clock�����������—���M���������“�����������Ü��������������¨������wdt2_ick@c10������������Ï��������������ti,omap3-interface-clock�������������—���N���������“����������Ü��������������©������wdt1_ick@c10������������Ï��������������ti,omap3-interface-clock�������������—���N���������“����������Ü��������������ª������gpio1_ick@c10�����������Ï��������������ti,omap3-interface-clock�������������—���N���������“����������Ü��������������«������omap_32ksync_ick@c10������������Ï��������������ti,omap3-interface-clock�������������—���N���������“����������Ü��������������¬������gpt12_ick@c10�����������Ï��������������ti,omap3-interface-clock�������������—���N���������“����������Ü��������������������gpt1_ick@c10������������Ï��������������ti,omap3-interface-clock�������������—���N���������“����������Ü���������������®������per_96m_fck���������Ï��������������fixed-factor-clock�����������—���)��������*�����������5��������������������per_48m_fck���������Ï��������������fixed-factor-clock�����������—���0��������*�����������5��������������O������uart3_fck@1000����������Ï��������������ti,wait-gate-clock�����������—���O���������“�����������Ü��������������Œ������gpt2_gate_fck@1000����������Ï��������������ti,composite-gate-clock����������—�����������Ü������������“��������������P������gpt2_mux_fck@1040�����������Ï��������������ti,composite-mux-clock�����������—���@������������“��@�����������Q������gpt2_fck������������Ï��������������ti,composite-clock�����������—���P���Q������gpt3_gate_fck@1000����������Ï��������������ti,composite-gate-clock����������—�����������Ü������������“��������������R������gpt3_mux_fck@1040�����������Ï��������������ti,composite-mux-clock�����������—���@�����������Ü������������“��@�����������S������gpt3_fck������������Ï��������������ti,composite-clock�����������—���R���S������gpt4_gate_fck@1000����������Ï��������������ti,composite-gate-clock����������—�����������Ü������������“��������������T������gpt4_mux_fck@1040�����������Ï��������������ti,composite-mux-clock�����������—���@�����������Ü������������“��@�����������U������gpt4_fck������������Ï��������������ti,composite-clock�����������—���T���U������gpt5_gate_fck@1000����������Ï��������������ti,composite-gate-clock����������—�����������Ü������������“��������������V������gpt5_mux_fck@1040�����������Ï��������������ti,composite-mux-clock�����������—���@�����������Ü������������“��@�����������W������gpt5_fck������������Ï��������������ti,composite-clock�����������—���V���W������gpt6_gate_fck@1000����������Ï��������������ti,composite-gate-clock����������—�����������Ü������������“��������������X������gpt6_mux_fck@1040�����������Ï��������������ti,composite-mux-clock�����������—���@�����������Ü������������“��@�����������Y������gpt6_fck������������Ï��������������ti,composite-clock�����������—���X���Y������gpt7_gate_fck@1000����������Ï��������������ti,composite-gate-clock����������—�����������Ü������������“��������������Z������gpt7_mux_fck@1040�����������Ï��������������ti,composite-mux-clock�����������—���@�����������Ü������������“��@�����������[������gpt7_fck������������Ï��������������ti,composite-clock�����������—���Z���[������gpt8_gate_fck@1000����������Ï��������������ti,composite-gate-clock����������—�����������Ü��� ���������“��������������\������gpt8_mux_fck@1040�����������Ï��������������ti,composite-mux-clock�����������—���@�����������Ü������������“��@�����������]������gpt8_fck������������Ï��������������ti,composite-clock�����������—���\���]������gpt9_gate_fck@1000����������Ï��������������ti,composite-gate-clock����������—�����������Ü��� ���������“��������������^������gpt9_mux_fck@1040�����������Ï��������������ti,composite-mux-clock�����������—���@�����������Ü������������“��@�����������_������gpt9_fck������������Ï��������������ti,composite-clock�����������—���^���_������per_32k_alwon_fck�����������Ï��������������fixed-factor-clock�����������—���@��������*�����������5��������������`������gpio6_dbck@1000���������Ï��������������ti,gate-clock������������—���`���������“�����������Ü��������������������gpio5_dbck@1000���������Ï��������������ti,gate-clock������������—���`���������“�����������Ü��������������Ž������gpio4_dbck@1000���������Ï��������������ti,gate-clock������������—���`���������“�����������Ü��������������������gpio3_dbck@1000���������Ï��������������ti,gate-clock������������—���`���������“�����������Ü��������������������gpio2_dbck@1000���������Ï��������������ti,gate-clock������������—���`���������“�����������Ü��� �����������‘������wdt3_fck@1000�����������Ï��������������ti,wait-gate-clock�����������—���`���������“�����������Ü��������������’������per_l4_ick����������Ï��������������fixed-factor-clock�����������—���?��������*�����������5��������������a������gpio6_ick@1010����������Ï��������������ti,omap3-interface-clock�������������—���a���������“����������Ü��������������“������gpio5_ick@1010����������Ï��������������ti,omap3-interface-clock�������������—���a���������“����������Ü��������������”������gpio4_ick@1010����������Ï��������������ti,omap3-interface-clock�������������—���a���������“����������Ü��������������•������gpio3_ick@1010����������Ï��������������ti,omap3-interface-clock�������������—���a���������“����������Ü��������������–������gpio2_ick@1010����������Ï��������������ti,omap3-interface-clock�������������—���a���������“����������Ü��� �����������—������wdt3_ick@1010�����������Ï��������������ti,omap3-interface-clock�������������—���a���������“����������Ü��������������˜������uart3_ick@1010����������Ï��������������ti,omap3-interface-clock�������������—���a���������“����������Ü��������������™������uart4_ick@1010����������Ï��������������ti,omap3-interface-clock�������������—���a���������“����������Ü��������������š������gpt9_ick@1010�����������Ï��������������ti,omap3-interface-clock�������������—���a���������“����������Ü��� �����������›������gpt8_ick@1010�����������Ï��������������ti,omap3-interface-clock�������������—���a���������“����������Ü��� �����������œ������gpt7_ick@1010�����������Ï��������������ti,omap3-interface-clock�������������—���a���������“����������Ü��������������������gpt6_ick@1010�����������Ï��������������ti,omap3-interface-clock�������������—���a���������“����������Ü��������������ž������gpt5_ick@1010�����������Ï��������������ti,omap3-interface-clock�������������—���a���������“����������Ü��������������Ÿ������gpt4_ick@1010�����������Ï��������������ti,omap3-interface-clock�������������—���a���������“����������Ü�������������� ������gpt3_ick@1010�����������Ï��������������ti,omap3-interface-clock�������������—���a���������“����������Ü��������������¡������gpt2_ick@1010�����������Ï��������������ti,omap3-interface-clock�������������—���a���������“����������Ü��������������¢������mcbsp2_ick@1010���������Ï��������������ti,omap3-interface-clock�������������—���a���������“����������Ü���������������£������mcbsp3_ick@1010���������Ï��������������ti,omap3-interface-clock�������������—���a���������“����������Ü��������������¤������mcbsp4_ick@1010���������Ï��������������ti,omap3-interface-clock�������������—���a���������“����������Ü��������������¥������mcbsp2_gate_fck@1000������������Ï��������������ti,composite-gate-clock����������—�����������Ü�������������“��������������������mcbsp3_gate_fck@1000������������Ï��������������ti,composite-gate-clock����������—�����������Ü������������“��������������������mcbsp4_gate_fck@1000������������Ï��������������ti,composite-gate-clock����������—�����������Ü������������“��������������������emu_src_mux_ck@1140���������Ï���������� ����ti,mux-clock�������������—������b���c���d���������“��@�����������e������emu_src_ck����������Ï��������������ti,clkdm-gate-clock����������—���e�����������f������pclk_fck@1140�����������Ï��������������ti,divider-clock�������������—���f��������Ü�����������������������“��@���������������pclkx2_fck@1140���������Ï��������������ti,divider-clock�������������—���f��������Ü�����������������������“��@���������������atclk_fck@1140����������Ï��������������ti,divider-clock�������������—���f��������Ü�����������������������“��@���������������traceclk_src_fck@1140�����������Ï���������� ����ti,mux-clock�������������—������b���c���d��������Ü������������“��@�����������g������traceclk_fck@1140�����������Ï��������������ti,divider-clock�������������—���g��������Ü�����������������������“��@���������������secure_32k_fck����������Ï��������������fixed-clock���������ø��€������������h������gpt12_fck�����������Ï��������������fixed-factor-clock�����������—���h��������*�����������5���������wdt1_fck������������Ï��������������fixed-factor-clock�����������—���h��������*�����������5���������security_l4_ick2������������Ï��������������fixed-factor-clock�����������—���?��������*�����������5��������������i������aes1_ick@a14������������Ï��������������ti,omap3-interface-clock�������������—���i��������Ü������������“�� ������rng_ick@a14���������Ï��������������ti,omap3-interface-clock�������������—���i���������“�� ��������Ü���������sha11_ick@a14�����������Ï��������������ti,omap3-interface-clock�������������—���i���������“�� ��������Ü���������des1_ick@a14������������Ï��������������ti,omap3-interface-clock�������������—���i���������“�� ��������Ü����������cam_mclk@f00������������Ï��������������ti,gate-clock������������—���j��������Ü�������������“������������p������cam_ick@f10���������Ï����������!����ti,omap3-no-wait-interface-clock�������������—���?���������“����������Ü���������������Ú������csi2_96m_fck@f00������������Ï��������������ti,gate-clock������������—������������“�����������Ü��������������Û������security_l3_ick���������Ï��������������fixed-factor-clock�����������—���>��������*�����������5��������������k������pka_ick@a14���������Ï��������������ti,omap3-interface-clock�������������—���k���������“�� ��������Ü���������icr_ick@a10���������Ï��������������ti,omap3-interface-clock�������������—���J���������“�� ��������Ü���������des2_ick@a10������������Ï��������������ti,omap3-interface-clock�������������—���J���������“�� ��������Ü���������mspro_ick@a10�����������Ï��������������ti,omap3-interface-clock�������������—���J���������“�� ��������Ü���������mailboxes_ick@a10�����������Ï��������������ti,omap3-interface-clock�������������—���J���������“�� ��������Ü���������ssi_l4_ick����������Ï��������������fixed-factor-clock�����������—���?��������*�����������5��������������r������sr1_fck@c00���������Ï��������������ti,wait-gate-clock�����������—������������“�����������Ü�������������������sr2_fck@c00���������Ï��������������ti,wait-gate-clock�����������—������������“�����������Ü�������������������sr_l4_ick�����������Ï��������������fixed-factor-clock�����������—���?��������*�����������5���������dpll2_fck@40������������Ï��������������ti,divider-clock�������������—���&��������Ü�����������������������“���@��������������������l������dpll2_ck@4����������Ï��������������ti,omap3-dpll-clock����������—������l���������“������$���@���4���������™���������«���������³�����������m������dpll2_m2_ck@44����������Ï��������������ti,divider-clock�������������—���m��������������������“���D��������������������n������iva2_ck@0�����������Ï��������������ti,wait-gate-clock�����������—���n���������“������������Ü���������������Ü������modem_fck@a00�����������Ï��������������ti,omap3-interface-clock�������������—������������“�� ���������Ü��������������Ý������sad2d_ick@a10�����������Ï��������������ti,omap3-interface-clock�������������—���>���������“�� ��������Ü��������������Þ������mad2d_ick@a18�����������Ï��������������ti,omap3-interface-clock�������������—���>���������“�� ��������Ü��������������ß������mspro_fck@a00�����������Ï��������������ti,wait-gate-clock�����������—������������“�� ���������Ü���������ssi_ssr_gate_fck_3430es2@a00������������Ï���������� ����ti,composite-no-wait-gate-clock����������—�����������Ü�������������“�� ������������o������ssi_ssr_div_fck_3430es2@a40���������Ï��������������ti,composite-divider-clock�����������—�����������Ü������������“�� @������$��Ç�����������������������������������������p������ssi_ssr_fck_3430es2���������Ï��������������ti,composite-clock�����������—���o���p�����������q������ssi_sst_fck_3430es2���������Ï��������������fixed-factor-clock�����������—���q��������*�����������5�������������������hsotgusb_ick_3430es2@a10������������Ï����������"����ti,omap3-hsotgusb-interface-clock������������—���I���������“�� ��������Ü��������������‹������ssi_ick_3430es2@a10���������Ï��������������ti,omap3-ssi-interface-clock�������������—���r���������“�� ��������Ü��������������������usim_gate_fck@c00�����������Ï��������������ti,composite-gate-clock����������—���E��������Ü��� ���������“��������������}������sys_d2_ck�����������Ï��������������fixed-factor-clock�����������—�����������*�����������5��������������t������omap_96m_d2_fck���������Ï��������������fixed-factor-clock�����������—���E��������*�����������5��������������u������omap_96m_d4_fck���������Ï��������������fixed-factor-clock�����������—���E��������*�����������5��������������v������omap_96m_d8_fck���������Ï��������������fixed-factor-clock�����������—���E��������*�����������5��������������w������omap_96m_d10_fck������������Ï��������������fixed-factor-clock�����������—���E��������*�����������5��� �����������x������dpll5_m2_d4_ck����������Ï��������������fixed-factor-clock�����������—���s��������*�����������5��������������y������dpll5_m2_d8_ck����������Ï��������������fixed-factor-clock�����������—���s��������*�����������5��������������z������dpll5_m2_d16_ck���������Ï��������������fixed-factor-clock�����������—���s��������*�����������5��������������{������dpll5_m2_d20_ck���������Ï��������������fixed-factor-clock�����������—���s��������*�����������5��������������|������usim_mux_fck@c40������������Ï��������������ti,composite-mux-clock��������(���—������t���u���v���w���x���y���z���{���|��������Ü������������“��@��������������������~������usim_fck������������Ï��������������ti,composite-clock�����������—���}���~������usim_ick@c10������������Ï��������������ti,omap3-interface-clock�������������—���N���������“����������Ü��� �����������¯������dpll5_ck@d04������������Ï��������������ti,omap3-dpll-clock����������—���������������“�� �� $�� L�� 4���������™���������«�����������������dpll5_m2_ck@d50���������Ï��������������ti,divider-clock�������������—�����������������������“�� P��������������������s������sgx_gate_fck@b00������������Ï��������������ti,composite-gate-clock����������—���&��������Ü������������“��������������‡������core_d3_ck����������Ï��������������fixed-factor-clock�����������—���&��������*�����������5��������������€������core_d4_ck����������Ï��������������fixed-factor-clock�����������—���&��������*�����������5��������������������core_d6_ck����������Ï��������������fixed-factor-clock�����������—���&��������*�����������5��������������‚������omap_192m_alwon_fck���������Ï��������������fixed-factor-clock�����������—���"��������*�����������5��������������ƒ������core_d2_ck����������Ï��������������fixed-factor-clock�����������—���&��������*�����������5��������������„������sgx_mux_fck@b40���������Ï��������������ti,composite-mux-clock�������� ���—���€������‚���*���ƒ���„���…���†���������“��@�����������ˆ������sgx_fck���������Ï��������������ti,composite-clock�����������—���‡���ˆ������sgx_ick@b10���������Ï��������������ti,wait-gate-clock�����������—���>���������“����������Ü���������������à������cpefuse_fck@a08���������Ï��������������ti,gate-clock������������—������������“�� ��������Ü���������������Ô������ts_fck@a08����������Ï��������������ti,gate-clock������������—���@���������“�� ��������Ü��������������Õ������usbtll_fck@a08����������Ï��������������ti,wait-gate-clock�����������—���s���������“�� ��������Ü��������������Ö������usbtll_ick@a18����������Ï��������������ti,omap3-interface-clock�������������—���J���������“�� ��������Ü��������������×������mmchs3_ick@a10����������Ï��������������ti,omap3-interface-clock�������������—���J���������“�� ��������Ü��������������Ø������mmchs3_fck@a00����������Ï��������������ti,wait-gate-clock�����������—������������“�� ���������Ü��������������Ù������dss1_alwon_fck_3430es2@e00����������Ï��������������ti,dss-gate-clock������������—���‰��������Ü�������������“������������p�����������³������dss_ick_3430es2@e10���������Ï��������������ti,omap3-dss-interface-clock�������������—���?���������“����������Ü���������������´������usbhost_120m_fck@1400�����������Ï��������������ti,gate-clock������������—���s���������“�����������Ü��������������á������usbhost_48m_fck@1400������������Ï��������������ti,dss-gate-clock������������—���0���������“�����������Ü���������������â������usbhost_ick@1410������������Ï��������������ti,omap3-dss-interface-clock�������������—���?���������“����������Ü���������������ã������uart4_fck@1000����������Ï��������������ti,wait-gate-clock�����������—���O���������“�����������Ü��������������¦���������clockdomains�������core_l3_clkdm�������������ti,clockdomain�����������—���Š���‹������dpll3_clkdm�����������ti,clockdomain�����������—���������dpll1_clkdm�����������ti,clockdomain�����������—���������per_clkdm�������������ti,clockdomain��������l���—���Œ������Ž���������‘���’���“���”���•���–���—���˜���™���š���›���œ������ž���Ÿ��� ���¡���¢���£���¤���¥���¦������emu_clkdm�������������ti,clockdomain�����������—���f������dpll4_clkdm�����������ti,clockdomain�����������—���������wkup_clkdm������������ti,clockdomain��������$���—���§���¨���©���ª���«���¬������®���¯������dss_clkdm�������������ti,clockdomain�����������—���°���±���²���³���´������core_l4_clkdm�������������ti,clockdomain��������”���—���µ���¶���·���¸���¹���º���»���¼���½���¾���¿���À���Á���Â���Ã���Ä���Å���Æ���Ç���È���É���Ê���Ë���Ì���Í���Î���Ï���Ð���Ñ���Ò���Ó���Ô���Õ���Ö���×���Ø���Ù������cam_clkdm�������������ti,clockdomain�����������—���Ú���Û������iva2_clkdm������������ti,clockdomain�����������—���Ü������dpll2_clkdm�����������ti,clockdomain�����������—���m������d2d_clkdm�������������ti,clockdomain�����������—���Ý���Þ���ß������dpll5_clkdm�����������ti,clockdomain�����������—���������sgx_clkdm�������������ti,clockdomain�����������—���à������usbhost_clkdm�������������ti,clockdomain�����������—���á���â���ã������������counter@48320000��������������ti,omap-counter32k�����������“H2����� ���������Ôcounter_32k�������interrupt-controller@48200000�������������ti,omap3-intc���������������������ô������������“H ����������������������dma-controller@48056000�������"����ti,omap3630-sdma�ti,omap3430-sdma������������“H`�������������É������ ��������������Ó�����������Þ��� ��������ë���`���������Ôdma������������������gpio@48310000�������������ti,omap3-gpio������������“H1��������������É������������Ôgpio1������������ø��������� �����������������������������ô�������������������gpio@49050000�������������ti,omap3-gpio������������“I��������������É������������Ôgpio2������������ �����������������������������ô�������������������gpio@49052000�������������ti,omap3-gpio������������“I �������������É������������Ôgpio3������������ �����������������������������ô���������gpio@49054000�������������ti,omap3-gpio������������“I@�������������É��� ���������Ôgpio4������������ �����������������������������ô���������gpio@49056000�������������ti,omap3-gpio������������“I`�������������É���!���������Ôgpio5������������ �����������������������������ô��������������÷������gpio@49058000�������������ti,omap3-gpio������������“I€�������������É���"���������Ôgpio6������������ �����������������������������ô������������� ������serial@4806a000�����������ti,omap3-uart������������“H ��� ���������&������H��������é������1������2��������îtx�rx������������Ôuart1�����������øÜl���������Udefault���������c���ä������serial@4806c000�����������ti,omap3-uart������������“HÀ������������&������I��������é������3������4��������îtx�rx������������Ôuart2�����������øÜl���������Udefault���������c���å������serial@49020000�����������ti,omap3-uart������������“I�������������&������J��������é������5������6��������îtx�rx������������Ôuart3�����������øÜl���������Udefault���������c���æ������i2c@48070000���������� ����ti,omap3-i2c�������������“H�����€���������É���8��������é��������������������îtx�rx������������������������+�������������Ôi2c1������������Udefault���������c���ç��������ø�'¬@���twl@48�����������“���H���������É�������������������������ti,twl4030��������������������ô�����������Udefault���������c���è���é���audio�������������ti,twl4030-audio�������codec������������rtc�����������ti,twl4030-rtc�����������É���������bci�����������ti,twl4030-bci�����������É��� �����������:���ê��������H���ë�����������Tvac�������watchdog��������������ti,twl4030-wdt��������regulator-vaux1�����������ti,twl4030-vaux1����������regulator-vaux2�����������ti,twl4030-vaux2����������regulator-vaux3�����������ti,twl4030-vaux3����������regulator-vaux4�����������ti,twl4030-vaux4����������regulator-vdd1������������ti,twl4030-vdd1���������Ÿ� 'À��������·� ������regulator-vdac������������ti,twl4030-vdac���������Ÿ�w@��������·�w@������regulator-vio�������������ti,twl4030-vio��������regulator-vintana1������������ti,twl4030-vintana1�������regulator-vintana2������������ti,twl4030-vintana2�������regulator-vintdig�������������ti,twl4030-vintdig��������regulator-vmmc1�����������ti,twl4030-vmmc1������������Ÿ�:��������·�0°�����������ñ������regulator-vmmc2�����������ti,twl4030-vmmc2������������Ÿ�:��������·�0°������regulator-vusb1v5�������������ti,twl4030-vusb1v5�������������ì������regulator-vusb1v8�������������ti,twl4030-vusb1v8�������������í������regulator-vusb3v1�������������ti,twl4030-vusb3v1�������������ê������regulator-vpll1�����������ti,twl4030-vpll1����������regulator-vpll2�����������ti,twl4030-vpll2������������Ÿ�w@��������·�w@������regulator-vsim������������ti,twl4030-vsim���������Ÿ�w@��������·�-ÆÀ�����������ò������gpio��������������ti,twl4030-gpio���������� �����������������������������ô������������e�����������ó������twl4030-usb�����������ti,twl4030-usb�����������É��� �����������q���ì�����������í�����������ê��������›�����������¤��������������������pwm�����������ti,twl4030-pwm����������¯���������pwmled������������ti,twl4030-pwmled�����������¯���������pwrbutton�������������ti,twl4030-pwrbutton�������������É���������keypad������������ti,twl4030-keypad������������É�����������º�����������Ê���������madc��������������ti,twl4030-madc����������É�����������Ý��������������ë������������i2c@48072000���������� ����ti,omap3-i2c�������������“H ����€���������É���9��������é��������������������îtx�rx������������������������+�������������Ôi2c2���������� ��ïdisabled����������i2c@48060000���������� ����ti,omap3-i2c�������������“H�����€���������É���=��������é��������������������îtx�rx������������������������+�������������Ôi2c3������������Udefault���������c���î������mailbox@48094000��������������ti,omap3-mailbox�������������Ômailbox����������“H @�������������É�����������ö����������������������������dsp���������&��������������������1��������������������spi@48098000��������������ti,omap2-mcspi�����������“H €�������������É���A���������������������+�������������Ômcspi1����������<���������@��é������#������$������%������&������'������(������)������*������ ��îtx0�rx0�tx1�rx1�tx2�rx2�tx3�rx3�������spi@4809a000��������������ti,omap2-mcspi�����������“H �������������É���B���������������������+�������������Ômcspi2����������<��������� ��é������+������,������-������.��������îtx0�rx0�tx1�rx1�������spi@480b8000��������������ti,omap2-mcspi�����������“H€�������������É���[���������������������+�������������Ômcspi3����������<��������� ��é��������������������������������îtx0�rx0�tx1�rx1�������spi@480ba000��������������ti,omap2-mcspi�����������“H �������������É���0���������������������+�������������Ômcspi4����������<�����������é������F������G��������îtx0�rx0�������1w@480b2000�����������ti,omap3-1w����������“H �������������É���:���������Ôhdq1w���������mmc@4809c000��������������ti,omap3-hsmmc�����������“H À�������������É���S���������Ômmc1�������������J��������é������=������>��������îtx�rx�����������W���ï��������Udefault���������c���ð��������d���ñ��������p���ò��������€�����������Š���ó�������������mmc@480b4000��������������ti,omap3-hsmmc�����������“H@�������������É���V���������Ômmc2������������é������/������0��������îtx�rx�����������Udefault���������c���ô���õ��������d���ö��������€������������“���������������������+�������wlcore@2���������� ����ti,wl1835������������“���������������÷���������É���������������mmc@480ad000��������������ti,omap3-hsmmc�����������“H Ð�������������É���^���������Ômmc3������������é������M������N��������îtx�rx��������� ��ïdisabled����������mmu@480bd400������������¡��������������ti,omap2-iommu�����������“HÔ����€���������É������������Ômmu_isp���������®�������������������mmu@5d000000������������¡��������������ti,omap2-iommu�����������“]������€���������É������������Ômmu_iva������� ��ïdisabled����������wdt@48314000���������� ����ti,omap3-wdt�������������“H1@����€������ ���Ôwd_timer2���������mcbsp@48074000������������ti,omap3-mcbsp�����������“H@����ÿ��������¾mpu����������É������;���<������ ��Ècommon�tx�rx������������Ø���€���������Ômcbsp1����������é������������ ��������îtx�rx������������—���ø���������žfck������� ��ïdisabled����������mcbsp@49022000������������ti,omap3-mcbsp�����������“I ����ÿI€����ÿ������ ��¾mpu�sidetone�������������É������>���?�����������Ècommon�tx�rx�sidetone�����������Ø������������Ômcbsp2�mcbsp2_sidetone����������é������!������"��������îtx�rx������������—���ù���£���������žfck�ick���������ïokay������������Udefault���������c���ú���������� ������mcbsp@49024000������������ti,omap3-mcbsp�����������“I@����ÿI ����ÿ������ ��¾mpu�sidetone�������������É������Y���Z�����������Ècommon�tx�rx�sidetone�����������Ø���€���������Ômcbsp3�mcbsp3_sidetone����������é��������������������îtx�rx������������—���û���¤���������žfck�ick������� ��ïdisabled����������mcbsp@49026000������������ti,omap3-mcbsp�����������“I`����ÿ��������¾mpu����������É������6���7������ ��Ècommon�tx�rx������������Ø���€���������Ômcbsp4����������é��������������������îtx�rx������������—���ü���������žfck���������ç���������� ��ïdisabled����������mcbsp@48096000������������ti,omap3-mcbsp�����������“H `����ÿ��������¾mpu����������É������Q���R������ ��Ècommon�tx�rx������������Ø���€���������Ômcbsp5����������é��������������������îtx�rx������������—���ý���������žfck������� ��ïdisabled����������sham@480c3000�������������ti,omap3-sham������������Ôsham�������������“H0����d���������É���1��������é������E��������îrx��������timer@48318000������������ti,omap3430-timer������������“H1€�������������É���%���������Ôtimer1�����������ø������timer@49032000������������ti,omap3430-timer������������“I �������������É���&���������Ôtimer2��������timer@49034000������������ti,omap3430-timer������������“I@�������������É���'���������Ôtimer3��������timer@49036000������������ti,omap3430-timer������������“I`�������������É���(���������Ôtimer4��������timer@49038000������������ti,omap3430-timer������������“I€�������������É���)���������Ôtimer5�����������������timer@4903a000������������ti,omap3430-timer������������“I �������������É���*���������Ôtimer6�����������������timer@4903c000������������ti,omap3430-timer������������“IÀ�������������É���+���������Ôtimer7�����������������timer@4903e000������������ti,omap3430-timer������������“Ià�������������É���,���������Ôtimer8��������������������������timer@49040000������������ti,omap3430-timer������������“I��������������É���-���������Ôtimer9�����������������timer@48086000������������ti,omap3430-timer������������“H`�������������É���.���������Ôtimer10����������������timer@48088000������������ti,omap3430-timer������������“H€�������������É���/���������Ôtimer11����������������timer@48304000������������ti,omap3430-timer������������“H0@�������������É���_���������Ôtimer12����������ø���������!������usbhstll@48062000��������� ����ti,usbhs-tll�������������“H �������������É���N���������Ôusb_tll_hs��������usbhshost@48064000������������ti,usbhs-host������������“H@�������������Ôusb_host_hs����������������������+�������������Þ������ ��1ehci-phy�������ohci@48064400�������������ti,ohci-omap3������������“HD�������������É���L���������<������ehci@48064800��������� ����ti,ehci-omap�������������“HH�������������É���M��������T�������þ���������gpmc@6e000000�������������ti,omap3430-gpmc�������������Ôgpmc�������������“n�����Ð���������É�����������é��������������îrxtx������������Y�����������e������������������������+���������������������ô������������ �������������������Udefault���������c���ÿ���������Þ��������0��������������������nand@0,0��������������ti,omap2-nand������������“��������������������������������É�����������������������wmicron,mt29c4g96maz���������†�����������•�����������§bch8������������·������������È������������Ö���,��������è���,��������ú����������� ���"�����������,��������/���(��������>���6��������M���@��������\���R��������m���R��������~���(���������������������������������+�����������ïokay����������onenand@0,0�����������ti,omap2-onenand�������������“��������������������¨���������·��������Ç������������Ù���������é���������ù��������•����������� �����������È������������Ö���`��������è���`��������ú������������ ���������������������������������>���`��������*������������/���`��������\���r��������m���r��������M���Z��������8�����������R������������i������������ƒ������������›����������������������~���Z��������·��.à���������������������+��������� ��ïdisabled�������������usb_otg_hs@480ab000�����������ti,omap3-musb������������“H °�������������É���\���]��������Èmc�dma�����������Ôusb_otg_hs����������²�����������½�����������Å�����������Î������������Ý����������T�������� ��åusb2-phy������������Ÿ�����������ï���2������dss@48050000���������� ����ti,omap3-dss�������������“H����������� ��ïdisabled���������� ���Ôdss_core�������������—���³���������žfck����������������������+�������������Þ���dispc@48050400������������ti,omap3-dispc�����������“H�������������É��������� ���Ôdss_dispc������������—���³���������žfck�������encoder@4804fc00���������� ����ti,omap3-dsi�������������“Hü����Hþ����@Hÿ���� ��������¾proto�phy�pll������������É��������� ��ïdisabled���������� ���Ôdss_dsi1�������������—���³���²���������žfck�sys_clk�������encoder@48050800��������������ti,omap3-rfbi������������“H���������� ��ïdisabled���������� ���Ôdss_rfbi�������������—���³���´���������žfck�ick�������encoder@48050c00��������������ti,omap3-venc������������“H���������� ��ïdisabled���������� ���Ôdss_venc�������������—���°���±���������žfck�tv_dac_clk�����������ssi-controller@48058000������� ����ti,omap3-ssi�������������Ôssi���������ïok�����������“H€����H������������¾sys�gdd����������É���G��������Ègdd_mpu����������������������+�������������Þ���������—���q���������� ���žssi_ssr_fck�ssi_sst_fck�ssi_ick����ssi-port@4805a000�������������ti,omap3-ssi-port������������“H ����H¨������������¾tx�rx������������É���C���D������ssi-port@4805b000�������������ti,omap3-ssi-port������������“H°����H¸������������¾tx�rx������������É���E���F���������serial@49042000�����������ti,omap3-uart������������“I �������������É���P��������é������Q������R��������îtx�rx������������Ôuart4�����������øÜl�������regulator-abb-mpu��������� ����ti,abb-v1�����������abb_mpu_iva�����������������������+�������������“H0rð���H0h�����������¾base-address�int-address������������õ������������—�������������������������������`��/�s���������������������O€���������������������7È���������������������û�������������������������pinmux@480025a0������� ����ti,omap3-padconf�pinctrl-single����������“H�% ���\���������������������+�������������å������������ô�������������������������������8��ÿ��������Udefault���������c�����pinmux_hsusb2_core2_pins����������0��m���P������R������T�����V�����X�����Z������������������pinmux_leds_core2_pins����������m���@����������������������isp@480bc000���������� ����ti,omap3-isp�������������“HÀ���üHØ�������������É�����������;����������‰�����ð��������B�����������Ï������ports������������������������+�������������bandgap@48002524�������������“H�%$�������������ti,omap36xx-bandgap���������N��������������������target-module@480cb000������������ti,sysc-omap3630-sr�ti,sysc����������Ôsmartreflex_core�������������“H°8�����������¾sysc������������d�����������q�������������������—�����������žfck����������������������+������������Þ����H°�������smartreflex@0�������������ti,omap3-smartreflex-core������������“����������������É������������target-module@480c9000������������ti,sysc-omap3630-sr�ti,sysc����������Ôsmartreflex_mpu_iva����������“H8�����������¾sysc������������d�����������q�������������������—�����������žfck����������������������+������������Þ����H�������smartreflex@480c9000��������������ti,omap3-smartreflex-mpu-iva�������������“����������������É���������������thermal-zones������cpu_thermal������������ú��������•��è��������£������N ��������°���������������memory@80000000����������‡memory�����������“€��� ���������sound�������������ti,omap-twl4030���������Àigep2�����������É�� ������regulator-vdd33�����������regulator-fixed���������vdd33������������Ò������gpio_leds��������� ����gpio-leds�����������Udefault���������c�� �����user0�����������æomap3:red:user0������������ó��������������ìoff�������user1�����������æomap3:green:user1��������������ó��������������ìoff�������user2�����������æomap3:red:user1�������������������������ìoff�������boot������������æomap3:green:boot�������������� ���������������ìon�����������hsusb2_phy������������usb-nop-xceiv�����������ú����������������¤���������������þ������regulator-lbep5clwmc-wlen�������������regulator-fixed���������regulator-lbep5clwmc-wlen�����������Ÿ�2Z ��������·�2Z �������� ���÷���������������� �����������ö��������� compatible�interrupt-parent�#address-cells�#size-cells�model�stdout-path�i2c0�i2c1�i2c2�mmc0�mmc1�mmc2�serial0�serial1�serial2�serial3�device_type�reg�clocks�clock-names�clock-latency�operating-points�interrupts�ti,hwmods�ranges�#pinctrl-cells�#interrupt-cells�interrupt-controller�pinctrl-single,register-width�pinctrl-single,function-mask�pinctrl-names�pinctrl-0�pinctrl-single,pins�phandle�syscon�regulator-name�regulator-min-microvolt�regulator-max-microvolt�#clock-cells�ti,bit-shift�dmas�dma-names�clock-frequency�ti,max-div�ti,index-starts-at-one�clock-mult�clock-div�ti,set-bit-to-disable�ti,clock-mult�ti,clock-div�ti,set-rate-parent�ti,index-power-of-two�ti,low-power-stop�ti,lock�ti,low-power-bypass�ti,dividers�#dma-cells�dma-channels�dma-requests�ti,gpio-always-on�gpio-controller�#gpio-cells�interrupts-extended�bci3v1-supply�io-channels�io-channel-names�ti,use-leds�usb1v5-supply�usb1v8-supply�usb3v1-supply�usb_mode�#phy-cells�#pwm-cells�keypad,num-rows�keypad,num-columns�#io-channel-cells�status�#mbox-cells�ti,mbox-num-users�ti,mbox-num-fifos�ti,mbox-tx�ti,mbox-rx�ti,spi-num-cs�ti,dual-volt�pbias-supply�vmmc-supply�vmmc_aux-supply�bus-width�cd-gpios�non-removable�#iommu-cells�ti,#tlb-entries�reg-names�interrupt-names�ti,buffer-size�#sound-dai-cells�ti,timer-alwon�ti,timer-dsp�ti,timer-pwm�ti,timer-secure�port2-mode�remote-wakeup-connected�phys�gpmc,num-cs�gpmc,num-waitpins�linux,mtd-name�nand-bus-width�gpmc,device-width�ti,nand-ecc-opt�gpmc,sync-clk-ps�gpmc,cs-on-ns�gpmc,cs-rd-off-ns�gpmc,cs-wr-off-ns�gpmc,adv-on-ns�gpmc,adv-rd-off-ns�gpmc,adv-wr-off-ns�gpmc,we-off-ns�gpmc,oe-off-ns�gpmc,access-ns�gpmc,rd-cycle-ns�gpmc,wr-cycle-ns�gpmc,wr-access-ns�gpmc,wr-data-mux-bus-ns�gpmc,sync-read�gpmc,sync-write�gpmc,burst-length�gpmc,burst-wrap�gpmc,burst-read�gpmc,burst-write�gpmc,mux-add-data�gpmc,oe-on-ns�gpmc,we-on-ns�gpmc,page-burst-access-ns�gpmc,bus-turnaround-ns�gpmc,cycle2cycle-delay-ns�gpmc,wait-monitoring-ns�gpmc,clk-activation-ns�multipoint�num-eps�ram-bits�interface-type�usb-phy�phy-names�power�ti,tranxdone-status-mask�ti,settling-time�ti,clock-cycles�ti,abb_info�iommus�ti,phy-type�#thermal-sensor-cells�ti,sysc-mask�ti,sysc-sidle�polling-delay-passive�polling-delay�coefficients�thermal-sensors�ti,model�ti,mcbsp�regulator-always-on�label�default-state�reset-gpios�gpio�enable-active-high�