Ð
þí��ú,���8��ð$���(������������
��ïì�����������������������������D����gumstix,omap3-overo-palo35�gumstix,omap3-overo�ti,omap3430�ti,omap3����������������������������������+���������!���7OMAP35xx Gumstix Overo on Palo35�������chosen��������aliases����������=/ocp@68000000/i2c@48070000�����������B/ocp@68000000/i2c@48072000�����������G/ocp@68000000/i2c@48060000�����������L/ocp@68000000/mmc@4809c000�����������Q/ocp@68000000/mmc@480b4000�����������V/ocp@68000000/mmc@480ad000�����������[/ocp@68000000/serial@4806a000������������c/ocp@68000000/serial@4806c000������������k/ocp@68000000/serial@49020000���������%���s/ocp@68000000/spi@48098000/display@1����������cpus�������������������������+�������cpu@0�������������arm,cortex-a8������������|cpu����������ˆ�������������Œ������������“cpu����������Ÿ�“à������(���­�èH�à˜�А�g8�¡ �O€�dp�`ð�	'À�™p���������pmu@54000000��������������arm,cortex-a8-pmu������������ˆT����€�����������¾������������Édebugss�������soc�����������ti,omap-infra������mpu�������
����ti,omap3-mpu�������������Émpu�������iva�������
����ti,iva2.2������������Éiva����dsp�������
����ti,omap3-c64����������������ocp@68000000��������������ti,omap3-l3-smx�simple-bus�����������ˆh���������������¾���	���
���������������������+�������������Ó���������Él3_main����l4@48000000�����������ti,omap3-l4-core�simple-bus����������������������+������������Ó����H���������scm@2000��������������ti,omap3-scm�simple-bus����������ˆ�� ��� ����������������������+������������Ó������ ��� ����pinmux@30��������� ����ti,omap3-padconf�pinctrl-single����������ˆ���0��8���������������������+�������������Ú������������é�������������ú�������������������-��ÿ��������Jdefault���������X�����������b���ä���pinmux_uart2_pins��������� ��j��<����>�����@�����B����������b���ã������pinmux_i2c1_pins������������j��Š�����Œ�����������b���æ������pinmux_mmc1_pins����������0��j��������������������������������b���ø������pinmux_mmc2_pins����������0��j��(����*����,����.����0����2����������b���ú������pinmux_w3cbw003c_pins�����������j���„�����l�����������b��������pinmux_hsusb2_pins��������@��j��¤����¦����¨����ª����¬����®����Ž����������������b���������pinmux_twl4030_pins���������j��°��A��������b���ç������pinmux_i2c3_pins������������j��’�����”�����������b���í������pinmux_uart3_pins�����������j��n�����p������������b���å������pinmux_dss_dpi_pins�������à��j���¤�������¦�������¨�������ª�������¬�������®�������°�������²�������´�������¶�������¸�������º�������¼�������¾�������À�������Â�������Ä�������Æ�������È�������Ê�������Ì�������Î�������Ð�������Ò�������Ô�������Ö�������Ø�������Ú������������b��������pinmux_lb035_pins�����������j��D�����������b���ñ������pinmux_backlight_pins�����������j��F�����������b��������pinmux_mcspi1_pins��������(��j��˜�����š�����œ�����ž����� �����������b���ð������pinmux_ads7846_pins���������j������������b���ô���������scm_conf@270��������������syscon�simple-bus������������ˆ��p��0���������������������+������������Ó������p��0��������b������pbias_regulator@2b0�����������ti,pbias-omap3�ti,pbias-omap�������������ˆ��°�����������~������pbias_mmc_omap2430����������…pbias_mmc_omap2430����������”�w@��������¬�-ÆÀ��������b���÷���������clocks�����������������������+�������mcbsp5_mux_fck@68�����������Ä��������������ti,composite-mux-clock�����������Œ��������������Ñ������������ˆ���h��������b���������mcbsp5_fck����������Ä��������������ti,composite-clock�����������Œ��������������b��������mcbsp1_mux_fck@4������������Ä��������������ti,composite-mux-clock�����������Œ��������������Ñ������������ˆ�����������b���
������mcbsp1_fck����������Ä��������������ti,composite-clock�����������Œ���	���
��������b���ý������mcbsp2_mux_fck@4������������Ä��������������ti,composite-mux-clock�����������Œ��������������Ñ������������ˆ�����������b���
������mcbsp2_fck����������Ä��������������ti,composite-clock�����������Œ������
��������b���þ������mcbsp3_mux_fck@68�����������Ä��������������ti,composite-mux-clock�����������Œ���������������ˆ���h��������b���������mcbsp3_fck����������Ä��������������ti,composite-clock�����������Œ��������������b���ÿ������mcbsp4_mux_fck@68�����������Ä��������������ti,composite-mux-clock�����������Œ��������������Ñ������������ˆ���h��������b���������mcbsp4_fck����������Ä��������������ti,composite-clock�����������Œ��������������b���������������clockdomains����������pinmux@a00�������� ����ti,omap3-padconf�pinctrl-single����������ˆ��
����\���������������������+�������������Ú������������é�������������ú�������������������-��ÿ���pinmux_twl4030_vpins���������� ��j�����������������������������������b���è���������������aes@480c5000����������
����ti,omap3-aes�������������Éaes����������ˆHP����P���������¾������������Þ������A������B��������ãtx�rx���������prm@48306000����������
����ti,omap3-prm�������������ˆH0`���@����������¾������clocks�����������������������+�������virt_16_8m_ck�����������Ä��������������fixed-clock���������í�Y���������b���������osc_sys_ck@d40����������Ä����������
����ti,mux-clock�������������Œ���������������������������ˆ��
@��������b���������sys_ck@1270���������Ä��������������ti,divider-clock�������������Œ�����������Ñ�����������ý������������ˆ��p�����������������b���������sys_clkout1@d70���������Ä��������������ti,gate-clock������������Œ������������ˆ��
p��������Ñ���������dpll3_x2_ck���������Ä��������������fixed-factor-clock�����������Œ����������������������*���������dpll3_m2x2_ck�����������Ä��������������fixed-factor-clock�����������Œ����������������������*�����������b���������dpll4_x2_ck���������Ä��������������fixed-factor-clock�����������Œ����������������������*���������corex2_fck����������Ä��������������fixed-factor-clock�����������Œ����������������������*�����������b���������wkup_l4_ick���������Ä��������������fixed-factor-clock�����������Œ����������������������*�����������b���N������corex2_d3_fck�����������Ä��������������fixed-factor-clock�����������Œ����������������������*�����������b���…������corex2_d5_fck�����������Ä��������������fixed-factor-clock�����������Œ����������������������*�����������b���†���������clockdomains�������������cm@48004000�����������ti,omap3-cm����������ˆH�@���@����clocks�����������������������+�������dummy_apb_pclk����������Ä��������������fixed-clock���������í����������omap_32k_fck������������Ä��������������fixed-clock���������í��€���������b���@������virt_12m_ck���������Ä��������������fixed-clock���������í�·���������b���������virt_13m_ck���������Ä��������������fixed-clock���������í�Æ]@��������b���������virt_19200000_ck������������Ä��������������fixed-clock���������í$ø���������b���������virt_26000000_ck������������Ä��������������fixed-clock���������팺€��������b���������virt_38_4m_ck�����������Ä��������������fixed-clock���������íIð���������b���������dpll4_ck@d00������������Ä��������������ti,omap3-dpll-per-clock����������Œ���������������ˆ��
���
 ��
D��
0��������b���������dpll4_m2_ck@d48���������Ä��������������ti,divider-clock�������������Œ�����������ý���?���������ˆ��
H�����������������b��� ������dpll4_m2x2_mul_ck�����������Ä��������������fixed-factor-clock�����������Œ��� �������������������*�����������b���!������dpll4_m2x2_ck@d00�����������Ä��������������ti,gate-clock������������Œ���!��������Ñ������������ˆ��
����������4��������b���"������omap_96m_alwon_fck����������Ä��������������fixed-factor-clock�����������Œ���"�������������������*�����������b���)������dpll3_ck@d00������������Ä��������������ti,omap3-dpll-core-clock�������������Œ���������������ˆ��
���
 ��
@��
0��������b���������dpll3_m3_ck@1140������������Ä��������������ti,divider-clock�������������Œ�����������Ñ�����������ý������������ˆ��@�����������������b���#������dpll3_m3x2_mul_ck�����������Ä��������������fixed-factor-clock�����������Œ���#�������������������*�����������b���$������dpll3_m3x2_ck@d00�����������Ä��������������ti,gate-clock������������Œ���$��������Ñ������������ˆ��
����������4��������b���%������emu_core_alwon_ck�����������Ä��������������fixed-factor-clock�����������Œ���%�������������������*�����������b���b������sys_altclk����������Ä��������������fixed-clock���������í������������b���.������mcbsp_clks����������Ä��������������fixed-clock���������í������������b���������dpll3_m2_ck@d40���������Ä��������������ti,divider-clock�������������Œ�����������Ñ�����������ý������������ˆ��
@�����������������b���������core_ck���������Ä��������������fixed-factor-clock�����������Œ����������������������*�����������b���&������dpll1_fck@940�����������Ä��������������ti,divider-clock�������������Œ���&��������Ñ�����������ý������������ˆ��	@�����������������b���'������dpll1_ck@904������������Ä��������������ti,omap3-dpll-clock����������Œ������'���������ˆ��	��	$��	@��	4��������b���������dpll1_x2_ck���������Ä��������������fixed-factor-clock�����������Œ����������������������*�����������b���(������dpll1_x2m2_ck@944�����������Ä��������������ti,divider-clock�������������Œ���(��������ý������������ˆ��	D�����������������b���<������cm_96m_fck����������Ä��������������fixed-factor-clock�����������Œ���)�������������������*�����������b���*������omap_96m_fck@d40������������Ä����������
����ti,mux-clock�������������Œ���*�����������Ñ������������ˆ��
@��������b���E������dpll4_m3_ck@e40���������Ä��������������ti,divider-clock�������������Œ�����������Ñ�����������ý��� ���������ˆ��@�����������������b���+������dpll4_m3x2_mul_ck�����������Ä��������������fixed-factor-clock�����������Œ���+�������������������*�����������b���,������dpll4_m3x2_ck@d00�����������Ä��������������ti,gate-clock������������Œ���,��������Ñ������������ˆ��
����������4��������b���-������omap_54m_fck@d40����������������������
����ti,mux-clock�������������Œ���-���.��������Ñ������������ˆ��
@��������b���8������cm_96m_d2_fck�����������Ä��������������fixed-factor-clock�����������Œ���*�������������������*�����������b���/������omap_48m_fck@d40������������Ä����������
����ti,mux-clock�������������Œ���/���.��������Ñ������������ˆ��
@��������b���0������omap_12m_fck������������Ä��������������fixed-factor-clock�����������Œ���0�������������������*�����������b���G������dpll4_m4_ck@e40���������Ä��������������ti,divider-clock�������������Œ�����������ý��� ���������ˆ��@�����������������b���1������dpll4_m4x2_mul_ck�����������Ä��������������ti,fixed-factor-clock������������Œ���1��������J�����������X������������e��������b���2������dpll4_m4x2_ck@d00�����������Ä��������������ti,gate-clock������������Œ���2��������Ñ������������ˆ��
����������4���������e��������b���‰������dpll4_m5_ck@f40���������Ä��������������ti,divider-clock�������������Œ�����������ý���?���������ˆ��@�����������������b���3������dpll4_m5x2_mul_ck�����������Ä��������������ti,fixed-factor-clock������������Œ���3��������J�����������X������������e��������b���4������dpll4_m5x2_ck@d00�����������Ä��������������ti,gate-clock������������Œ���4��������Ñ������������ˆ��
����������4���������e��������b���j������dpll4_m6_ck@1140������������Ä��������������ti,divider-clock�������������Œ�����������Ñ�����������ý���?���������ˆ��@�����������������b���5������dpll4_m6x2_mul_ck�����������Ä��������������fixed-factor-clock�����������Œ���5�������������������*�����������b���6������dpll4_m6x2_ck@d00�����������Ä��������������ti,gate-clock������������Œ���6��������Ñ������������ˆ��
����������4��������b���7������emu_per_alwon_ck������������Ä��������������fixed-factor-clock�����������Œ���7�������������������*�����������b���c������clkout2_src_gate_ck@d70���������Ä���������� ����ti,composite-no-wait-gate-clock����������Œ���&��������Ñ������������ˆ��
p��������b���9������clkout2_src_mux_ck@d70����������Ä��������������ti,composite-mux-clock�����������Œ���&������*���8���������ˆ��
p��������b���:������clkout2_src_ck����������Ä��������������ti,composite-clock�����������Œ���9���:��������b���;������sys_clkout2@d70���������Ä��������������ti,divider-clock�������������Œ���;��������Ñ�����������ý���@���������ˆ��
p���������x������mpu_ck����������Ä��������������fixed-factor-clock�����������Œ���<�������������������*�����������b���=������arm_fck@924���������Ä��������������ti,divider-clock�������������Œ���=���������ˆ��	$��������ý���������emu_mpu_alwon_ck������������Ä��������������fixed-factor-clock�����������Œ���=�������������������*�����������b���d������l3_ick@a40����������Ä��������������ti,divider-clock�������������Œ���&��������ý������������ˆ��
@�����������������b���>������l4_ick@a40����������Ä��������������ti,divider-clock�������������Œ���>��������Ñ�����������ý������������ˆ��
@�����������������b���?������rm_ick@c40����������Ä��������������ti,divider-clock�������������Œ���?��������Ñ�����������ý������������ˆ��@���������������gpt10_gate_fck@a00����������Ä��������������ti,composite-gate-clock����������Œ�����������Ñ������������ˆ��
���������b���A������gpt10_mux_fck@a40�����������Ä��������������ti,composite-mux-clock�����������Œ���@�����������Ñ������������ˆ��
@��������b���B������gpt10_fck�����������Ä��������������ti,composite-clock�����������Œ���A���B������gpt11_gate_fck@a00����������Ä��������������ti,composite-gate-clock����������Œ�����������Ñ������������ˆ��
���������b���C������gpt11_mux_fck@a40�����������Ä��������������ti,composite-mux-clock�����������Œ���@�����������Ñ������������ˆ��
@��������b���D������gpt11_fck�����������Ä��������������ti,composite-clock�����������Œ���C���D������core_96m_fck������������Ä��������������fixed-factor-clock�����������Œ���E�������������������*�����������b���������mmchs2_fck@a00����������Ä��������������ti,wait-gate-clock�����������Œ������������ˆ��
���������Ñ�����������b���´������mmchs1_fck@a00����������Ä��������������ti,wait-gate-clock�����������Œ������������ˆ��
���������Ñ�����������b���µ������i2c3_fck@a00������������Ä��������������ti,wait-gate-clock�����������Œ������������ˆ��
���������Ñ�����������b���¶������i2c2_fck@a00������������Ä��������������ti,wait-gate-clock�����������Œ������������ˆ��
���������Ñ�����������b���·������i2c1_fck@a00������������Ä��������������ti,wait-gate-clock�����������Œ������������ˆ��
���������Ñ�����������b���¸������mcbsp5_gate_fck@a00���������Ä��������������ti,composite-gate-clock����������Œ�����������Ñ���
���������ˆ��
���������b���������mcbsp1_gate_fck@a00���������Ä��������������ti,composite-gate-clock����������Œ�����������Ñ���	���������ˆ��
���������b���	������core_48m_fck������������Ä��������������fixed-factor-clock�����������Œ���0�������������������*�����������b���F������mcspi4_fck@a00����������Ä��������������ti,wait-gate-clock�����������Œ���F���������ˆ��
���������Ñ�����������b���¹������mcspi3_fck@a00����������Ä��������������ti,wait-gate-clock�����������Œ���F���������ˆ��
���������Ñ�����������b���º������mcspi2_fck@a00����������Ä��������������ti,wait-gate-clock�����������Œ���F���������ˆ��
���������Ñ�����������b���»������mcspi1_fck@a00����������Ä��������������ti,wait-gate-clock�����������Œ���F���������ˆ��
���������Ñ�����������b���¼������uart2_fck@a00�����������Ä��������������ti,wait-gate-clock�����������Œ���F���������ˆ��
���������Ñ�����������b���½������uart1_fck@a00�����������Ä��������������ti,wait-gate-clock�����������Œ���F���������ˆ��
������������
��������b���¾������core_12m_fck������������Ä��������������fixed-factor-clock�����������Œ���G�������������������*�����������b���H������hdq_fck@a00���������Ä��������������ti,wait-gate-clock�����������Œ���H���������ˆ��
���������Ñ�����������b���¿������core_l3_ick���������Ä��������������fixed-factor-clock�����������Œ���>�������������������*�����������b���I������sdrc_ick@a10������������Ä��������������ti,wait-gate-clock�����������Œ���I���������ˆ��
��������Ñ�����������b���Š������gpmc_fck������������Ä��������������fixed-factor-clock�����������Œ���I�������������������*���������core_l4_ick���������Ä��������������fixed-factor-clock�����������Œ���?�������������������*�����������b���J������mmchs2_ick@a10����������Ä��������������ti,omap3-interface-clock�������������Œ���J���������ˆ��
��������Ñ�����������b���À������mmchs1_ick@a10����������Ä��������������ti,omap3-interface-clock�������������Œ���J���������ˆ��
��������Ñ�����������b���Á������hdq_ick@a10���������Ä��������������ti,omap3-interface-clock�������������Œ���J���������ˆ��
��������Ñ�����������b���Â������mcspi4_ick@a10����������Ä��������������ti,omap3-interface-clock�������������Œ���J���������ˆ��
��������Ñ�����������b���Ã������mcspi3_ick@a10����������Ä��������������ti,omap3-interface-clock�������������Œ���J���������ˆ��
��������Ñ�����������b���Ä������mcspi2_ick@a10����������Ä��������������ti,omap3-interface-clock�������������Œ���J���������ˆ��
��������Ñ�����������b���Å������mcspi1_ick@a10����������Ä��������������ti,omap3-interface-clock�������������Œ���J���������ˆ��
��������Ñ�����������b���Æ������i2c3_ick@a10������������Ä��������������ti,omap3-interface-clock�������������Œ���J���������ˆ��
��������Ñ�����������b���Ç������i2c2_ick@a10������������Ä��������������ti,omap3-interface-clock�������������Œ���J���������ˆ��
��������Ñ�����������b���È������i2c1_ick@a10������������Ä��������������ti,omap3-interface-clock�������������Œ���J���������ˆ��
��������Ñ�����������b���É������uart2_ick@a10�����������Ä��������������ti,omap3-interface-clock�������������Œ���J���������ˆ��
��������Ñ�����������b���Ê������uart1_ick@a10�����������Ä��������������ti,omap3-interface-clock�������������Œ���J���������ˆ��
�����������
��������b���Ë������gpt11_ick@a10�����������Ä��������������ti,omap3-interface-clock�������������Œ���J���������ˆ��
��������Ñ�����������b���Ì������gpt10_ick@a10�����������Ä��������������ti,omap3-interface-clock�������������Œ���J���������ˆ��
��������Ñ�����������b���Í������mcbsp5_ick@a10����������Ä��������������ti,omap3-interface-clock�������������Œ���J���������ˆ��
�����������
��������b���Î������mcbsp1_ick@a10����������Ä��������������ti,omap3-interface-clock�������������Œ���J���������ˆ��
��������Ñ���	��������b���Ï������omapctrl_ick@a10������������Ä��������������ti,omap3-interface-clock�������������Œ���J���������ˆ��
��������Ñ�����������b���Ð������dss_tv_fck@e00����������Ä��������������ti,gate-clock������������Œ���8���������ˆ�����������Ñ�����������b���¯������dss_96m_fck@e00���������Ä��������������ti,gate-clock������������Œ���E���������ˆ�����������Ñ�����������b���°������dss2_alwon_fck@e00����������Ä��������������ti,gate-clock������������Œ������������ˆ�����������Ñ�����������b���±������dummy_ck������������Ä��������������fixed-clock���������í����������gpt1_gate_fck@c00�����������Ä��������������ti,composite-gate-clock����������Œ�����������Ñ�������������ˆ�����������b���K������gpt1_mux_fck@c40������������Ä��������������ti,composite-mux-clock�����������Œ���@������������ˆ��@��������b���L������gpt1_fck������������Ä��������������ti,composite-clock�����������Œ���K���L������aes2_ick@a10������������Ä��������������ti,omap3-interface-clock�������������Œ���J��������Ñ������������ˆ��
��������b���Ñ������wkup_32k_fck������������Ä��������������fixed-factor-clock�����������Œ���@�������������������*�����������b���M������gpio1_dbck@c00����������Ä��������������ti,gate-clock������������Œ���M���������ˆ�����������Ñ�����������b���¦������sha12_ick@a10�����������Ä��������������ti,omap3-interface-clock�������������Œ���J���������ˆ��
��������Ñ�����������b���Ò������wdt2_fck@c00������������Ä��������������ti,wait-gate-clock�����������Œ���M���������ˆ�����������Ñ�����������b���§������wdt2_ick@c10������������Ä��������������ti,omap3-interface-clock�������������Œ���N���������ˆ����������Ñ�����������b���¨������wdt1_ick@c10������������Ä��������������ti,omap3-interface-clock�������������Œ���N���������ˆ����������Ñ�����������b���©������gpio1_ick@c10�����������Ä��������������ti,omap3-interface-clock�������������Œ���N���������ˆ����������Ñ�����������b���ª������omap_32ksync_ick@c10������������Ä��������������ti,omap3-interface-clock�������������Œ���N���������ˆ����������Ñ�����������b���«������gpt12_ick@c10�����������Ä��������������ti,omap3-interface-clock�������������Œ���N���������ˆ����������Ñ�����������b���¬������gpt1_ick@c10������������Ä��������������ti,omap3-interface-clock�������������Œ���N���������ˆ����������Ñ������������b���­������per_96m_fck���������Ä��������������fixed-factor-clock�����������Œ���)�������������������*�����������b���������per_48m_fck���������Ä��������������fixed-factor-clock�����������Œ���0�������������������*�����������b���O������uart3_fck@1000����������Ä��������������ti,wait-gate-clock�����������Œ���O���������ˆ�����������Ñ�����������b���Œ������gpt2_gate_fck@1000����������Ä��������������ti,composite-gate-clock����������Œ�����������Ñ������������ˆ�����������b���P������gpt2_mux_fck@1040�����������Ä��������������ti,composite-mux-clock�����������Œ���@������������ˆ��@��������b���Q������gpt2_fck������������Ä��������������ti,composite-clock�����������Œ���P���Q������gpt3_gate_fck@1000����������Ä��������������ti,composite-gate-clock����������Œ�����������Ñ������������ˆ�����������b���R������gpt3_mux_fck@1040�����������Ä��������������ti,composite-mux-clock�����������Œ���@�����������Ñ������������ˆ��@��������b���S������gpt3_fck������������Ä��������������ti,composite-clock�����������Œ���R���S������gpt4_gate_fck@1000����������Ä��������������ti,composite-gate-clock����������Œ�����������Ñ������������ˆ�����������b���T������gpt4_mux_fck@1040�����������Ä��������������ti,composite-mux-clock�����������Œ���@�����������Ñ������������ˆ��@��������b���U������gpt4_fck������������Ä��������������ti,composite-clock�����������Œ���T���U������gpt5_gate_fck@1000����������Ä��������������ti,composite-gate-clock����������Œ�����������Ñ������������ˆ�����������b���V������gpt5_mux_fck@1040�����������Ä��������������ti,composite-mux-clock�����������Œ���@�����������Ñ������������ˆ��@��������b���W������gpt5_fck������������Ä��������������ti,composite-clock�����������Œ���V���W������gpt6_gate_fck@1000����������Ä��������������ti,composite-gate-clock����������Œ�����������Ñ������������ˆ�����������b���X������gpt6_mux_fck@1040�����������Ä��������������ti,composite-mux-clock�����������Œ���@�����������Ñ������������ˆ��@��������b���Y������gpt6_fck������������Ä��������������ti,composite-clock�����������Œ���X���Y������gpt7_gate_fck@1000����������Ä��������������ti,composite-gate-clock����������Œ�����������Ñ������������ˆ�����������b���Z������gpt7_mux_fck@1040�����������Ä��������������ti,composite-mux-clock�����������Œ���@�����������Ñ������������ˆ��@��������b���[������gpt7_fck������������Ä��������������ti,composite-clock�����������Œ���Z���[������gpt8_gate_fck@1000����������Ä��������������ti,composite-gate-clock����������Œ�����������Ñ���	���������ˆ�����������b���\������gpt8_mux_fck@1040�����������Ä��������������ti,composite-mux-clock�����������Œ���@�����������Ñ������������ˆ��@��������b���]������gpt8_fck������������Ä��������������ti,composite-clock�����������Œ���\���]������gpt9_gate_fck@1000����������Ä��������������ti,composite-gate-clock����������Œ�����������Ñ���
���������ˆ�����������b���^������gpt9_mux_fck@1040�����������Ä��������������ti,composite-mux-clock�����������Œ���@�����������Ñ������������ˆ��@��������b���_������gpt9_fck������������Ä��������������ti,composite-clock�����������Œ���^���_������per_32k_alwon_fck�����������Ä��������������fixed-factor-clock�����������Œ���@�������������������*�����������b���`������gpio6_dbck@1000���������Ä��������������ti,gate-clock������������Œ���`���������ˆ�����������Ñ�����������b���������gpio5_dbck@1000���������Ä��������������ti,gate-clock������������Œ���`���������ˆ�����������Ñ�����������b���Ž������gpio4_dbck@1000���������Ä��������������ti,gate-clock������������Œ���`���������ˆ�����������Ñ�����������b���������gpio3_dbck@1000���������Ä��������������ti,gate-clock������������Œ���`���������ˆ�����������Ñ�����������b���������gpio2_dbck@1000���������Ä��������������ti,gate-clock������������Œ���`���������ˆ�����������Ñ���
��������b���‘������wdt3_fck@1000�����������Ä��������������ti,wait-gate-clock�����������Œ���`���������ˆ�����������Ñ�����������b���’������per_l4_ick����������Ä��������������fixed-factor-clock�����������Œ���?�������������������*�����������b���a������gpio6_ick@1010����������Ä��������������ti,omap3-interface-clock�������������Œ���a���������ˆ����������Ñ�����������b���“������gpio5_ick@1010����������Ä��������������ti,omap3-interface-clock�������������Œ���a���������ˆ����������Ñ�����������b���”������gpio4_ick@1010����������Ä��������������ti,omap3-interface-clock�������������Œ���a���������ˆ����������Ñ�����������b���•������gpio3_ick@1010����������Ä��������������ti,omap3-interface-clock�������������Œ���a���������ˆ����������Ñ�����������b���–������gpio2_ick@1010����������Ä��������������ti,omap3-interface-clock�������������Œ���a���������ˆ����������Ñ���
��������b���—������wdt3_ick@1010�����������Ä��������������ti,omap3-interface-clock�������������Œ���a���������ˆ����������Ñ�����������b���˜������uart3_ick@1010����������Ä��������������ti,omap3-interface-clock�������������Œ���a���������ˆ����������Ñ�����������b���™������uart4_ick@1010����������Ä��������������ti,omap3-interface-clock�������������Œ���a���������ˆ����������Ñ�����������b���š������gpt9_ick@1010�����������Ä��������������ti,omap3-interface-clock�������������Œ���a���������ˆ����������Ñ���
��������b���›������gpt8_ick@1010�����������Ä��������������ti,omap3-interface-clock�������������Œ���a���������ˆ����������Ñ���	��������b���œ������gpt7_ick@1010�����������Ä��������������ti,omap3-interface-clock�������������Œ���a���������ˆ����������Ñ�����������b���������gpt6_ick@1010�����������Ä��������������ti,omap3-interface-clock�������������Œ���a���������ˆ����������Ñ�����������b���ž������gpt5_ick@1010�����������Ä��������������ti,omap3-interface-clock�������������Œ���a���������ˆ����������Ñ�����������b���Ÿ������gpt4_ick@1010�����������Ä��������������ti,omap3-interface-clock�������������Œ���a���������ˆ����������Ñ�����������b��� ������gpt3_ick@1010�����������Ä��������������ti,omap3-interface-clock�������������Œ���a���������ˆ����������Ñ�����������b���¡������gpt2_ick@1010�����������Ä��������������ti,omap3-interface-clock�������������Œ���a���������ˆ����������Ñ�����������b���¢������mcbsp2_ick@1010���������Ä��������������ti,omap3-interface-clock�������������Œ���a���������ˆ����������Ñ������������b���£������mcbsp3_ick@1010���������Ä��������������ti,omap3-interface-clock�������������Œ���a���������ˆ����������Ñ�����������b���¤������mcbsp4_ick@1010���������Ä��������������ti,omap3-interface-clock�������������Œ���a���������ˆ����������Ñ�����������b���¥������mcbsp2_gate_fck@1000������������Ä��������������ti,composite-gate-clock����������Œ�����������Ñ�������������ˆ�����������b���������mcbsp3_gate_fck@1000������������Ä��������������ti,composite-gate-clock����������Œ�����������Ñ������������ˆ�����������b���������mcbsp4_gate_fck@1000������������Ä��������������ti,composite-gate-clock����������Œ�����������Ñ������������ˆ�����������b���������emu_src_mux_ck@1140���������Ä����������
����ti,mux-clock�������������Œ������b���c���d���������ˆ��@��������b���e������emu_src_ck����������Ä��������������ti,clkdm-gate-clock����������Œ���e��������b���f������pclk_fck@1140�����������Ä��������������ti,divider-clock�������������Œ���f��������Ñ�����������ý������������ˆ��@���������������pclkx2_fck@1140���������Ä��������������ti,divider-clock�������������Œ���f��������Ñ�����������ý������������ˆ��@���������������atclk_fck@1140����������Ä��������������ti,divider-clock�������������Œ���f��������Ñ�����������ý������������ˆ��@���������������traceclk_src_fck@1140�����������Ä����������
����ti,mux-clock�������������Œ������b���c���d��������Ñ������������ˆ��@��������b���g������traceclk_fck@1140�����������Ä��������������ti,divider-clock�������������Œ���g��������Ñ�����������ý������������ˆ��@���������������secure_32k_fck����������Ä��������������fixed-clock���������í��€���������b���h������gpt12_fck�����������Ä��������������fixed-factor-clock�����������Œ���h�������������������*���������wdt1_fck������������Ä��������������fixed-factor-clock�����������Œ���h�������������������*���������security_l4_ick2������������Ä��������������fixed-factor-clock�����������Œ���?�������������������*�����������b���i������aes1_ick@a14������������Ä��������������ti,omap3-interface-clock�������������Œ���i��������Ñ������������ˆ��
������rng_ick@a14���������Ä��������������ti,omap3-interface-clock�������������Œ���i���������ˆ��
��������Ñ���������sha11_ick@a14�����������Ä��������������ti,omap3-interface-clock�������������Œ���i���������ˆ��
��������Ñ���������des1_ick@a14������������Ä��������������ti,omap3-interface-clock�������������Œ���i���������ˆ��
��������Ñ����������cam_mclk@f00������������Ä��������������ti,gate-clock������������Œ���j��������Ñ�������������ˆ������������e������cam_ick@f10���������Ä����������!����ti,omap3-no-wait-interface-clock�������������Œ���?���������ˆ����������Ñ������������b���Ù������csi2_96m_fck@f00������������Ä��������������ti,gate-clock������������Œ������������ˆ�����������Ñ�����������b���Ú������security_l3_ick���������Ä��������������fixed-factor-clock�����������Œ���>�������������������*�����������b���k������pka_ick@a14���������Ä��������������ti,omap3-interface-clock�������������Œ���k���������ˆ��
��������Ñ���������icr_ick@a10���������Ä��������������ti,omap3-interface-clock�������������Œ���J���������ˆ��
��������Ñ���������des2_ick@a10������������Ä��������������ti,omap3-interface-clock�������������Œ���J���������ˆ��
��������Ñ���������mspro_ick@a10�����������Ä��������������ti,omap3-interface-clock�������������Œ���J���������ˆ��
��������Ñ���������mailboxes_ick@a10�����������Ä��������������ti,omap3-interface-clock�������������Œ���J���������ˆ��
��������Ñ���������ssi_l4_ick����������Ä��������������fixed-factor-clock�����������Œ���?�������������������*�����������b���r������sr1_fck@c00���������Ä��������������ti,wait-gate-clock�����������Œ������������ˆ�����������Ñ�����������b��������sr2_fck@c00���������Ä��������������ti,wait-gate-clock�����������Œ������������ˆ�����������Ñ�����������b��������sr_l4_ick�����������Ä��������������fixed-factor-clock�����������Œ���?�������������������*���������dpll2_fck@40������������Ä��������������ti,divider-clock�������������Œ���&��������Ñ�����������ý������������ˆ���@�����������������b���l������dpll2_ck@4����������Ä��������������ti,omap3-dpll-clock����������Œ������l���������ˆ������$���@���4���������Ž��������� ���������¨��������b���m������dpll2_m2_ck@44����������Ä��������������ti,divider-clock�������������Œ���m��������ý������������ˆ���D�����������������b���n������iva2_ck@0�����������Ä��������������ti,wait-gate-clock�����������Œ���n���������ˆ������������Ñ������������b���Û������modem_fck@a00�����������Ä��������������ti,omap3-interface-clock�������������Œ������������ˆ��
���������Ñ�����������b���Ü������sad2d_ick@a10�����������Ä��������������ti,omap3-interface-clock�������������Œ���>���������ˆ��
��������Ñ�����������b���Ý������mad2d_ick@a18�����������Ä��������������ti,omap3-interface-clock�������������Œ���>���������ˆ��
��������Ñ�����������b���Þ������mspro_fck@a00�����������Ä��������������ti,wait-gate-clock�����������Œ������������ˆ��
���������Ñ���������ssi_ssr_gate_fck_3430es2@a00������������Ä���������� ����ti,composite-no-wait-gate-clock����������Œ�����������Ñ�������������ˆ��
���������b���o������ssi_ssr_div_fck_3430es2@a40���������Ä��������������ti,composite-divider-clock�����������Œ�����������Ñ������������ˆ��
@������$��¼��������������������������������������b���p������ssi_ssr_fck_3430es2���������Ä��������������ti,composite-clock�����������Œ���o���p��������b���q������ssi_sst_fck_3430es2���������Ä��������������fixed-factor-clock�����������Œ���q�������������������*�����������b��������hsotgusb_ick_3430es2@a10������������Ä����������"����ti,omap3-hsotgusb-interface-clock������������Œ���I���������ˆ��
��������Ñ�����������b���‹������ssi_ick_3430es2@a10���������Ä��������������ti,omap3-ssi-interface-clock�������������Œ���r���������ˆ��
��������Ñ������������b��������usim_gate_fck@c00�����������Ä��������������ti,composite-gate-clock����������Œ���E��������Ñ���	���������ˆ�����������b���}������sys_d2_ck�����������Ä��������������fixed-factor-clock�����������Œ����������������������*�����������b���t������omap_96m_d2_fck���������Ä��������������fixed-factor-clock�����������Œ���E�������������������*�����������b���u������omap_96m_d4_fck���������Ä��������������fixed-factor-clock�����������Œ���E�������������������*�����������b���v������omap_96m_d8_fck���������Ä��������������fixed-factor-clock�����������Œ���E�������������������*�����������b���w������omap_96m_d10_fck������������Ä��������������fixed-factor-clock�����������Œ���E�������������������*���
��������b���x������dpll5_m2_d4_ck����������Ä��������������fixed-factor-clock�����������Œ���s�������������������*�����������b���y������dpll5_m2_d8_ck����������Ä��������������fixed-factor-clock�����������Œ���s�������������������*�����������b���z������dpll5_m2_d16_ck���������Ä��������������fixed-factor-clock�����������Œ���s�������������������*�����������b���{������dpll5_m2_d20_ck���������Ä��������������fixed-factor-clock�����������Œ���s�������������������*�����������b���|������usim_mux_fck@c40������������Ä��������������ti,composite-mux-clock��������(���Œ������t���u���v���w���x���y���z���{���|��������Ñ������������ˆ��@�����������������b���~������usim_fck������������Ä��������������ti,composite-clock�����������Œ���}���~������usim_ick@c10������������Ä��������������ti,omap3-interface-clock�������������Œ���N���������ˆ����������Ñ���	��������b���®������dpll5_ck@d04������������Ä��������������ti,omap3-dpll-clock����������Œ���������������ˆ��
��
$��
L��
4���������Ž��������� ��������b���������dpll5_m2_ck@d50���������Ä��������������ti,divider-clock�������������Œ�����������ý������������ˆ��
P�����������������b���s������sgx_gate_fck@b00������������Ä��������������ti,composite-gate-clock����������Œ���&��������Ñ������������ˆ�����������b���‡������core_d3_ck����������Ä��������������fixed-factor-clock�����������Œ���&�������������������*�����������b���€������core_d4_ck����������Ä��������������fixed-factor-clock�����������Œ���&�������������������*�����������b���������core_d6_ck����������Ä��������������fixed-factor-clock�����������Œ���&�������������������*�����������b���‚������omap_192m_alwon_fck���������Ä��������������fixed-factor-clock�����������Œ���"�������������������*�����������b���ƒ������core_d2_ck����������Ä��������������fixed-factor-clock�����������Œ���&�������������������*�����������b���„������sgx_mux_fck@b40���������Ä��������������ti,composite-mux-clock�������� ���Œ���€������‚���*���ƒ���„���…���†���������ˆ��@��������b���ˆ������sgx_fck���������Ä��������������ti,composite-clock�����������Œ���‡���ˆ������sgx_ick@b10���������Ä��������������ti,wait-gate-clock�����������Œ���>���������ˆ����������Ñ������������b���ß������cpefuse_fck@a08���������Ä��������������ti,gate-clock������������Œ������������ˆ��
��������Ñ������������b���Ó������ts_fck@a08����������Ä��������������ti,gate-clock������������Œ���@���������ˆ��
��������Ñ�����������b���Ô������usbtll_fck@a08����������Ä��������������ti,wait-gate-clock�����������Œ���s���������ˆ��
��������Ñ�����������b���Õ������usbtll_ick@a18����������Ä��������������ti,omap3-interface-clock�������������Œ���J���������ˆ��
��������Ñ�����������b���Ö������mmchs3_ick@a10����������Ä��������������ti,omap3-interface-clock�������������Œ���J���������ˆ��
��������Ñ�����������b���×������mmchs3_fck@a00����������Ä��������������ti,wait-gate-clock�����������Œ������������ˆ��
���������Ñ�����������b���Ø������dss1_alwon_fck_3430es2@e00����������Ä��������������ti,dss-gate-clock������������Œ���‰��������Ñ�������������ˆ������������e��������b���²������dss_ick_3430es2@e10���������Ä��������������ti,omap3-dss-interface-clock�������������Œ���?���������ˆ����������Ñ������������b���³������usbhost_120m_fck@1400�����������Ä��������������ti,gate-clock������������Œ���s���������ˆ�����������Ñ�����������b���à������usbhost_48m_fck@1400������������Ä��������������ti,dss-gate-clock������������Œ���0���������ˆ�����������Ñ������������b���á������usbhost_ick@1410������������Ä��������������ti,omap3-dss-interface-clock�������������Œ���?���������ˆ����������Ñ������������b���â���������clockdomains�������core_l3_clkdm�������������ti,clockdomain�����������Œ���Š���‹������dpll3_clkdm�����������ti,clockdomain�����������Œ���������dpll1_clkdm�����������ti,clockdomain�����������Œ���������per_clkdm�������������ti,clockdomain��������h���Œ���Œ������Ž���������‘���’���“���”���•���–���—���˜���™���š���›���œ������ž���Ÿ��� ���¡���¢���£���¤���¥������emu_clkdm�������������ti,clockdomain�����������Œ���f������dpll4_clkdm�����������ti,clockdomain�����������Œ���������wkup_clkdm������������ti,clockdomain��������$���Œ���¦���§���¨���©���ª���«���¬���­���®������dss_clkdm�������������ti,clockdomain�����������Œ���¯���°���±���²���³������core_l4_clkdm�������������ti,clockdomain��������”���Œ���´���µ���¶���·���¸���¹���º���»���¼���½���¾���¿���À���Á���Â���Ã���Ä���Å���Æ���Ç���È���É���Ê���Ë���Ì���Í���Î���Ï���Ð���Ñ���Ò���Ó���Ô���Õ���Ö���×���Ø������cam_clkdm�������������ti,clockdomain�����������Œ���Ù���Ú������iva2_clkdm������������ti,clockdomain�����������Œ���Û������dpll2_clkdm�����������ti,clockdomain�����������Œ���m������d2d_clkdm�������������ti,clockdomain�����������Œ���Ü���Ý���Þ������dpll5_clkdm�����������ti,clockdomain�����������Œ���������sgx_clkdm�������������ti,clockdomain�����������Œ���ß������usbhost_clkdm�������������ti,clockdomain�����������Œ���à���á���â������������counter@48320000��������������ti,omap-counter32k�����������ˆH2����� ���������Écounter_32k�������interrupt-controller@48200000�������������ti,omap3-intc�������������ú���������é������������ˆH �������������b���������dma-controller@48056000�������"����ti,omap3630-sdma�ti,omap3430-sdma������������ˆH`�������������¾������
��������������È�����������Ó��� ��������à���`���������Édma���������b���������gpio@48310000�������������ti,omap3-gpio������������ˆH1��������������¾������������Égpio1������������í���������ÿ���������������������ú���������é�����������b��������gpio@49050000�������������ti,omap3-gpio������������ˆI��������������¾������������Égpio2������������ÿ���������������������ú���������é�����������b��������gpio@49052000�������������ti,omap3-gpio������������ˆI �������������¾������������Égpio3������������ÿ���������������������ú���������é���������gpio@49054000�������������ti,omap3-gpio������������ˆI@�������������¾��� ���������Égpio4������������ÿ���������������������ú���������é�����������b���ö������gpio@49056000�������������ti,omap3-gpio������������ˆI`�������������¾���!���������Égpio5������������ÿ���������������������ú���������é�����������b���ò������gpio@49058000�������������ti,omap3-gpio������������ˆI€�������������¾���"���������Égpio6������������ÿ���������������������ú���������é�����������b��������serial@4806a000�����������ti,omap3-uart������������ˆH ��� ���������������H��������Þ������1������2��������ãtx�rx������������Éuart1�����������íÜl�������serial@4806c000�����������ti,omap3-uart������������ˆHÀ������������������I��������Þ������3������4��������ãtx�rx������������Éuart2�����������íÜl���������Jdefault���������X���ã������serial@49020000�����������ti,omap3-uart������������ˆI�������������������J���ä��n��������Þ������5������6��������ãtx�rx������������Éuart3�����������íÜl���������Jdefault���������X���å������i2c@48070000����������
����ti,omap3-i2c�������������ˆH�����€���������¾���8��������Þ��������������������ãtx�rx������������������������+�������������Éi2c1������������Jdefault���������X���æ��������í�'¬@���twl@48�����������ˆ���H���������¾�������������������������ti,twl4030������������ú���������é�����������Jdefault���������X���ç���è���audio�������������ti,twl4030-audio�������codec������������rtc�����������ti,twl4030-rtc�����������¾���������bci�����������ti,twl4030-bci�����������¾���	�����������/���é��������=���ê�����������Ivac�������watchdog��������������ti,twl4030-wdt��������regulator-vaux1�����������ti,twl4030-vaux1����������regulator-vaux2�����������ti,twl4030-vaux2����������regulator-vaux3�����������ti,twl4030-vaux3����������regulator-vaux4�����������ti,twl4030-vaux4����������regulator-vdd1������������ti,twl4030-vdd1���������”�	'À��������¬� ������regulator-vdac������������ti,twl4030-vdac���������”�w@��������¬�w@������regulator-vio�������������ti,twl4030-vio��������regulator-vintana1������������ti,twl4030-vintana1�������regulator-vintana2������������ti,twl4030-vintana2�������regulator-vintdig�������������ti,twl4030-vintdig��������regulator-vmmc1�����������ti,twl4030-vmmc1������������”�:��������¬�0°��������b���ù������regulator-vmmc2�����������ti,twl4030-vmmc2������������”�:��������¬�0°������regulator-vusb1v5�������������ti,twl4030-vusb1v5����������b���ë������regulator-vusb1v8�������������ti,twl4030-vusb1v8����������b���ì������regulator-vusb3v1�������������ti,twl4030-vusb3v1����������b���é������regulator-vpll1�����������ti,twl4030-vpll1����������regulator-vpll2�����������ti,twl4030-vpll2������������”�w@��������¬�w@���������Z������regulator-vsim������������ti,twl4030-vsim���������”�w@��������¬�-ÆÀ������gpio��������������ti,twl4030-gpio����������ÿ���������������������ú���������é������������n������twl4030-usb�����������ti,twl4030-usb�����������¾���
�����������z���ë��������ˆ���ì��������–���é��������¤�����������­������������b��������pwm�����������ti,twl4030-pwm����������¸���������pwmled������������ti,twl4030-pwmled�����������¸�����������b��������pwrbutton�������������ti,twl4030-pwrbutton�������������¾���������keypad������������ti,twl4030-keypad������������¾�����������Ã�����������Ó���������madc��������������ti,twl4030-madc����������¾�����������æ�����������b���ê������������i2c@48072000����������
����ti,omap3-i2c�������������ˆH ����€���������¾���9��������Þ��������������������ãtx�rx������������������������+�������������Éi2c2����������	��ødisabled����������i2c@48060000����������
����ti,omap3-i2c�������������ˆH�����€���������¾���=��������Þ��������������������ãtx�rx������������������������+�������������Éi2c3������������Jdefault���������X���í��������í�† ���eeprom@51�������������atmel,24c01����������ˆ���Q��������ÿ���������lis33de@1d������������st,lis33de�st,lis3lv02d����������ˆ��������������î�����������ï���������!���������3���������E��������W���
��������i���
��������{���
������������������›���������©���������¸���������Ç���������Ö���������å���������ô�����������x�����������x��������!���Œ��������0��&��������?��&��������N��î���������mailbox@48094000��������������ti,omap3-mailbox�������������Émailbox����������ˆH	@�������������¾�����������]�����������i�����������{������dsp�����������������������������˜��������������������spi@48098000��������������ti,omap2-mcspi�����������ˆH	€�������������¾���A���������������������+�������������Émcspi1����������£���������@��Þ������#������$������%������&������'������(������)������*������ ��ãtx0�rx0�tx1�rx1�tx2�rx2�tx3�rx3���������Jdefault���������X���ð���display@1�������������lgphilips,lb035q02����������±lcd35������������ˆ�����������·�¡ ���������É���������Ò��������Jdefault���������X���ñ��������Û���ò����������port�������endpoint������������è���ó��������b��������������ads7846@0�����������Jdefault���������X���ô����������ti,ads7846����������ø���õ���������ˆ������������·�ã`������������ö���������¾������������������ö���������������������������ÿ����������"������������+ÿ����������4�´����������D�ÿ�����������T���������spi@4809a000��������������ti,omap2-mcspi�����������ˆH	 �������������¾���B���������������������+�������������Émcspi2����������£��������� ��Þ������+������,������-������.��������ãtx0�rx0�tx1�rx1�������spi@480b8000��������������ti,omap2-mcspi�����������ˆH€�������������¾���[���������������������+�������������Émcspi3����������£��������� ��Þ��������������������������������ãtx0�rx0�tx1�rx1�������spi@480ba000��������������ti,omap2-mcspi�����������ˆH �������������¾���0���������������������+�������������Émcspi4����������£�����������Þ������F������G��������ãtx0�rx0�������1w@480b2000�����������ti,omap3-1w����������ˆH �������������¾���:���������Éhdq1w���������mmc@4809c000��������������ti,omap3-hsmmc�����������ˆH	À�������������¾���S���������Émmc1�������������b��������Þ������=������>��������ãtx�rx�����������o���÷��������Jdefault���������X���ø��������|���ù��������ˆ���������mmc@480b4000��������������ti,omap3-hsmmc�����������ˆH@�������������¾���V���������Émmc2������������Þ������/������0��������ãtx�rx�����������Jdefault���������X���ú��������|���û��������’���ü��������ˆ������������Ÿ���������¬������mmc@480ad000��������������ti,omap3-hsmmc�����������ˆH
Ð�������������¾���^���������Émmc3������������Þ������M������N��������ãtx�rx���������	��ødisabled����������mmu@480bd400������������º��������������ti,omap2-iommu�����������ˆHÔ����€���������¾������������Émmu_isp���������Ç�����������b��
������mmu@5d000000������������º��������������ti,omap2-iommu�����������ˆ]������€���������¾������������Émmu_iva�������	��ødisabled����������wdt@48314000����������
����ti,omap3-wdt�������������ˆH1@����€������
���Éwd_timer2���������mcbsp@48074000������������ti,omap3-mcbsp�����������ˆH@����ÿ��������×mpu����������¾������;���<������
��ácommon�tx�rx������������ñ���€���������Émcbsp1����������Þ������������ ��������ãtx�rx������������Œ���ý���������“fck�������	��ødisabled����������mcbsp@49022000������������ti,omap3-mcbsp�����������ˆI ����ÿI€����ÿ������
��×mpu�sidetone�������������¾������>���?�����������ácommon�tx�rx�sidetone�����������ñ������������Émcbsp2�mcbsp2_sidetone����������Þ������!������"��������ãtx�rx������������Œ���þ���£���������“fck�ick���������øokay������������b��������mcbsp@49024000������������ti,omap3-mcbsp�����������ˆI@����ÿI ����ÿ������
��×mpu�sidetone�������������¾������Y���Z�����������ácommon�tx�rx�sidetone�����������ñ���€���������Émcbsp3�mcbsp3_sidetone����������Þ��������������������ãtx�rx������������Œ���ÿ���¤���������“fck�ick�������	��ødisabled����������mcbsp@49026000������������ti,omap3-mcbsp�����������ˆI`����ÿ��������×mpu����������¾������6���7������
��ácommon�tx�rx������������ñ���€���������Émcbsp4����������Þ��������������������ãtx�rx������������Œ������������“fck��������������������	��ødisabled����������mcbsp@48096000������������ti,omap3-mcbsp�����������ˆH	`����ÿ��������×mpu����������¾������Q���R������
��ácommon�tx�rx������������ñ���€���������Émcbsp5����������Þ��������������������ãtx�rx������������Œ�����������“fck�������	��ødisabled����������sham@480c3000�������������ti,omap3-sham������������Ésham�������������ˆH0����d���������¾���1��������Þ������E��������ãrx��������timer@48318000������������ti,omap3430-timer������������ˆH1€�������������¾���%���������Étimer1�����������������timer@49032000������������ti,omap3430-timer������������ˆI �������������¾���&���������Étimer2��������timer@49034000������������ti,omap3430-timer������������ˆI@�������������¾���'���������Étimer3��������timer@49036000������������ti,omap3430-timer������������ˆI`�������������¾���(���������Étimer4��������timer@49038000������������ti,omap3430-timer������������ˆI€�������������¾���)���������Étimer5����������� ������timer@4903a000������������ti,omap3430-timer������������ˆI �������������¾���*���������Étimer6����������� ������timer@4903c000������������ti,omap3430-timer������������ˆIÀ�������������¾���+���������Étimer7����������� ������timer@4903e000������������ti,omap3430-timer������������ˆIà�������������¾���,���������Étimer8�����������-��������� ������timer@49040000������������ti,omap3430-timer������������ˆI��������������¾���-���������Étimer9�����������-������timer@48086000������������ti,omap3430-timer������������ˆH`�������������¾���.���������Étimer10����������-������timer@48088000������������ti,omap3430-timer������������ˆH€�������������¾���/���������Étimer11����������-������timer@48304000������������ti,omap3430-timer������������ˆH0@�������������¾���_���������Étimer12�������������������:������usbhstll@48062000���������
����ti,usbhs-tll�������������ˆH �������������¾���N���������Éusb_tll_hs��������usbhshost@48064000������������ti,usbhs-host������������ˆH@�������������Éusb_host_hs����������������������+�������������Ó������	��Jehci-phy�������ohci@48064400�������������ti,ohci-omap3������������ˆHD�������������¾���L���������U������ehci@48064800���������
����ti,ehci-omap�������������ˆHH�������������¾���M��������m���������������gpmc@6e000000�������������ti,omap3430-gpmc�������������Égpmc�������������ˆn�����Ð���������¾�����������Þ��������������ãrxtx������������r�����������~������������������������+�������������ú���������é������������ÿ�����������������0���Ó��������0�������������+�������������,��������������b�����nand@0,0��������������ti,omap2-nand�����������micron,mt29c4g96maz����������ˆ�������������������������������¾�����������������������Ÿ�����������®�����������Àbch8������������Ð������������á������������ï���,�����������,�������������������"���"��������5���,��������H���(��������W���6��������f���@��������u���R��������†���R��������—���(��������©�������������������������+������partition@0���������±SPL����������ˆ�������������partition@80000���������±U-Boot�����������ˆ������������partition@1c0000������������±Environment����������ˆ�$�����������partition@280000������������±Kernel�����������ˆ�(���€��������partition@780000������������±Filesystem�����������ˆ�¨������������������usb_otg_hs@480ab000�����������ti,omap3-musb������������ˆH
°�������������¾���\���]��������ámc�dma�����������Éusb_otg_hs����������Á�����������Ì�����������Ô�����������Ý������������ì����������m��������	��ôusb2-phy������������¨�����������þ���2������dss@48050000����������
����ti,omap3-dss�������������ˆH�������������øok��������	���Édss_core�������������Œ���²���������“fck����������������������+�������������Ó��������Jdefault���������X�����dispc@48050400������������ti,omap3-dispc�����������ˆH�������������¾���������
���Édss_dispc������������Œ���²���������“fck�������encoder@4804fc00����������
����ti,omap3-dsi�������������ˆHü����Hþ����@Hÿ���� ��������×proto�phy�pll������������¾���������	��ødisabled����������	���Édss_dsi1�������������Œ���²���±���������“fck�sys_clk�������encoder@48050800��������������ti,omap3-rfbi������������ˆH����������	��ødisabled����������	���Édss_rfbi�������������Œ���²���³���������“fck�ick�������encoder@48050c00��������������ti,omap3-venc������������ˆH����������	��ødisabled����������	���Édss_venc�������������Œ���¯���������“fck�������port�������endpoint������������è����������	�����������b���ó������������ssi-controller@48058000�������
����ti,omap3-ssi�������������Éssi���������øok�����������ˆH€����H������������×sys�gdd����������¾���G��������ágdd_mpu����������������������+�������������Ó���������Œ���q���������� ���“ssi_ssr_fck�ssi_sst_fck�ssi_ick����ssi-port@4805a000�������������ti,omap3-ssi-port������������ˆH ����H¨������������×tx�rx������������¾���C���D������ssi-port@4805b000�������������ti,omap3-ssi-port������������ˆH°����H¸������������×tx�rx������������¾���E���F���������pinmux@480025d8������� ����ti,omap3-padconf�pinctrl-single����������ˆH�%Ø���$���������������������+�������������Ú������������é�������������ú�������������������-��ÿ��������Jdefault���������X��	���pinmux_hsusb2_2_pins����������0��j������������������������� �����"����������b��	������pinmux_w3cbw003c_2_pins���������j��������������b��������pinmux_led_pins���������j��������������������b��������pinmux_button_pins����������j������������������b�����������isp@480bc000����������
����ti,omap3-isp�������������ˆHÀ���üHØ���|���������¾�����������	��
��������~������l��������	������������Ä������ports������������������������+�������������bandgap@48002524�������������ˆH�%$�������������ti,omap34xx-bandgap���������	"������������b��
������target-module@480cb000������������ti,sysc-omap3430-sr�ti,sysc����������Ésmartreflex_core�������������ˆH°$�����������×sysc������������	8������������Œ�����������“fck����������������������+������������Ó����H°�������smartreflex@0�������������ti,omap3-smartreflex-core������������ˆ����������������¾������������target-module@480c9000������������ti,sysc-omap3430-sr�ti,sysc����������Ésmartreflex_mpu_iva����������ˆH$�����������×sysc������������	8������������Œ�����������“fck����������������������+������������Ó����H�������smartreflex@480c9000��������������ti,omap3-smartreflex-mpu-iva�������������ˆ����������������¾���������������thermal-zones������cpu_thermal���������	E���ú��������	[��è��������	i������N ��������	v��
�������������memory@0�������������|memory�����������ˆ��������������pwmleds�������	����pwm-leds�������overo�����������±overo:blue:COM����������	†������w5”��������	‹�����������	šmmc0�������������sound�������������ti,omap-twl4030���������	°overo�����������	¹��������hsusb2_power_reg��������������regulator-fixed���������…hsusb2_vbus���������”�LK@��������¬�LK@�������������������������	Â�p���������	Ó��������b��������hsusb2_phy������������usb-nop-xceiv�����������	æ����������������ø����������­������������b��������regulator-w3cbw003c-npoweron��������������regulator-fixed���������…regulator-w3cbw003c-npoweron������������”�2Z ��������¬�2Z ��������������������������	Ó��������b���û������regulator-w3cbw003c-wifi-nreset���������Jdefault���������X��������������regulator-fixed������� ��…regulator-w3cbw003c-wifi-nreset���������”�2Z ��������¬�2Z �������������������������	Â��'��������b���ü������lis33-3v3-reg�������������regulator-fixed���������…lis33-3v3-reg�����������”�2Z ��������¬�2Z ��������b���ï������lis33-1v8-reg�������������regulator-fixed���������…lis33-1v8-reg�����������”�w@��������¬�w@��������b���î������ads7846-reg�����������regulator-fixed���������…ads7846-reg���������”�2Z ��������¬�2Z ��������b���õ������backlight�������������gpio-backlight����������Jdefault���������X����������â���ò����������������	ò������leds����������
����gpio-leds�����������Jdefault���������X�����heartbeat�����������±overo:red:gpio21������������â��������������
��	šheartbeat���������gpio22����������±overo:blue:gpio22�����������â�����������������gpio_keys���������
����gpio-keys�����������Jdefault���������X�����������������������+�������button0���������±button0���������	ý�����������â�����������������T������button1���������±button1���������	ý����������â�����������������T������������	compatible�interrupt-parent�#address-cells�#size-cells�model�i2c0�i2c1�i2c2�mmc0�mmc1�mmc2�serial0�serial1�serial2�display0�device_type�reg�clocks�clock-names�clock-latency�operating-points�interrupts�ti,hwmods�ranges�#pinctrl-cells�#interrupt-cells�interrupt-controller�pinctrl-single,register-width�pinctrl-single,function-mask�pinctrl-names�pinctrl-0�phandle�pinctrl-single,pins�syscon�regulator-name�regulator-min-microvolt�regulator-max-microvolt�#clock-cells�ti,bit-shift�dmas�dma-names�clock-frequency�ti,max-div�ti,index-starts-at-one�clock-mult�clock-div�ti,set-bit-to-disable�ti,clock-mult�ti,clock-div�ti,set-rate-parent�ti,index-power-of-two�ti,low-power-stop�ti,lock�ti,low-power-bypass�ti,dividers�#dma-cells�dma-channels�dma-requests�ti,gpio-always-on�gpio-controller�#gpio-cells�interrupts-extended�bci3v1-supply�io-channels�io-channel-names�regulator-always-on�ti,use-leds�usb1v5-supply�usb1v8-supply�usb3v1-supply�usb_mode�#phy-cells�#pwm-cells�keypad,num-rows�keypad,num-columns�#io-channel-cells�status�pagesize�Vdd-supply�Vdd_IO-supply�st,click-single-x�st,click-single-y�st,click-single-z�st,click-thresh-x�st,click-thresh-y�st,click-thresh-z�st,irq1-click�st,irq2-click�st,wakeup-x-lo�st,wakeup-x-hi�st,wakeup-y-lo�st,wakeup-y-hi�st,wakeup-z-lo�st,wakeup-z-hi�st,min-limit-x�st,min-limit-y�st,min-limit-z�st,max-limit-x�st,max-limit-y�st,max-limit-z�#mbox-cells�ti,mbox-num-users�ti,mbox-num-fifos�ti,mbox-tx�ti,mbox-rx�ti,spi-num-cs�label�spi-max-frequency�spi-cpol�spi-cpha�enable-gpios�remote-endpoint�vcc-supply�pendown-gpio�ti,x-min�ti,x-max�ti,y-min�ti,y-max�ti,x-plate-ohms�ti,pressure-max�wakeup-source�ti,dual-volt�pbias-supply�vmmc-supply�bus-width�vqmmc-supply�cap-sdio-irq�non-removable�#iommu-cells�ti,#tlb-entries�reg-names�interrupt-names�ti,buffer-size�#sound-dai-cells�ti,timer-alwon�ti,timer-dsp�ti,timer-pwm�ti,timer-secure�port2-mode�remote-wakeup-connected�phys�gpmc,num-cs�gpmc,num-waitpins�linux,mtd-name�nand-bus-width�gpmc,device-width�ti,nand-ecc-opt�gpmc,sync-clk-ps�gpmc,cs-on-ns�gpmc,cs-rd-off-ns�gpmc,cs-wr-off-ns�gpmc,adv-on-ns�gpmc,adv-rd-off-ns�gpmc,adv-wr-off-ns�gpmc,we-off-ns�gpmc,oe-off-ns�gpmc,access-ns�gpmc,rd-cycle-ns�gpmc,wr-cycle-ns�gpmc,wr-access-ns�gpmc,wr-data-mux-bus-ns�multipoint�num-eps�ram-bits�interface-type�usb-phy�phy-names�power�data-lines�iommus�ti,phy-type�#thermal-sensor-cells�ti,sysc-mask�polling-delay-passive�polling-delay�coefficients�thermal-sensors�pwms�max-brightness�linux,default-trigger�ti,model�ti,mcbsp�startup-delay-us�enable-active-high�reset-gpios�default-on�linux,code�