Ð
þí�©���8��öÔ���(������������Õ��öœ�����������������������������H����gumstix,omap3-overo-chestnut43�gumstix,omap3-overo�ti,omap36xx�ti,omap3����������������������������������+���������3���7OMAP36xx/AM37xx/DM37xx Gumstix Overo on Chestnut43�����chosen��������aliases����������=/ocp@68000000/i2c@48070000�����������B/ocp@68000000/i2c@48072000�����������G/ocp@68000000/i2c@48060000�����������L/ocp@68000000/mmc@4809c000�����������Q/ocp@68000000/mmc@480b4000�����������V/ocp@68000000/mmc@480ad000�����������[/ocp@68000000/serial@4806a000������������c/ocp@68000000/serial@4806c000������������k/ocp@68000000/serial@49020000������������s/ocp@68000000/serial@49042000���������	���{/display����������cpus�������������������������+�������cpu@0�������������arm,cortex-a8������������„cpu�����������������������”������������›cpu����������§�“à���������µ�“à�s�	'À�O€�5��7È���������pmu@54000000��������������arm,cortex-a8-pmu������������T����€�����������Æ������������Ñdebugss�������soc�����������ti,omap-infra������mpu�������
����ti,omap3-mpu�������������Ñmpu�������iva�������
����ti,iva2.2������������Ñiva����dsp�������
����ti,omap3-c64����������������ocp@68000000��������������ti,omap3-l3-smx�simple-bus�����������h���������������Æ���	���
���������������������+�������������Û���������Ñl3_main����l4@48000000�����������ti,omap3-l4-core�simple-bus����������������������+������������Û����H���������scm@2000��������������ti,omap3-scm�simple-bus������������ ��� ����������������������+������������Û������ ��� ����pinmux@30��������� ����ti,omap3-padconf�pinctrl-single�������������0��8���������������������+�������������â������������ñ�������������������������������5��ÿ��������Rdefault���������`�����������j���å���pinmux_uart2_pins��������� ��r��<����>�����@�����B����������j���ä������pinmux_i2c1_pins������������r��Š�����Œ�����������j���ç������pinmux_mmc1_pins����������0��r��������������������������������j���ö������pinmux_mmc2_pins����������0��r��(����*����,����.����0����2����������j���ø������pinmux_w3cbw003c_pins�����������r���„�����l�����������j��������pinmux_hsusb2_pins��������@��r��¤����¦����¨����ª����¬����®����Ž����������������j���������pinmux_twl4030_pins���������r��°��A��������j���è������pinmux_i2c3_pins������������r��’�����”�����������j���î������pinmux_uart3_pins�����������r��n�����p������������j���æ������pinmux_dss_dpi_pins�������à��r���¤�������¦�������¨�������ª�������¬�������®�������°�������²�������´�������¶�������¸�������º�������¼�������¾�������À�������Â�������Ä�������Æ�������È�������Ê�������Ì�������Î�������Ð�������Ò�������Ô�������Ö�������Ø�������Ú������������j��������pinmux_lte430_pins����������r��D�����������j��������pinmux_backlight_pins�����������r��F�����������j��������pinmux_mcspi1_pins�������� ��r��˜�����š�����œ�����ž�����������j���ñ������pinmux_ads7846_pins���������r������������j���ò���������scm_conf@270��������������syscon�simple-bus��������������p��0���������������������+������������Û������p��0��������j������pbias_regulator@2b0�����������ti,pbias-omap3�ti,pbias-omap���������������°�����������†������pbias_mmc_omap2430����������pbias_mmc_omap2430����������œ�w@��������´�-ÆÀ��������j���õ���������clocks�����������������������+�������mcbsp5_mux_fck@68�����������Ì��������������ti,composite-mux-clock�����������”��������������Ù���������������h��������j���������mcbsp5_fck����������Ì��������������ti,composite-clock�����������”��������������j���ÿ������mcbsp1_mux_fck@4������������Ì��������������ti,composite-mux-clock�����������”��������������Ù�����������������������j���
������mcbsp1_fck����������Ì��������������ti,composite-clock�����������”���	���
��������j���û������mcbsp2_mux_fck@4������������Ì��������������ti,composite-mux-clock�����������”��������������Ù�����������������������j���
������mcbsp2_fck����������Ì��������������ti,composite-clock�����������”������
��������j���ü������mcbsp3_mux_fck@68�����������Ì��������������ti,composite-mux-clock�����������”������������������h��������j���������mcbsp3_fck����������Ì��������������ti,composite-clock�����������”��������������j���ý������mcbsp4_mux_fck@68�����������Ì��������������ti,composite-mux-clock�����������”��������������Ù���������������h��������j���������mcbsp4_fck����������Ì��������������ti,composite-clock�����������”��������������j���þ������������clockdomains����������pinmux@a00�������� ����ti,omap3-padconf�pinctrl-single������������
����\���������������������+�������������â������������ñ�������������������������������5��ÿ���pinmux_twl4030_vpins���������� ��r�����������������������������������j���é���������������aes@480c5000����������
����ti,omap3-aes�������������Ñaes����������HP����P���������Æ������������æ������A������B��������ëtx�rx���������prm@48306000����������
����ti,omap3-prm�������������H0`���@����������Æ������clocks�����������������������+�������virt_16_8m_ck�����������Ì��������������fixed-clock���������õ�Y���������j���������osc_sys_ck@d40����������Ì����������
����ti,mux-clock�������������”�����������������������������
@��������j���������sys_ck@1270���������Ì��������������ti,divider-clock�������������”�����������Ù�������������������������p�����������������j���������sys_clkout1@d70���������Ì��������������ti,gate-clock������������”��������������
p��������Ù���������dpll3_x2_ck���������Ì��������������fixed-factor-clock�����������”�����������'�����������2���������dpll3_m2x2_ck�����������Ì��������������fixed-factor-clock�����������”�����������'�����������2�����������j���������dpll4_x2_ck���������Ì��������������fixed-factor-clock�����������”�����������'�����������2���������corex2_fck����������Ì��������������fixed-factor-clock�����������”�����������'�����������2�����������j���������wkup_l4_ick���������Ì��������������fixed-factor-clock�����������”�����������'�����������2�����������j���N������corex2_d3_fck�����������Ì��������������fixed-factor-clock�����������”�����������'�����������2�����������j���…������corex2_d5_fck�����������Ì��������������fixed-factor-clock�����������”�����������'�����������2�����������j���†���������clockdomains�������������cm@48004000�����������ti,omap3-cm����������H�@���@����clocks�����������������������+�������dummy_apb_pclk����������Ì��������������fixed-clock���������õ����������omap_32k_fck������������Ì��������������fixed-clock���������õ��€���������j���@������virt_12m_ck���������Ì��������������fixed-clock���������õ�·���������j���������virt_13m_ck���������Ì��������������fixed-clock���������õ�Æ]@��������j���������virt_19200000_ck������������Ì��������������fixed-clock���������õ$ø���������j���������virt_26000000_ck������������Ì��������������fixed-clock���������õŒº€��������j���������virt_38_4m_ck�����������Ì��������������fixed-clock���������õIð���������j���������dpll4_ck@d00������������Ì��������������ti,omap3-dpll-per-j-type-clock�����������”�����������������
���
 ��
D��
0��������j���������dpll4_m2_ck@d48���������Ì��������������ti,divider-clock�������������”��������������?�����������
H�����������������j��� ������dpll4_m2x2_mul_ck�����������Ì��������������fixed-factor-clock�����������”��� ��������'�����������2�����������j���!������dpll4_m2x2_ck@d00�����������Ì��������������ti,hsdiv-gate-clock����������”���!��������Ù��������������
����������<��������j���"������omap_96m_alwon_fck����������Ì��������������fixed-factor-clock�����������”���"��������'�����������2�����������j���)������dpll3_ck@d00������������Ì��������������ti,omap3-dpll-core-clock�������������”�����������������
���
 ��
@��
0��������j���������dpll3_m3_ck@1140������������Ì��������������ti,divider-clock�������������”�����������Ù�������������������������@�����������������j���#������dpll3_m3x2_mul_ck�����������Ì��������������fixed-factor-clock�����������”���#��������'�����������2�����������j���$������dpll3_m3x2_ck@d00�����������Ì��������������ti,hsdiv-gate-clock����������”���$��������Ù��������������
����������<��������j���%������emu_core_alwon_ck�����������Ì��������������fixed-factor-clock�����������”���%��������'�����������2�����������j���b������sys_altclk����������Ì��������������fixed-clock���������õ������������j���.������mcbsp_clks����������Ì��������������fixed-clock���������õ������������j���������dpll3_m2_ck@d40���������Ì��������������ti,divider-clock�������������”�����������Ù�������������������������
@�����������������j���������core_ck���������Ì��������������fixed-factor-clock�����������”�����������'�����������2�����������j���&������dpll1_fck@940�����������Ì��������������ti,divider-clock�������������”���&��������Ù�������������������������	@�����������������j���'������dpll1_ck@904������������Ì��������������ti,omap3-dpll-clock����������”������'�����������	��	$��	@��	4��������j���������dpll1_x2_ck���������Ì��������������fixed-factor-clock�����������”�����������'�����������2�����������j���(������dpll1_x2m2_ck@944�����������Ì��������������ti,divider-clock�������������”���(����������������������	D�����������������j���<������cm_96m_fck����������Ì��������������fixed-factor-clock�����������”���)��������'�����������2�����������j���*������omap_96m_fck@d40������������Ì����������
����ti,mux-clock�������������”���*�����������Ù��������������
@��������j���E������dpll4_m3_ck@e40���������Ì��������������ti,divider-clock�������������”�����������Ù�������������� �����������@�����������������j���+������dpll4_m3x2_mul_ck�����������Ì��������������fixed-factor-clock�����������”���+��������'�����������2�����������j���,������dpll4_m3x2_ck@d00�����������Ì��������������ti,hsdiv-gate-clock����������”���,��������Ù��������������
����������<��������j���-������omap_54m_fck@d40����������������������
����ti,mux-clock�������������”���-���.��������Ù��������������
@��������j���8������cm_96m_d2_fck�����������Ì��������������fixed-factor-clock�����������”���*��������'�����������2�����������j���/������omap_48m_fck@d40������������Ì����������
����ti,mux-clock�������������”���/���.��������Ù��������������
@��������j���0������omap_12m_fck������������Ì��������������fixed-factor-clock�����������”���0��������'�����������2�����������j���G������dpll4_m4_ck@e40���������Ì��������������ti,divider-clock�������������”�������������� �����������@�����������������j���1������dpll4_m4x2_mul_ck�����������Ì��������������ti,fixed-factor-clock������������”���1��������R�����������`������������m��������j���2������dpll4_m4x2_ck@d00�����������Ì��������������ti,gate-clock������������”���2��������Ù��������������
����������<���������m��������j���‰������dpll4_m5_ck@f40���������Ì��������������ti,divider-clock�������������”��������������?�����������@�����������������j���3������dpll4_m5x2_mul_ck�����������Ì��������������ti,fixed-factor-clock������������”���3��������R�����������`������������m��������j���4������dpll4_m5x2_ck@d00�����������Ì��������������ti,hsdiv-gate-clock����������”���4��������Ù��������������
����������<���������m��������j���j������dpll4_m6_ck@1140������������Ì��������������ti,divider-clock�������������”�����������Ù��������������?�����������@�����������������j���5������dpll4_m6x2_mul_ck�����������Ì��������������fixed-factor-clock�����������”���5��������'�����������2�����������j���6������dpll4_m6x2_ck@d00�����������Ì��������������ti,hsdiv-gate-clock����������”���6��������Ù��������������
����������<��������j���7������emu_per_alwon_ck������������Ì��������������fixed-factor-clock�����������”���7��������'�����������2�����������j���c������clkout2_src_gate_ck@d70���������Ì���������� ����ti,composite-no-wait-gate-clock����������”���&��������Ù��������������
p��������j���9������clkout2_src_mux_ck@d70����������Ì��������������ti,composite-mux-clock�����������”���&������*���8�����������
p��������j���:������clkout2_src_ck����������Ì��������������ti,composite-clock�����������”���9���:��������j���;������sys_clkout2@d70���������Ì��������������ti,divider-clock�������������”���;��������Ù��������������@�����������
p���������€������mpu_ck����������Ì��������������fixed-factor-clock�����������”���<��������'�����������2�����������j���=������arm_fck@924���������Ì��������������ti,divider-clock�������������”���=�����������	$�����������������emu_mpu_alwon_ck������������Ì��������������fixed-factor-clock�����������”���=��������'�����������2�����������j���d������l3_ick@a40����������Ì��������������ti,divider-clock�������������”���&����������������������
@�����������������j���>������l4_ick@a40����������Ì��������������ti,divider-clock�������������”���>��������Ù�������������������������
@�����������������j���?������rm_ick@c40����������Ì��������������ti,divider-clock�������������”���?��������Ù�������������������������@���������������gpt10_gate_fck@a00����������Ì��������������ti,composite-gate-clock����������”�����������Ù��������������
���������j���A������gpt10_mux_fck@a40�����������Ì��������������ti,composite-mux-clock�����������”���@�����������Ù��������������
@��������j���B������gpt10_fck�����������Ì��������������ti,composite-clock�����������”���A���B������gpt11_gate_fck@a00����������Ì��������������ti,composite-gate-clock����������”�����������Ù��������������
���������j���C������gpt11_mux_fck@a40�����������Ì��������������ti,composite-mux-clock�����������”���@�����������Ù��������������
@��������j���D������gpt11_fck�����������Ì��������������ti,composite-clock�����������”���C���D������core_96m_fck������������Ì��������������fixed-factor-clock�����������”���E��������'�����������2�����������j���������mmchs2_fck@a00����������Ì��������������ti,wait-gate-clock�����������”��������������
���������Ù�����������j���µ������mmchs1_fck@a00����������Ì��������������ti,wait-gate-clock�����������”��������������
���������Ù�����������j���¶������i2c3_fck@a00������������Ì��������������ti,wait-gate-clock�����������”��������������
���������Ù�����������j���·������i2c2_fck@a00������������Ì��������������ti,wait-gate-clock�����������”��������������
���������Ù�����������j���¸������i2c1_fck@a00������������Ì��������������ti,wait-gate-clock�����������”��������������
���������Ù�����������j���¹������mcbsp5_gate_fck@a00���������Ì��������������ti,composite-gate-clock����������”�����������Ù���
�����������
���������j���������mcbsp1_gate_fck@a00���������Ì��������������ti,composite-gate-clock����������”�����������Ù���	�����������
���������j���	������core_48m_fck������������Ì��������������fixed-factor-clock�����������”���0��������'�����������2�����������j���F������mcspi4_fck@a00����������Ì��������������ti,wait-gate-clock�����������”���F�����������
���������Ù�����������j���º������mcspi3_fck@a00����������Ì��������������ti,wait-gate-clock�����������”���F�����������
���������Ù�����������j���»������mcspi2_fck@a00����������Ì��������������ti,wait-gate-clock�����������”���F�����������
���������Ù�����������j���¼������mcspi1_fck@a00����������Ì��������������ti,wait-gate-clock�����������”���F�����������
���������Ù�����������j���½������uart2_fck@a00�����������Ì��������������ti,wait-gate-clock�����������”���F�����������
���������Ù�����������j���¾������uart1_fck@a00�����������Ì��������������ti,wait-gate-clock�����������”���F�����������
������������
��������j���¿������core_12m_fck������������Ì��������������fixed-factor-clock�����������”���G��������'�����������2�����������j���H������hdq_fck@a00���������Ì��������������ti,wait-gate-clock�����������”���H�����������
���������Ù�����������j���À������core_l3_ick���������Ì��������������fixed-factor-clock�����������”���>��������'�����������2�����������j���I������sdrc_ick@a10������������Ì��������������ti,wait-gate-clock�����������”���I�����������
��������Ù�����������j���Š������gpmc_fck������������Ì��������������fixed-factor-clock�����������”���I��������'�����������2���������core_l4_ick���������Ì��������������fixed-factor-clock�����������”���?��������'�����������2�����������j���J������mmchs2_ick@a10����������Ì��������������ti,omap3-interface-clock�������������”���J�����������
��������Ù�����������j���Á������mmchs1_ick@a10����������Ì��������������ti,omap3-interface-clock�������������”���J�����������
��������Ù�����������j���Â������hdq_ick@a10���������Ì��������������ti,omap3-interface-clock�������������”���J�����������
��������Ù�����������j���Ã������mcspi4_ick@a10����������Ì��������������ti,omap3-interface-clock�������������”���J�����������
��������Ù�����������j���Ä������mcspi3_ick@a10����������Ì��������������ti,omap3-interface-clock�������������”���J�����������
��������Ù�����������j���Å������mcspi2_ick@a10����������Ì��������������ti,omap3-interface-clock�������������”���J�����������
��������Ù�����������j���Æ������mcspi1_ick@a10����������Ì��������������ti,omap3-interface-clock�������������”���J�����������
��������Ù�����������j���Ç������i2c3_ick@a10������������Ì��������������ti,omap3-interface-clock�������������”���J�����������
��������Ù�����������j���È������i2c2_ick@a10������������Ì��������������ti,omap3-interface-clock�������������”���J�����������
��������Ù�����������j���É������i2c1_ick@a10������������Ì��������������ti,omap3-interface-clock�������������”���J�����������
��������Ù�����������j���Ê������uart2_ick@a10�����������Ì��������������ti,omap3-interface-clock�������������”���J�����������
��������Ù�����������j���Ë������uart1_ick@a10�����������Ì��������������ti,omap3-interface-clock�������������”���J�����������
�����������
��������j���Ì������gpt11_ick@a10�����������Ì��������������ti,omap3-interface-clock�������������”���J�����������
��������Ù�����������j���Í������gpt10_ick@a10�����������Ì��������������ti,omap3-interface-clock�������������”���J�����������
��������Ù�����������j���Î������mcbsp5_ick@a10����������Ì��������������ti,omap3-interface-clock�������������”���J�����������
�����������
��������j���Ï������mcbsp1_ick@a10����������Ì��������������ti,omap3-interface-clock�������������”���J�����������
��������Ù���	��������j���Ð������omapctrl_ick@a10������������Ì��������������ti,omap3-interface-clock�������������”���J�����������
��������Ù�����������j���Ñ������dss_tv_fck@e00����������Ì��������������ti,gate-clock������������”���8��������������������Ù�����������j���°������dss_96m_fck@e00���������Ì��������������ti,gate-clock������������”���E��������������������Ù�����������j���±������dss2_alwon_fck@e00����������Ì��������������ti,gate-clock������������”�����������������������Ù�����������j���²������dummy_ck������������Ì��������������fixed-clock���������õ����������gpt1_gate_fck@c00�����������Ì��������������ti,composite-gate-clock����������”�����������Ù������������������������j���K������gpt1_mux_fck@c40������������Ì��������������ti,composite-mux-clock�����������”���@��������������@��������j���L������gpt1_fck������������Ì��������������ti,composite-clock�����������”���K���L������aes2_ick@a10������������Ì��������������ti,omap3-interface-clock�������������”���J��������Ù��������������
��������j���Ò������wkup_32k_fck������������Ì��������������fixed-factor-clock�����������”���@��������'�����������2�����������j���M������gpio1_dbck@c00����������Ì��������������ti,gate-clock������������”���M��������������������Ù�����������j���§������sha12_ick@a10�����������Ì��������������ti,omap3-interface-clock�������������”���J�����������
��������Ù�����������j���Ó������wdt2_fck@c00������������Ì��������������ti,wait-gate-clock�����������”���M��������������������Ù�����������j���¨������wdt2_ick@c10������������Ì��������������ti,omap3-interface-clock�������������”���N�������������������Ù�����������j���©������wdt1_ick@c10������������Ì��������������ti,omap3-interface-clock�������������”���N�������������������Ù�����������j���ª������gpio1_ick@c10�����������Ì��������������ti,omap3-interface-clock�������������”���N�������������������Ù�����������j���«������omap_32ksync_ick@c10������������Ì��������������ti,omap3-interface-clock�������������”���N�������������������Ù�����������j���¬������gpt12_ick@c10�����������Ì��������������ti,omap3-interface-clock�������������”���N�������������������Ù�����������j���­������gpt1_ick@c10������������Ì��������������ti,omap3-interface-clock�������������”���N�������������������Ù������������j���®������per_96m_fck���������Ì��������������fixed-factor-clock�����������”���)��������'�����������2�����������j���������per_48m_fck���������Ì��������������fixed-factor-clock�����������”���0��������'�����������2�����������j���O������uart3_fck@1000����������Ì��������������ti,wait-gate-clock�����������”���O��������������������Ù�����������j���Œ������gpt2_gate_fck@1000����������Ì��������������ti,composite-gate-clock����������”�����������Ù�����������������������j���P������gpt2_mux_fck@1040�����������Ì��������������ti,composite-mux-clock�����������”���@��������������@��������j���Q������gpt2_fck������������Ì��������������ti,composite-clock�����������”���P���Q������gpt3_gate_fck@1000����������Ì��������������ti,composite-gate-clock����������”�����������Ù�����������������������j���R������gpt3_mux_fck@1040�����������Ì��������������ti,composite-mux-clock�����������”���@�����������Ù��������������@��������j���S������gpt3_fck������������Ì��������������ti,composite-clock�����������”���R���S������gpt4_gate_fck@1000����������Ì��������������ti,composite-gate-clock����������”�����������Ù�����������������������j���T������gpt4_mux_fck@1040�����������Ì��������������ti,composite-mux-clock�����������”���@�����������Ù��������������@��������j���U������gpt4_fck������������Ì��������������ti,composite-clock�����������”���T���U������gpt5_gate_fck@1000����������Ì��������������ti,composite-gate-clock����������”�����������Ù�����������������������j���V������gpt5_mux_fck@1040�����������Ì��������������ti,composite-mux-clock�����������”���@�����������Ù��������������@��������j���W������gpt5_fck������������Ì��������������ti,composite-clock�����������”���V���W������gpt6_gate_fck@1000����������Ì��������������ti,composite-gate-clock����������”�����������Ù�����������������������j���X������gpt6_mux_fck@1040�����������Ì��������������ti,composite-mux-clock�����������”���@�����������Ù��������������@��������j���Y������gpt6_fck������������Ì��������������ti,composite-clock�����������”���X���Y������gpt7_gate_fck@1000����������Ì��������������ti,composite-gate-clock����������”�����������Ù�����������������������j���Z������gpt7_mux_fck@1040�����������Ì��������������ti,composite-mux-clock�����������”���@�����������Ù��������������@��������j���[������gpt7_fck������������Ì��������������ti,composite-clock�����������”���Z���[������gpt8_gate_fck@1000����������Ì��������������ti,composite-gate-clock����������”�����������Ù���	��������������������j���\������gpt8_mux_fck@1040�����������Ì��������������ti,composite-mux-clock�����������”���@�����������Ù��������������@��������j���]������gpt8_fck������������Ì��������������ti,composite-clock�����������”���\���]������gpt9_gate_fck@1000����������Ì��������������ti,composite-gate-clock����������”�����������Ù���
��������������������j���^������gpt9_mux_fck@1040�����������Ì��������������ti,composite-mux-clock�����������”���@�����������Ù��������������@��������j���_������gpt9_fck������������Ì��������������ti,composite-clock�����������”���^���_������per_32k_alwon_fck�����������Ì��������������fixed-factor-clock�����������”���@��������'�����������2�����������j���`������gpio6_dbck@1000���������Ì��������������ti,gate-clock������������”���`��������������������Ù�����������j���������gpio5_dbck@1000���������Ì��������������ti,gate-clock������������”���`��������������������Ù�����������j���Ž������gpio4_dbck@1000���������Ì��������������ti,gate-clock������������”���`��������������������Ù�����������j���������gpio3_dbck@1000���������Ì��������������ti,gate-clock������������”���`��������������������Ù�����������j���������gpio2_dbck@1000���������Ì��������������ti,gate-clock������������”���`��������������������Ù���
��������j���‘������wdt3_fck@1000�����������Ì��������������ti,wait-gate-clock�����������”���`��������������������Ù�����������j���’������per_l4_ick����������Ì��������������fixed-factor-clock�����������”���?��������'�����������2�����������j���a������gpio6_ick@1010����������Ì��������������ti,omap3-interface-clock�������������”���a�������������������Ù�����������j���“������gpio5_ick@1010����������Ì��������������ti,omap3-interface-clock�������������”���a�������������������Ù�����������j���”������gpio4_ick@1010����������Ì��������������ti,omap3-interface-clock�������������”���a�������������������Ù�����������j���•������gpio3_ick@1010����������Ì��������������ti,omap3-interface-clock�������������”���a�������������������Ù�����������j���–������gpio2_ick@1010����������Ì��������������ti,omap3-interface-clock�������������”���a�������������������Ù���
��������j���—������wdt3_ick@1010�����������Ì��������������ti,omap3-interface-clock�������������”���a�������������������Ù�����������j���˜������uart3_ick@1010����������Ì��������������ti,omap3-interface-clock�������������”���a�������������������Ù�����������j���™������uart4_ick@1010����������Ì��������������ti,omap3-interface-clock�������������”���a�������������������Ù�����������j���š������gpt9_ick@1010�����������Ì��������������ti,omap3-interface-clock�������������”���a�������������������Ù���
��������j���›������gpt8_ick@1010�����������Ì��������������ti,omap3-interface-clock�������������”���a�������������������Ù���	��������j���œ������gpt7_ick@1010�����������Ì��������������ti,omap3-interface-clock�������������”���a�������������������Ù�����������j���������gpt6_ick@1010�����������Ì��������������ti,omap3-interface-clock�������������”���a�������������������Ù�����������j���ž������gpt5_ick@1010�����������Ì��������������ti,omap3-interface-clock�������������”���a�������������������Ù�����������j���Ÿ������gpt4_ick@1010�����������Ì��������������ti,omap3-interface-clock�������������”���a�������������������Ù�����������j��� ������gpt3_ick@1010�����������Ì��������������ti,omap3-interface-clock�������������”���a�������������������Ù�����������j���¡������gpt2_ick@1010�����������Ì��������������ti,omap3-interface-clock�������������”���a�������������������Ù�����������j���¢������mcbsp2_ick@1010���������Ì��������������ti,omap3-interface-clock�������������”���a�������������������Ù������������j���£������mcbsp3_ick@1010���������Ì��������������ti,omap3-interface-clock�������������”���a�������������������Ù�����������j���¤������mcbsp4_ick@1010���������Ì��������������ti,omap3-interface-clock�������������”���a�������������������Ù�����������j���¥������mcbsp2_gate_fck@1000������������Ì��������������ti,composite-gate-clock����������”�����������Ù������������������������j���������mcbsp3_gate_fck@1000������������Ì��������������ti,composite-gate-clock����������”�����������Ù�����������������������j���������mcbsp4_gate_fck@1000������������Ì��������������ti,composite-gate-clock����������”�����������Ù�����������������������j���������emu_src_mux_ck@1140���������Ì����������
����ti,mux-clock�������������”������b���c���d�����������@��������j���e������emu_src_ck����������Ì��������������ti,clkdm-gate-clock����������”���e��������j���f������pclk_fck@1140�����������Ì��������������ti,divider-clock�������������”���f��������Ù�������������������������@���������������pclkx2_fck@1140���������Ì��������������ti,divider-clock�������������”���f��������Ù�������������������������@���������������atclk_fck@1140����������Ì��������������ti,divider-clock�������������”���f��������Ù�������������������������@���������������traceclk_src_fck@1140�����������Ì����������
����ti,mux-clock�������������”������b���c���d��������Ù��������������@��������j���g������traceclk_fck@1140�����������Ì��������������ti,divider-clock�������������”���g��������Ù�������������������������@���������������secure_32k_fck����������Ì��������������fixed-clock���������õ��€���������j���h������gpt12_fck�����������Ì��������������fixed-factor-clock�����������”���h��������'�����������2���������wdt1_fck������������Ì��������������fixed-factor-clock�����������”���h��������'�����������2���������security_l4_ick2������������Ì��������������fixed-factor-clock�����������”���?��������'�����������2�����������j���i������aes1_ick@a14������������Ì��������������ti,omap3-interface-clock�������������”���i��������Ù��������������
������rng_ick@a14���������Ì��������������ti,omap3-interface-clock�������������”���i�����������
��������Ù���������sha11_ick@a14�����������Ì��������������ti,omap3-interface-clock�������������”���i�����������
��������Ù���������des1_ick@a14������������Ì��������������ti,omap3-interface-clock�������������”���i�����������
��������Ù����������cam_mclk@f00������������Ì��������������ti,gate-clock������������”���j��������Ù�������������������������m������cam_ick@f10���������Ì����������!����ti,omap3-no-wait-interface-clock�������������”���?�������������������Ù������������j���Ú������csi2_96m_fck@f00������������Ì��������������ti,gate-clock������������”�����������������������Ù�����������j���Û������security_l3_ick���������Ì��������������fixed-factor-clock�����������”���>��������'�����������2�����������j���k������pka_ick@a14���������Ì��������������ti,omap3-interface-clock�������������”���k�����������
��������Ù���������icr_ick@a10���������Ì��������������ti,omap3-interface-clock�������������”���J�����������
��������Ù���������des2_ick@a10������������Ì��������������ti,omap3-interface-clock�������������”���J�����������
��������Ù���������mspro_ick@a10�����������Ì��������������ti,omap3-interface-clock�������������”���J�����������
��������Ù���������mailboxes_ick@a10�����������Ì��������������ti,omap3-interface-clock�������������”���J�����������
��������Ù���������ssi_l4_ick����������Ì��������������fixed-factor-clock�����������”���?��������'�����������2�����������j���r������sr1_fck@c00���������Ì��������������ti,wait-gate-clock�����������”�����������������������Ù�����������j��
������sr2_fck@c00���������Ì��������������ti,wait-gate-clock�����������”�����������������������Ù�����������j��������sr_l4_ick�����������Ì��������������fixed-factor-clock�����������”���?��������'�����������2���������dpll2_fck@40������������Ì��������������ti,divider-clock�������������”���&��������Ù��������������������������@�����������������j���l������dpll2_ck@4����������Ì��������������ti,omap3-dpll-clock����������”������l���������������$���@���4���������–���������¨���������°��������j���m������dpll2_m2_ck@44����������Ì��������������ti,divider-clock�������������”���m�����������������������D�����������������j���n������iva2_ck@0�����������Ì��������������ti,wait-gate-clock�����������”���n���������������������Ù������������j���Ü������modem_fck@a00�����������Ì��������������ti,omap3-interface-clock�������������”��������������
���������Ù�����������j���Ý������sad2d_ick@a10�����������Ì��������������ti,omap3-interface-clock�������������”���>�����������
��������Ù�����������j���Þ������mad2d_ick@a18�����������Ì��������������ti,omap3-interface-clock�������������”���>�����������
��������Ù�����������j���ß������mspro_fck@a00�����������Ì��������������ti,wait-gate-clock�����������”��������������
���������Ù���������ssi_ssr_gate_fck_3430es2@a00������������Ì���������� ����ti,composite-no-wait-gate-clock����������”�����������Ù���������������
���������j���o������ssi_ssr_div_fck_3430es2@a40���������Ì��������������ti,composite-divider-clock�����������”�����������Ù��������������
@������$��Ä��������������������������������������j���p������ssi_ssr_fck_3430es2���������Ì��������������ti,composite-clock�����������”���o���p��������j���q������ssi_sst_fck_3430es2���������Ì��������������fixed-factor-clock�����������”���q��������'�����������2�����������j��������hsotgusb_ick_3430es2@a10������������Ì����������"����ti,omap3-hsotgusb-interface-clock������������”���I�����������
��������Ù�����������j���‹������ssi_ick_3430es2@a10���������Ì��������������ti,omap3-ssi-interface-clock�������������”���r�����������
��������Ù������������j��	������usim_gate_fck@c00�����������Ì��������������ti,composite-gate-clock����������”���E��������Ù���	��������������������j���}������sys_d2_ck�����������Ì��������������fixed-factor-clock�����������”�����������'�����������2�����������j���t������omap_96m_d2_fck���������Ì��������������fixed-factor-clock�����������”���E��������'�����������2�����������j���u������omap_96m_d4_fck���������Ì��������������fixed-factor-clock�����������”���E��������'�����������2�����������j���v������omap_96m_d8_fck���������Ì��������������fixed-factor-clock�����������”���E��������'�����������2�����������j���w������omap_96m_d10_fck������������Ì��������������fixed-factor-clock�����������”���E��������'�����������2���
��������j���x������dpll5_m2_d4_ck����������Ì��������������fixed-factor-clock�����������”���s��������'�����������2�����������j���y������dpll5_m2_d8_ck����������Ì��������������fixed-factor-clock�����������”���s��������'�����������2�����������j���z������dpll5_m2_d16_ck���������Ì��������������fixed-factor-clock�����������”���s��������'�����������2�����������j���{������dpll5_m2_d20_ck���������Ì��������������fixed-factor-clock�����������”���s��������'�����������2�����������j���|������usim_mux_fck@c40������������Ì��������������ti,composite-mux-clock��������(���”������t���u���v���w���x���y���z���{���|��������Ù��������������@�����������������j���~������usim_fck������������Ì��������������ti,composite-clock�����������”���}���~������usim_ick@c10������������Ì��������������ti,omap3-interface-clock�������������”���N�������������������Ù���	��������j���¯������dpll5_ck@d04������������Ì��������������ti,omap3-dpll-clock����������”�����������������
��
$��
L��
4���������–���������¨��������j���������dpll5_m2_ck@d50���������Ì��������������ti,divider-clock�������������”�������������������������
P�����������������j���s������sgx_gate_fck@b00������������Ì��������������ti,composite-gate-clock����������”���&��������Ù�����������������������j���‡������core_d3_ck����������Ì��������������fixed-factor-clock�����������”���&��������'�����������2�����������j���€������core_d4_ck����������Ì��������������fixed-factor-clock�����������”���&��������'�����������2�����������j���������core_d6_ck����������Ì��������������fixed-factor-clock�����������”���&��������'�����������2�����������j���‚������omap_192m_alwon_fck���������Ì��������������fixed-factor-clock�����������”���"��������'�����������2�����������j���ƒ������core_d2_ck����������Ì��������������fixed-factor-clock�����������”���&��������'�����������2�����������j���„������sgx_mux_fck@b40���������Ì��������������ti,composite-mux-clock�������� ���”���€������‚���*���ƒ���„���…���†�����������@��������j���ˆ������sgx_fck���������Ì��������������ti,composite-clock�����������”���‡���ˆ������sgx_ick@b10���������Ì��������������ti,wait-gate-clock�����������”���>�������������������Ù������������j���à������cpefuse_fck@a08���������Ì��������������ti,gate-clock������������”��������������
��������Ù������������j���Ô������ts_fck@a08����������Ì��������������ti,gate-clock������������”���@�����������
��������Ù�����������j���Õ������usbtll_fck@a08����������Ì��������������ti,wait-gate-clock�����������”���s�����������
��������Ù�����������j���Ö������usbtll_ick@a18����������Ì��������������ti,omap3-interface-clock�������������”���J�����������
��������Ù�����������j���×������mmchs3_ick@a10����������Ì��������������ti,omap3-interface-clock�������������”���J�����������
��������Ù�����������j���Ø������mmchs3_fck@a00����������Ì��������������ti,wait-gate-clock�����������”��������������
���������Ù�����������j���Ù������dss1_alwon_fck_3430es2@e00����������Ì��������������ti,dss-gate-clock������������”���‰��������Ù�������������������������m��������j���³������dss_ick_3430es2@e10���������Ì��������������ti,omap3-dss-interface-clock�������������”���?�������������������Ù������������j���´������usbhost_120m_fck@1400�����������Ì��������������ti,gate-clock������������”���s��������������������Ù�����������j���á������usbhost_48m_fck@1400������������Ì��������������ti,dss-gate-clock������������”���0��������������������Ù������������j���â������usbhost_ick@1410������������Ì��������������ti,omap3-dss-interface-clock�������������”���?�������������������Ù������������j���ã������uart4_fck@1000����������Ì��������������ti,wait-gate-clock�����������”���O��������������������Ù�����������j���¦���������clockdomains�������core_l3_clkdm�������������ti,clockdomain�����������”���Š���‹������dpll3_clkdm�����������ti,clockdomain�����������”���������dpll1_clkdm�����������ti,clockdomain�����������”���������per_clkdm�������������ti,clockdomain��������l���”���Œ������Ž���������‘���’���“���”���•���–���—���˜���™���š���›���œ������ž���Ÿ��� ���¡���¢���£���¤���¥���¦������emu_clkdm�������������ti,clockdomain�����������”���f������dpll4_clkdm�����������ti,clockdomain�����������”���������wkup_clkdm������������ti,clockdomain��������$���”���§���¨���©���ª���«���¬���­���®���¯������dss_clkdm�������������ti,clockdomain�����������”���°���±���²���³���´������core_l4_clkdm�������������ti,clockdomain��������”���”���µ���¶���·���¸���¹���º���»���¼���½���¾���¿���À���Á���Â���Ã���Ä���Å���Æ���Ç���È���É���Ê���Ë���Ì���Í���Î���Ï���Ð���Ñ���Ò���Ó���Ô���Õ���Ö���×���Ø���Ù������cam_clkdm�������������ti,clockdomain�����������”���Ú���Û������iva2_clkdm������������ti,clockdomain�����������”���Ü������dpll2_clkdm�����������ti,clockdomain�����������”���m������d2d_clkdm�������������ti,clockdomain�����������”���Ý���Þ���ß������dpll5_clkdm�����������ti,clockdomain�����������”���������sgx_clkdm�������������ti,clockdomain�����������”���à������usbhost_clkdm�������������ti,clockdomain�����������”���á���â���ã������������counter@48320000��������������ti,omap-counter32k�����������H2����� ���������Ñcounter_32k�������interrupt-controller@48200000�������������ti,omap3-intc���������������������ñ������������H �������������j���������dma-controller@48056000�������"����ti,omap3630-sdma�ti,omap3430-sdma������������H`�������������Æ������
��������������Ð�����������Û��� ��������è���`���������Ñdma���������j���������gpio@48310000�������������ti,omap3-gpio������������H1��������������Æ������������Ñgpio1������������õ��������������������������������������ñ�����������j��������gpio@49050000�������������ti,omap3-gpio������������I��������������Æ������������Ñgpio2�����������������������������������������ñ�����������j��������gpio@49052000�������������ti,omap3-gpio������������I �������������Æ������������Ñgpio3�����������������������������������������ñ���������gpio@49054000�������������ti,omap3-gpio������������I@�������������Æ��� ���������Ñgpio4�����������������������������������������ñ�����������j���ô������gpio@49056000�������������ti,omap3-gpio������������I`�������������Æ���!���������Ñgpio5�����������������������������������������ñ�����������j��������gpio@49058000�������������ti,omap3-gpio������������I€�������������Æ���"���������Ñgpio6�����������������������������������������ñ�����������j��������serial@4806a000�����������ti,omap3-uart������������H ��� ���������#������H��������æ������1������2��������ëtx�rx������������Ñuart1�����������õÜl�������serial@4806c000�����������ti,omap3-uart������������HÀ������������#������I��������æ������3������4��������ëtx�rx������������Ñuart2�����������õÜl���������Rdefault���������`���ä������serial@49020000�����������ti,omap3-uart������������I�������������#������J���å��n��������æ������5������6��������ëtx�rx������������Ñuart3�����������õÜl���������Rdefault���������`���æ������i2c@48070000����������
����ti,omap3-i2c�������������H�����€���������Æ���8��������æ��������������������ëtx�rx������������������������+�������������Ñi2c1������������Rdefault���������`���ç��������õ�'¬@���twl@48��������������H���������Æ�������������������������ti,twl4030��������������������ñ�����������Rdefault���������`���è���é���audio�������������ti,twl4030-audio�������codec������������rtc�����������ti,twl4030-rtc�����������Æ���������bci�����������ti,twl4030-bci�����������Æ���	�����������7���ê��������E���ë�����������Qvac�������watchdog��������������ti,twl4030-wdt��������regulator-vaux1�����������ti,twl4030-vaux1����������regulator-vaux2�����������ti,twl4030-vaux2����������regulator-vaux3�����������ti,twl4030-vaux3����������regulator-vaux4�����������ti,twl4030-vaux4����������regulator-vdd1������������ti,twl4030-vdd1���������œ�	'À��������´� ������regulator-vdac������������ti,twl4030-vdac���������œ�w@��������´�w@������regulator-vio�������������ti,twl4030-vio��������regulator-vintana1������������ti,twl4030-vintana1�������regulator-vintana2������������ti,twl4030-vintana2�������regulator-vintdig�������������ti,twl4030-vintdig��������regulator-vmmc1�����������ti,twl4030-vmmc1������������œ�:��������´�0°��������j���÷������regulator-vmmc2�����������ti,twl4030-vmmc2������������œ�:��������´�0°������regulator-vusb1v5�������������ti,twl4030-vusb1v5����������j���ì������regulator-vusb1v8�������������ti,twl4030-vusb1v8����������j���í������regulator-vusb3v1�������������ti,twl4030-vusb3v1����������j���ê������regulator-vpll1�����������ti,twl4030-vpll1����������regulator-vpll2�����������ti,twl4030-vpll2������������œ�w@��������´�w@���������b������regulator-vsim������������ti,twl4030-vsim���������œ�w@��������´�-ÆÀ������gpio��������������ti,twl4030-gpio���������������������������������������ñ������������v������twl4030-usb�����������ti,twl4030-usb�����������Æ���
�����������‚���ì�����������í��������ž���ê��������¬�����������µ������������j��������pwm�����������ti,twl4030-pwm����������À���������pwmled������������ti,twl4030-pwmled�����������À�����������j��������pwrbutton�������������ti,twl4030-pwrbutton�������������Æ���������keypad������������ti,twl4030-keypad������������Æ�����������Ë�����������Û���������madc��������������ti,twl4030-madc����������Æ�����������î�����������j���ë������������i2c@48072000����������
����ti,omap3-i2c�������������H ����€���������Æ���9��������æ��������������������ëtx�rx������������������������+�������������Ñi2c2����������	���disabled����������i2c@48060000����������
����ti,omap3-i2c�������������H�����€���������Æ���=��������æ��������������������ëtx�rx������������������������+�������������Ñi2c3������������Rdefault���������`���î��������õ�† ���eeprom@51�������������atmel,24c01�������������Q�����������������lis33de@1d������������st,lis33de�st,lis3lv02d������������������������ï�����������ð���������)���������;���������M��������_���
��������q���
��������ƒ���
���������•���������£���������±���������À���������Ï���������Þ���������í���������ü�����������x�����������x��������)���Œ��������8��&��������G��&��������V��î������	���disabled�������������mailbox@48094000��������������ti,omap3-mailbox�������������Ñmailbox����������H	@�������������Æ�����������e�����������q�����������ƒ������dsp���������•�������������������� ��������������������spi@48098000��������������ti,omap2-mcspi�����������H	€�������������Æ���A���������������������+�������������Ñmcspi1����������«���������@��æ������#������$������%������&������'������(������)������*������ ��ëtx0�rx0�tx1�rx1�tx2�rx2�tx3�rx3���������Rdefault���������`���ñ���ads7846@0�����������Rdefault���������`���ò����������ti,ads7846����������¹���ó���������������������Ä�ã`������������ô���������Æ���������������Ö���ô���������������ã������������ìÿ����������õ������������þÿ�����������´�����������ÿ�����������'���������spi@4809a000��������������ti,omap2-mcspi�����������H	 �������������Æ���B���������������������+�������������Ñmcspi2����������«��������� ��æ������+������,������-������.��������ëtx0�rx0�tx1�rx1�������spi@480b8000��������������ti,omap2-mcspi�����������H€�������������Æ���[���������������������+�������������Ñmcspi3����������«��������� ��æ��������������������������������ëtx0�rx0�tx1�rx1�������spi@480ba000��������������ti,omap2-mcspi�����������H �������������Æ���0���������������������+�������������Ñmcspi4����������«�����������æ������F������G��������ëtx0�rx0�������1w@480b2000�����������ti,omap3-1w����������H �������������Æ���:���������Ñhdq1w���������mmc@4809c000��������������ti,omap3-hsmmc�����������H	À�������������Æ���S���������Ñmmc1�������������5��������æ������=������>��������ëtx�rx�����������B���õ��������Rdefault���������`���ö��������O���÷��������[���������mmc@480b4000��������������ti,omap3-hsmmc�����������H@�������������Æ���V���������Ñmmc2������������æ������/������0��������ëtx�rx�����������Rdefault���������`���ø��������O���ù��������e���ú��������[������������r���������������mmc@480ad000��������������ti,omap3-hsmmc�����������H
Ð�������������Æ���^���������Ñmmc3������������æ������M������N��������ëtx�rx���������	���disabled����������mmu@480bd400��������������������������ti,omap2-iommu�����������HÔ����€���������Æ������������Ñmmu_isp���������š�����������j��������mmu@5d000000��������������������������ti,omap2-iommu�����������]������€���������Æ������������Ñmmu_iva�������	���disabled����������wdt@48314000����������
����ti,omap3-wdt�������������H1@����€������
���Ñwd_timer2���������mcbsp@48074000������������ti,omap3-mcbsp�����������H@����ÿ��������ªmpu����������Æ������;���<������
��´common�tx�rx������������Ä���€���������Ñmcbsp1����������æ������������ ��������ëtx�rx������������”���û���������›fck�������	���disabled����������mcbsp@49022000������������ti,omap3-mcbsp�����������I ����ÿI€����ÿ������
��ªmpu�sidetone�������������Æ������>���?�����������´common�tx�rx�sidetone�����������Ä������������Ñmcbsp2�mcbsp2_sidetone����������æ������!������"��������ëtx�rx������������”���ü���£���������›fck�ick����������okay������������j��������mcbsp@49024000������������ti,omap3-mcbsp�����������I@����ÿI ����ÿ������
��ªmpu�sidetone�������������Æ������Y���Z�����������´common�tx�rx�sidetone�����������Ä���€���������Ñmcbsp3�mcbsp3_sidetone����������æ��������������������ëtx�rx������������”���ý���¤���������›fck�ick�������	���disabled����������mcbsp@49026000������������ti,omap3-mcbsp�����������I`����ÿ��������ªmpu����������Æ������6���7������
��´common�tx�rx������������Ä���€���������Ñmcbsp4����������æ��������������������ëtx�rx������������”���þ���������›fck���������Ó����������	���disabled����������mcbsp@48096000������������ti,omap3-mcbsp�����������H	`����ÿ��������ªmpu����������Æ������Q���R������
��´common�tx�rx������������Ä���€���������Ñmcbsp5����������æ��������������������ëtx�rx������������”���ÿ���������›fck�������	���disabled����������sham@480c3000�������������ti,omap3-sham������������Ñsham�������������H0����d���������Æ���1��������æ������E��������ërx��������timer@48318000������������ti,omap3430-timer������������H1€�������������Æ���%���������Ñtimer1�����������ä������timer@49032000������������ti,omap3430-timer������������I �������������Æ���&���������Ñtimer2��������timer@49034000������������ti,omap3430-timer������������I@�������������Æ���'���������Ñtimer3��������timer@49036000������������ti,omap3430-timer������������I`�������������Æ���(���������Ñtimer4��������timer@49038000������������ti,omap3430-timer������������I€�������������Æ���)���������Ñtimer5�����������ó������timer@4903a000������������ti,omap3430-timer������������I �������������Æ���*���������Ñtimer6�����������ó������timer@4903c000������������ti,omap3430-timer������������IÀ�������������Æ���+���������Ñtimer7�����������ó������timer@4903e000������������ti,omap3430-timer������������Ià�������������Æ���,���������Ñtimer8���������������������ó������timer@49040000������������ti,omap3430-timer������������I��������������Æ���-���������Ñtimer9������������������timer@48086000������������ti,omap3430-timer������������H`�������������Æ���.���������Ñtimer10�����������������timer@48088000������������ti,omap3430-timer������������H€�������������Æ���/���������Ñtimer11�����������������timer@48304000������������ti,omap3430-timer������������H0@�������������Æ���_���������Ñtimer12����������ä���������
������usbhstll@48062000���������
����ti,usbhs-tll�������������H �������������Æ���N���������Ñusb_tll_hs��������usbhshost@48064000������������ti,usbhs-host������������H@�������������Ñusb_host_hs����������������������+�������������Û������	��ehci-phy�������ohci@48064400�������������ti,ohci-omap3������������HD�������������Æ���L���������(������ehci@48064800���������
����ti,ehci-omap�������������HH�������������Æ���M��������@����������������gpmc@6e000000�������������ti,omap3430-gpmc�������������Ñgpmc�������������n�����Ð���������Æ�����������æ��������������ërxtx������������E�����������Q������������������������+���������������������ñ�����������������������������0���Û��������0�������������+�������������,��������������j�����nand@0,0��������������ti,omap2-nand�����������cmicron,mt29c4g96maz�����������������������������������������Æ�����������������������r����������������������“bch8������������£������������´������������Â���,��������Ô���,��������æ�����������õ���"�����������,�����������(��������*���6��������9���@��������H���R��������Y���R��������j���(��������|�������������������������+������partition@0���������”SPL�����������������������partition@80000���������”U-Boot�����������������������partition@1c0000������������”Environment�����������$�����������partition@280000������������”Kernel������������(���€��������partition@780000������������”Filesystem������������¨���������������ethernet@gpmc�������������smsc,lan9221�smsc,lan9115�����������š�����������¥������������´������������Â���*��������Ô���$��������æ�����������õ����������������������·������������*���*��������Å���������������$��������H���<��������Y���6��������9���$��������Ó������������í������������	������������|�����������j���*���������	���������	8��������	R����������	b����������	p������������	}�������������������ÿ��������������������Æ���������������usb_otg_hs@480ab000�����������ti,omap3-musb������������H
°�������������Æ���\���]��������´mc�dma�����������Ñusb_otg_hs����������	“�����������	ž�����������	¦�����������	¯������������	¾����������@��������	��	Æusb2-phy������������°�����������	Ð���2������dss@48050000����������
����ti,omap3-dss�������������H��������������ok��������	���Ñdss_core�������������”���³���������›fck����������������������+�������������Û��������Rdefault���������`�����dispc@48050400������������ti,omap3-dispc�����������H�������������Æ���������
���Ñdss_dispc������������”���³���������›fck�������encoder@4804fc00����������
����ti,omap3-dsi�������������Hü����Hþ����@Hÿ���� ��������ªproto�phy�pll������������Æ���������	���disabled����������	���Ñdss_dsi1�������������”���³���²���������›fck�sys_clk�������encoder@48050800��������������ti,omap3-rfbi������������H����������	���disabled����������	���Ñdss_rfbi�������������”���³���´���������›fck�ick�������encoder@48050c00��������������ti,omap3-venc������������H����������	���disabled����������	���Ñdss_venc�������������”���°���±���������›fck�tv_dac_clk��������port�������endpoint������������	Ö����������	æ�����������j��������������ssi-controller@48058000�������
����ti,omap3-ssi�������������Ñssi����������ok�����������H€����H������������ªsys�gdd����������Æ���G��������´gdd_mpu����������������������+�������������Û���������”���q����	������ ���›ssi_ssr_fck�ssi_sst_fck�ssi_ick����ssi-port@4805a000�������������ti,omap3-ssi-port������������H ����H¨������������ªtx�rx������������Æ���C���D������ssi-port@4805b000�������������ti,omap3-ssi-port������������H°����H¸������������ªtx�rx������������Æ���E���F���������serial@49042000�����������ti,omap3-uart������������I �������������Æ���P��������æ������Q������R��������ëtx�rx������������Ñuart4�����������õÜl�������regulator-abb-mpu���������
����ti,abb-v1�����������abb_mpu_iva�����������������������+�������������H0rð���H0h�����������ªbase-address�int-address������������	ñ������������”�����������

�����������
���������`��
+�s���������������������O€���������������������7È���������������������û�������������������������pinmux@480025a0������� ����ti,omap3-padconf�pinctrl-single����������H�% ���\���������������������+�������������â������������ñ�������������������������������5��ÿ��������Rdefault���������`��
���pinmux_hsusb2_2_pins����������0��r���P������R������T�����V�����X�����Z����������j��
������pinmux_w3cbw003c_2_pins���������r���@�����������j��������pinmux_led_pins���������r���J������L�����������j��������pinmux_button_pins����������r���N�����<����������j�����������isp@480bc000����������
����ti,omap3-isp�������������HÀ���üHØ�������������Æ�����������
7����������†�����ð��������
>�����������Ì������ports������������������������+�������������bandgap@48002524�������������H�%$�������������ti,omap36xx-bandgap���������
J������������j��������target-module@480cb000������������ti,sysc-omap3630-sr�ti,sysc����������Ñsmartreflex_core�������������H°8�����������ªsysc������������
`�����������
m�������������������”�����������›fck����������������������+������������Û����H°�������smartreflex@0�������������ti,omap3-smartreflex-core����������������������������Æ������������target-module@480c9000������������ti,sysc-omap3630-sr�ti,sysc����������Ñsmartreflex_mpu_iva����������H8�����������ªsysc������������
`�����������
m�������������������”��
���������›fck����������������������+������������Û����H�������smartreflex@480c9000��������������ti,omap3-smartreflex-mpu-iva�����������������������������Æ���������������thermal-zones������cpu_thermal���������
{���ú��������
‘��è��������
Ÿ������N ��������
¬���������������memory@0�������������„memory�������������������������pwmleds�������	����pwm-leds�������overo�����������”overo:blue:COM����������
¼������w5”��������
Á�����������
Ðmmc0�������������sound�������������ti,omap-twl4030���������
æovero�����������
ï��������hsusb2_power_reg��������������regulator-fixed���������hsusb2_vbus���������œ�LK@��������´�LK@��������Þ�����������������
ø�p���������	��������j��������hsusb2_phy������������usb-nop-xceiv���������������������������¹����������µ������������j���������regulator-w3cbw003c-npoweron��������������regulator-fixed���������regulator-w3cbw003c-npoweron������������œ�2Z ��������´�2Z ��������Þ������������������	��������j���ù������regulator-w3cbw003c-wifi-nreset���������Rdefault���������`��������������regulator-fixed������� ��regulator-w3cbw003c-wifi-nreset���������œ�2Z ��������´�2Z ��������Þ�����������������
ø��'��������j���ú������lis33-3v3-reg�������������regulator-fixed���������lis33-3v3-reg�����������œ�2Z ��������´�2Z ��������j���ð������lis33-1v8-reg�������������regulator-fixed���������lis33-1v8-reg�����������œ�w@��������´�w@��������j���ï������display�����������samsung,lte430wq-f0c�panel-dpi����������”lcd43�����������Rdefault���������`����������(������������port�������endpoint������������	Ö����������j�����������panel-timing������������õ�Œa€��������5��à��������=����������E�����������R�����������^���)��������h�����������t��������������
��������‹������������˜������������¥�����������¯������������ads7846-reg�����������regulator-fixed���������ads7846-reg���������œ�2Z ��������´�2Z ��������j���ó������backlight�������������gpio-backlight����������Rdefault���������`����������"������������������¿������leds����������
����gpio-leds�����������Rdefault���������`�����heartbeat�����������”overo:red:gpio21������������"��������������
��
Ðheartbeat���������gpio22����������”overo:blue:gpio22�����������"�����������������gpio_keys���������
����gpio-keys�����������Rdefault���������`�����������������������+�������button0���������”button0���������Ê�����������"�����������������'������button1���������”button1���������Ê����������"�����������������'���������regulator-vddvario������������regulator-fixed�������	��vddvario�������������b��������j��������regulator-vdd33a��������������regulator-fixed���������vdd33a�����������b��������j�����������	compatible�interrupt-parent�#address-cells�#size-cells�model�i2c0�i2c1�i2c2�mmc0�mmc1�mmc2�serial0�serial1�serial2�serial3�display0�device_type�reg�clocks�clock-names�clock-latency�operating-points�interrupts�ti,hwmods�ranges�#pinctrl-cells�#interrupt-cells�interrupt-controller�pinctrl-single,register-width�pinctrl-single,function-mask�pinctrl-names�pinctrl-0�phandle�pinctrl-single,pins�syscon�regulator-name�regulator-min-microvolt�regulator-max-microvolt�#clock-cells�ti,bit-shift�dmas�dma-names�clock-frequency�ti,max-div�ti,index-starts-at-one�clock-mult�clock-div�ti,set-bit-to-disable�ti,clock-mult�ti,clock-div�ti,set-rate-parent�ti,index-power-of-two�ti,low-power-stop�ti,lock�ti,low-power-bypass�ti,dividers�#dma-cells�dma-channels�dma-requests�ti,gpio-always-on�gpio-controller�#gpio-cells�interrupts-extended�bci3v1-supply�io-channels�io-channel-names�regulator-always-on�ti,use-leds�usb1v5-supply�usb1v8-supply�usb3v1-supply�usb_mode�#phy-cells�#pwm-cells�keypad,num-rows�keypad,num-columns�#io-channel-cells�status�pagesize�Vdd-supply�Vdd_IO-supply�st,click-single-x�st,click-single-y�st,click-single-z�st,click-thresh-x�st,click-thresh-y�st,click-thresh-z�st,irq1-click�st,irq2-click�st,wakeup-x-lo�st,wakeup-x-hi�st,wakeup-y-lo�st,wakeup-y-hi�st,wakeup-z-lo�st,wakeup-z-hi�st,min-limit-x�st,min-limit-y�st,min-limit-z�st,max-limit-x�st,max-limit-y�st,max-limit-z�#mbox-cells�ti,mbox-num-users�ti,mbox-num-fifos�ti,mbox-tx�ti,mbox-rx�ti,spi-num-cs�vcc-supply�spi-max-frequency�pendown-gpio�ti,x-min�ti,x-max�ti,y-min�ti,y-max�ti,x-plate-ohms�ti,pressure-max�wakeup-source�ti,dual-volt�pbias-supply�vmmc-supply�bus-width�vqmmc-supply�cap-sdio-irq�non-removable�#iommu-cells�ti,#tlb-entries�reg-names�interrupt-names�ti,buffer-size�#sound-dai-cells�ti,timer-alwon�ti,timer-dsp�ti,timer-pwm�ti,timer-secure�port2-mode�remote-wakeup-connected�phys�gpmc,num-cs�gpmc,num-waitpins�linux,mtd-name�nand-bus-width�gpmc,device-width�ti,nand-ecc-opt�gpmc,sync-clk-ps�gpmc,cs-on-ns�gpmc,cs-rd-off-ns�gpmc,cs-wr-off-ns�gpmc,adv-on-ns�gpmc,adv-rd-off-ns�gpmc,adv-wr-off-ns�gpmc,we-off-ns�gpmc,oe-off-ns�gpmc,access-ns�gpmc,rd-cycle-ns�gpmc,wr-cycle-ns�gpmc,wr-access-ns�gpmc,wr-data-mux-bus-ns�label�bank-width�gpmc,mux-add-data�gpmc,oe-on-ns�gpmc,we-on-ns�gpmc,page-burst-access-ns�gpmc,bus-turnaround-ns�gpmc,cycle2cycle-delay-ns�gpmc,cycle2cycle-samecsen�gpmc,cycle2cycle-diffcsen�vddvario-supply�vdd33a-supply�reg-io-width�smsc,save-mac-address�multipoint�num-eps�ram-bits�interface-type�usb-phy�phy-names�power�remote-endpoint�data-lines�ti,tranxdone-status-mask�ti,settling-time�ti,clock-cycles�ti,abb_info�iommus�ti,phy-type�#thermal-sensor-cells�ti,sysc-mask�ti,sysc-sidle�polling-delay-passive�polling-delay�coefficients�thermal-sensors�pwms�max-brightness�linux,default-trigger�ti,model�ti,mcbsp�startup-delay-us�enable-active-high�reset-gpios�enable-gpios�hactive�vactive�hfront-porch�hback-porch�hsync-len�vback-porch�vfront-porch�vsync-len�hsync-active�vsync-active�de-active�pixelclk-active�default-on�linux,code�