Ð þí�£���8�˜���(�������������`�����������������������������2����logicpd,dm3730-som-lv-devkit�ti,omap3630�ti,omap3������������������������������������+���������+���7LogicPD Zoom DM3730 SOM-LV Development Kit�����chosen��������aliases����������=/ocp@68000000/i2c@48070000�����������B/ocp@68000000/i2c@48072000�����������G/ocp@68000000/i2c@48060000�����������L/ocp@68000000/mmc@4809c000�����������Q/ocp@68000000/mmc@480b4000�����������V/ocp@68000000/mmc@480ad000�����������[/ocp@68000000/serial@4806a000������������c/ocp@68000000/serial@4806c000������������k/ocp@68000000/serial@49020000������������s/ocp@68000000/serial@49042000��������� ���{/display����������cpus�������������������������+�������cpu@0�������������arm,cortex-a8������������„cpu�����������������������”������������›cpu����������§�“à���������µ������������É������������Ô������������ã������������ï�����������pmu@54000000��������������arm,cortex-a8-pmu������������T����€�����������÷�����������debugss�������soc�����������ti,omap-infra������mpu������� ����ti,omap3-mpu������������mpu�������iva������� ����ti,iva2.2�����������iva����dsp������� ����ti,omap3-c64����������������ocp@68000000��������������ti,omap3-l3-smx�simple-bus�����������h���������������÷��� ��� ���������������������+��������������������l3_main����l4@48000000�����������ti,omap3-l4-core�simple-bus����������������������+���������������H���������scm@2000��������������ti,omap3-scm�simple-bus������������ ��� ����������������������+����������������� ��� ����pinmux@30��������� ����ti,omap3-padconf�pinctrl-single�������������0��8���������������������+�����������������������"������������3��������H�����������f��ÿ���������ï���ç���mm3-pins����������0��ƒ��4����6����8����:���� ����¢�����������ï���ü������mcbsp2-pins������� ��ƒ������������������������������ï��������uart2-pins��������(��ƒ��D�����F������H������J�����h������������ï���è������mcspi1-pins������� ��ƒ��˜�����š������œ����ž�������������ï���÷������hsusb2-pins�������0��ƒ��¤����¦����¨����ª����¬����®�����������ï�� ������hsusb-otg-pins��������`��ƒ��r�����t������v�����x�����z�����|�����~�����€�����‚�����„�����†�����ˆ������������ï��������i2c1-pins�����������ƒ��Š�����Œ������Š������������ï���é������i2c2-pins�����������ƒ��Ž�����������������ï���ò������i2c3-pins�����������ƒ��’�����”������������ï���ó������tsc2004-pins������������ƒ��V�����������ï���õ������twl4030-pins������������ƒ��°��A���������ï���ë������gpio-key-pins�����������ƒ���þ�����������ï��"������led-pins������������ƒ��.������������ï��$������lan9221-pins������������ƒ��T�����������ï�� ������mmc1-pins���������@��ƒ��������������������������������������ü�����������ï���ù������lcd-enable-pins���������ƒ��Z�����������ï��&������dss-dpi1-pins��������� ��ƒ���¤�����¦�����¨�����ª�����¬�����®�����°�����²�����´�����¶�����¸�����º�����¼�����¾�����À�����Â�����Ä�����Æ�����È�����Ê�����������ï�����������scm_conf@270��������������syscon�simple-bus��������������p��0���������������������+�����������������p��0���������ï������pbias_regulator@2b0�����������ti,pbias-omap3�ti,pbias-omap���������������°�����������—������pbias_mmc_omap2430����������žpbias_mmc_omap2430�����������w@��������Å�-ÆÀ���������ï���ø���������clocks�����������������������+�������clock@68���������� ����ti,clksel���������������h��������Ý������������������������+�������clock-mcbsp5-mux-fck@4����������������������Ý��������������ti,composite-mux-clock����������êmcbsp5_mux_fck�����������”���������������ï���������clock-mcbsp3-mux-fck@0�����������������������Ý��������������ti,composite-mux-clock����������êmcbsp3_mux_fck�����������”��� ������������ï���������clock-mcbsp4-mux-fck@2����������������������Ý��������������ti,composite-mux-clock����������êmcbsp4_mux_fck�����������”��� ������������ï������������mcbsp5_fck����������Ý��������������ti,composite-clock�����������”��� ������������ï��������clock@4������� ����ti,clksel�����������������������Ý������������������������+�������clock-mcbsp1-mux-fck@2����������������������Ý��������������ti,composite-mux-clock����������êmcbsp1_mux_fck�����������”���������������ï��� ������clock-mcbsp2-mux-fck@6����������������������Ý��������������ti,composite-mux-clock����������êmcbsp2_mux_fck�����������”��� ������������ï������������mcbsp1_fck����������Ý��������������ti,composite-clock�����������”������ ���������ï���������mcbsp2_fck����������Ý��������������ti,composite-clock�����������”���������������ï��������mcbsp3_fck����������Ý��������������ti,composite-clock�����������”���������������ï��������mcbsp4_fck����������Ý��������������ti,composite-clock�����������”���������������ï��������������clockdomains����������pinmux@a00�������� ����ti,omap3-padconf�pinctrl-single������������ ����\���������������������+�����������������������"������������3��������H�����������f��ÿ���hsusb1-reset-pins�����������ƒ���������������ï��!������wl127x-gpio-pins������������ƒ��� �����������������ï���ý������twl4030-vpins-pins�������� ��ƒ������������������������������������ï���ì������led-wkup-pins�����������ƒ���$������������ï��%������backlight-pins����������ƒ��������������ï��)���������������target-module@480a6000������������ti,sysc-omap2�ti,sysc������������H `D���H `H���H `L�����������ýrev�sysc�syss����������������������������������������"������������”������������›ick����������������������+���������������H `��� ����aes1@0�������� ����ti,omap3-aes��������������������P���������÷������������/������ ������ ��������4tx�rx������������target-module@480c5000������������ti,sysc-omap2�ti,sysc������������HPD���HPH���HPL�����������ýrev�sysc�syss����������������������������������������"������������”������������›ick����������������������+���������������HP��� ����aes2@0�������� ����ti,omap3-aes��������������������P���������÷������������/������A������B��������4tx�rx������������prm@48306000���������� ����ti,omap3-prm�������������H0`���@����������÷������clocks�����������������������+�������virt_16_8m_ck�����������Ý��������������fixed-clock���������>�Y����������ï���������osc_sys_ck@d40����������Ý���������� ����ti,mux-clock�������������”����������������������������� @���������ï���������sys_ck@1270���������Ý��������������ti,divider-clock�������������”�����������N�����������[��������������p���������f���������ï���"������sys_clkout1@d70���������Ý��������������ti,gate-clock������������”�������������� p��������N���������dpll3_x2_ck���������Ý��������������fixed-factor-clock�����������”�����������}�����������ˆ���������dpll3_m2x2_ck�����������Ý��������������fixed-factor-clock�����������”�����������}�����������ˆ������������ï���!������dpll4_x2_ck���������Ý��������������fixed-factor-clock�����������”��� ��������}�����������ˆ���������corex2_fck����������Ý��������������fixed-factor-clock�����������”���!��������}�����������ˆ������������ï���#������wkup_l4_ick���������Ý��������������fixed-factor-clock�����������”���"��������}�����������ˆ������������ï���b������corex2_d3_fck�����������Ý��������������fixed-factor-clock�����������”���#��������}�����������ˆ������������ï���Š������corex2_d5_fck�����������Ý��������������fixed-factor-clock�����������”���#��������}�����������ˆ������������ï���‹���������clockdomains�������������cm@48004000�����������ti,omap3-cm����������H�@���@����clocks�����������������������+�������dummy_apb_pclk����������Ý��������������fixed-clock���������>����������omap_32k_fck������������Ý��������������fixed-clock���������>��€����������ï���H������virt_12m_ck���������Ý��������������fixed-clock���������>�·����������ï���������virt_13m_ck���������Ý��������������fixed-clock���������>�Æ]@���������ï���������virt_19200000_ck������������Ý��������������fixed-clock���������>$ø����������ï���������virt_26000000_ck������������Ý��������������fixed-clock���������>Œº€���������ï���������virt_38_4m_ck�����������Ý��������������fixed-clock���������>Ið����������ï���������dpll4_ck@d00������������Ý��������������ti,omap3-dpll-per-j-type-clock�����������”���"���"����������� ��� �� D�� 0���������ï��� ������dpll4_m2_ck@d48���������Ý��������������ti,divider-clock�������������”��� ��������[���?����������� H���������f���������ï���$������dpll4_m2x2_mul_ck�����������Ý��������������fixed-factor-clock�����������”���$��������}�����������ˆ������������ï���%������dpll4_m2x2_ck@d00�����������Ý��������������ti,hsdiv-gate-clock����������”���%��������N�������������� ����������’���������ï���&������omap_96m_alwon_fck����������Ý��������������fixed-factor-clock�����������”���&��������}�����������ˆ������������ï���2������dpll3_ck@d00������������Ý��������������ti,omap3-dpll-core-clock�������������”���"���"����������� ��� �� @�� 0���������ï���������clock@1140�������� ����ti,clksel��������������@��������Ý������������������������+�������clock-dpll3-m3@16�����������������������Ý��������������ti,divider-clock������������êdpll3_m3_ck����������”�����������[������������f���������ï���,������clock-dpll4-m6@24�����������������������Ý��������������ti,divider-clock������������êdpll4_m6_ck����������”��� ��������[���?���������f���������ï���>������clock-emu-src-mux@0����������������������Ý���������� ����ti,mux-clock������������êemu_src_mux_ck�����������”���"���'���(���)���������ï���v������clock-pclk-fck@8������������������������Ý��������������ti,divider-clock���������� ��êpclk_fck�������������”���*��������[������������f������clock-pclkx2-fck@6����������������������Ý��������������ti,divider-clock������������êpclkx2_fck�����������”���*��������[������������f������clock-atclk-fck@4�����������������������Ý��������������ti,divider-clock���������� ��êatclk_fck������������”���*��������[������������f������clock-traceclk-src-fck@2������������������������Ý���������� ����ti,mux-clock������������êtraceclk_src_fck�������������”���"���'���(���)���������ï���+������clock-traceclk-fck@11�����������������������Ý��������������ti,divider-clock���������� ��êtraceclk_fck�������������”���+��������[������������f���������dpll3_m3x2_mul_ck�����������Ý��������������fixed-factor-clock�����������”���,��������}�����������ˆ������������ï���-������dpll3_m3x2_ck@d00�����������Ý��������������ti,hsdiv-gate-clock����������”���-��������N�������������� ����������’���������ï���.������emu_core_alwon_ck�����������Ý��������������fixed-factor-clock�����������”���.��������}�����������ˆ������������ï���'������sys_altclk����������Ý��������������fixed-clock���������>�������������ï���5������mcbsp_clks����������Ý��������������fixed-clock���������>�������������ï���������core_ck���������Ý��������������fixed-factor-clock�����������”�����������}�����������ˆ������������ï���/������dpll1_fck@940�����������Ý��������������ti,divider-clock�������������”���/��������N�����������[�������������� @���������f���������ï���0������dpll1_ck@904������������Ý��������������ti,omap3-dpll-clock����������”���"���0����������� �� $�� @�� 4���������ï���������dpll1_x2_ck���������Ý��������������fixed-factor-clock�����������”�����������}�����������ˆ������������ï���1������dpll1_x2m2_ck@944�����������Ý��������������ti,divider-clock�������������”���1��������[�������������� D���������f���������ï���E������cm_96m_fck����������Ý��������������fixed-factor-clock�����������”���2��������}�����������ˆ������������ï���3������clock@d40��������� ����ti,clksel�������������� @��������Ý������������������������+�������clock-dpll3-m2@27�����������������������Ý��������������ti,divider-clock������������êdpll3_m2_ck����������”�����������[������������f���������ï���������clock-omap-96m-fck@6������������������������Ý���������� ����ti,mux-clock���������� ��êomap_96m_fck�������������”���3���"���������ï���Y������clock-omap-54m-fck@5������������������������Ý���������� ����ti,mux-clock���������� ��êomap_54m_fck�������������”���4���5���������ï���A������clock-omap-48m-fck@3������������������������Ý���������� ����ti,mux-clock���������� ��êomap_48m_fck�������������”���6���5���������ï���9���������clock@e40��������� ����ti,clksel��������������@��������Ý������������������������+�������clock-dpll4-m3@8������������������������Ý��������������ti,divider-clock������������êdpll4_m3_ck����������”��� ��������[��� ���������f���������ï���7������clock-dpll4-m4@0�������������������������Ý��������������ti,divider-clock������������êdpll4_m4_ck����������”��� ��������[������������f���������ï���:���������dpll4_m3x2_mul_ck�����������Ý��������������fixed-factor-clock�����������”���7��������}�����������ˆ������������ï���8������dpll4_m3x2_ck@d00�����������Ý��������������ti,hsdiv-gate-clock����������”���8��������N�������������� ����������’���������ï���4������cm_96m_d2_fck�����������Ý��������������fixed-factor-clock�����������”���3��������}�����������ˆ������������ï���6������omap_12m_fck������������Ý��������������fixed-factor-clock�����������”���9��������}�����������ˆ������������ï���Z������dpll4_m4x2_mul_ck�����������Ý��������������ti,fixed-factor-clock������������”���:��������¨�����������¶������������Ã���������ï���;������dpll4_m4x2_ck@d00�����������Ý��������������ti,gate-clock������������”���;��������N�������������� ����������’���������Ã���������ï���^������dpll4_m5_ck@f40���������Ý��������������ti,divider-clock�������������”��� ��������[���?�����������@���������f���������ï���<������dpll4_m5x2_mul_ck�����������Ý��������������ti,fixed-factor-clock������������”���<��������¨�����������¶������������Ã���������ï���=������dpll4_m5x2_ck@d00�����������Ý��������������ti,hsdiv-gate-clock����������”���=��������N�������������� ����������’���������Ã���������ï���z������dpll4_m6x2_mul_ck�����������Ý��������������fixed-factor-clock�����������”���>��������}�����������ˆ������������ï���?������dpll4_m6x2_ck@d00�����������Ý��������������ti,hsdiv-gate-clock����������”���?��������N�������������� ����������’���������ï���@������emu_per_alwon_ck������������Ý��������������fixed-factor-clock�����������”���@��������}�����������ˆ������������ï���(������clock@d70��������� ����ti,clksel�������������� p��������Ý������������������������+�������clock-clkout2-src-gate@7������������������������Ý���������� ����ti,composite-no-wait-gate-clock���������êclkout2_src_gate_ck����������”���/���������ï���C������clock-clkout2-src-mux@0����������������������Ý��������������ti,composite-mux-clock����������êclkout2_src_mux_ck�����������”���/���"���3���A���������ï���D������clock-sys-clkout2@3���������������������Ý��������������ti,divider-clock������������êsys_clkout2����������”���B��������[���@���������Ö���������clkout2_src_ck����������Ý��������������ti,composite-clock�����������”���C���D���������ï���B������mpu_ck����������Ý��������������fixed-factor-clock�����������”���E��������}�����������ˆ������������ï���F������arm_fck@924���������Ý��������������ti,divider-clock�������������”���F����������� $��������[���������emu_mpu_alwon_ck������������Ý��������������fixed-factor-clock�����������”���F��������}�����������ˆ������������ï���)������clock@a40��������� ����ti,clksel�������������� @��������Ý������������������������+�������clock-l3-ick@0�����������������������Ý��������������ti,divider-clock������������êl3_ick�����������”���/��������[������������f���������ï���G������clock-l4-ick@2����������������������Ý��������������ti,divider-clock������������êl4_ick�����������”���G��������[������������f���������ï���I������clock-gpt10-mux-fck@6�����������������������Ý��������������ti,composite-mux-clock����������êgpt10_mux_fck������������”���H���"���������ï���V������clock-gpt11-mux-fck@7�����������������������Ý��������������ti,composite-mux-clock����������êgpt11_mux_fck������������”���H���"���������ï���X������clock-ssi-ssr-div-fck-3430es2@8���������������������Ý��������������ti,composite-divider-clock����������êssi_ssr_div_fck_3430es2����������”���#������$��ì���������������������������������������ï������������clock@c40��������� ����ti,clksel��������������@��������Ý������������������������+�������clock-rm-ick@1����������������������Ý��������������ti,divider-clock������������êrm_ick�����������”���I��������[������������f������clock-gpt1-mux-fck@0�������������������������Ý��������������ti,composite-mux-clock�������� ��êgpt1_mux_fck�������������”���H���"���������ï���a������clock-usim-mux-fck@3������������������������Ý��������������ti,composite-mux-clock�������� ��êusim_mux_fck����������(���”���"���J���K���L���M���N���O���P���Q���R���������f���������ï���ƒ���������clock@a00��������� ����ti,clksel�������������� ���������Ý������������������������+�������clock-gpt10-gate-fck@11���������������������Ý��������������ti,composite-gate-clock���������êgpt10_gate_fck�����������”���"���������ï���U������clock-gpt11-gate-fck@12���������������������Ý��������������ti,composite-gate-clock���������êgpt11_gate_fck�����������”���"���������ï���W������clock-mmchs2-fck@25���������������������Ý��������������ti,wait-gate-clock����������êmmchs2_fck�����������”������������ï���¹������clock-mmchs1-fck@24���������������������Ý��������������ti,wait-gate-clock����������êmmchs1_fck�����������”������������ï���º������clock-i2c3-fck@17�����������������������Ý��������������ti,wait-gate-clock�������� ��êi2c3_fck�������������”������������ï���»������clock-i2c2-fck@16�����������������������Ý��������������ti,wait-gate-clock�������� ��êi2c2_fck�������������”������������ï���¼������clock-i2c1-fck@15�����������������������Ý��������������ti,wait-gate-clock�������� ��êi2c1_fck�������������”������������ï���½������clock-mcbsp5-gate-fck@10���������������� ��������Ý��������������ti,composite-gate-clock���������êmcbsp5_gate_fck����������”������������ï��� ������clock-mcbsp1-gate-fck@9������������� ��������Ý��������������ti,composite-gate-clock���������êmcbsp1_gate_fck����������”������������ï���������clock-mcspi4-fck@21���������������������Ý��������������ti,wait-gate-clock����������êmcspi4_fck�����������”���S���������ï���¾������clock-mcspi3-fck@20���������������������Ý��������������ti,wait-gate-clock����������êmcspi3_fck�����������”���S���������ï���¿������clock-mcspi2-fck@19���������������������Ý��������������ti,wait-gate-clock����������êmcspi2_fck�����������”���S���������ï���À������clock-mcspi1-fck@18���������������������Ý��������������ti,wait-gate-clock����������êmcspi1_fck�����������”���S���������ï���Á������clock-uart2-fck@14����������������������Ý��������������ti,wait-gate-clock�������� ��êuart2_fck������������”���S���������ï���Â������clock-uart1-fck@13�������������� ��������Ý��������������ti,wait-gate-clock�������� ��êuart1_fck������������”���S���������ï���Ã������clock-hdq-fck@22������������������������Ý��������������ti,wait-gate-clock����������êhdq_fck����������”���T���������ï���Ä������clock-modem-fck@31����������������������Ý��������������ti,omap3-interface-clock���������� ��êmodem_fck������������”���"���������ï���à������clock-mspro-fck@23����������������������Ý��������������ti,wait-gate-clock�������� ��êmspro_fck������������”���������clock-ssi-ssr-gate-fck-3430es2@0�������������������������Ý���������� ����ti,composite-no-wait-gate-clock���������êssi_ssr_gate_fck_3430es2�������������”���#���������ï���~������clock-mmchs3-fck@30���������������������Ý��������������ti,wait-gate-clock����������êmmchs3_fck�����������”������������ï���Ü���������gpt10_fck�����������Ý��������������ti,composite-clock�����������”���U���V������gpt11_fck�����������Ý��������������ti,composite-clock�����������”���W���X������core_96m_fck������������Ý��������������fixed-factor-clock�����������”���Y��������}�����������ˆ������������ï���������core_48m_fck������������Ý��������������fixed-factor-clock�����������”���9��������}�����������ˆ������������ï���S������core_12m_fck������������Ý��������������fixed-factor-clock�����������”���Z��������}�����������ˆ������������ï���T������core_l3_ick���������Ý��������������fixed-factor-clock�����������”���G��������}�����������ˆ������������ï���[������clock@a10��������� ����ti,clksel�������������� ��������Ý������������������������+�������clock-sdrc-ick@1������������������������Ý��������������ti,wait-gate-clock�������� ��êsdrc_ick�������������”���[���������ï���Ž������clock-mmchs2-ick@25���������������������Ý��������������ti,omap3-interface-clock������������êmmchs2_ick�����������”���\���������ï���Å������clock-mmchs1-ick@24���������������������Ý��������������ti,omap3-interface-clock������������êmmchs1_ick�����������”���\���������ï���Æ������clock-hdq-ick@22������������������������Ý��������������ti,omap3-interface-clock������������êhdq_ick����������”���\���������ï���Ç������clock-mcspi4-ick@21���������������������Ý��������������ti,omap3-interface-clock������������êmcspi4_ick�����������”���\���������ï���È������clock-mcspi3-ick@20���������������������Ý��������������ti,omap3-interface-clock������������êmcspi3_ick�����������”���\���������ï���É������clock-mcspi2-ick@19���������������������Ý��������������ti,omap3-interface-clock������������êmcspi2_ick�����������”���\���������ï���Ê������clock-mcspi1-ick@18���������������������Ý��������������ti,omap3-interface-clock������������êmcspi1_ick�����������”���\���������ï���Ë������clock-i2c3-ick@17�����������������������Ý��������������ti,omap3-interface-clock���������� ��êi2c3_ick�������������”���\���������ï���Ì������clock-i2c2-ick@16�����������������������Ý��������������ti,omap3-interface-clock���������� ��êi2c2_ick�������������”���\���������ï���Í������clock-i2c1-ick@15�����������������������Ý��������������ti,omap3-interface-clock���������� ��êi2c1_ick�������������”���\���������ï���Î������clock-uart2-ick@14����������������������Ý��������������ti,omap3-interface-clock���������� ��êuart2_ick������������”���\���������ï���Ï������clock-uart1-ick@13�������������� ��������Ý��������������ti,omap3-interface-clock���������� ��êuart1_ick������������”���\���������ï���Ð������clock-gpt11-ick@12����������������������Ý��������������ti,omap3-interface-clock���������� ��êgpt11_ick������������”���\���������ï���Ñ������clock-gpt10-ick@11����������������������Ý��������������ti,omap3-interface-clock���������� ��êgpt10_ick������������”���\���������ï���Ò������clock-mcbsp5-ick@10������������� ��������Ý��������������ti,omap3-interface-clock������������êmcbsp5_ick�����������”���\���������ï���Ó������clock-mcbsp1-ick@9�������������� ��������Ý��������������ti,omap3-interface-clock������������êmcbsp1_ick�����������”���\���������ï���Ô������clock-omapctrl-ick@6������������������������Ý��������������ti,omap3-interface-clock���������� ��êomapctrl_ick�������������”���\���������ï���Õ������clock-aes2-ick@28�����������������������Ý��������������ti,omap3-interface-clock���������� ��êaes2_ick�������������”���\���������ï���������clock-sha12-ick@27����������������������Ý��������������ti,omap3-interface-clock���������� ��êsha12_ick������������”���\���������ï���Ö������clock-icr-ick@29������������������������Ý��������������ti,omap3-interface-clock������������êicr_ick����������”���\������clock-des2-ick@26�����������������������Ý��������������ti,omap3-interface-clock���������� ��êdes2_ick�������������”���\������clock-mspro-ick@23����������������������Ý��������������ti,omap3-interface-clock���������� ��êmspro_ick������������”���\������clock-mailboxes-ick@7�����������������������Ý��������������ti,omap3-interface-clock������������êmailboxes_ick������������”���\������clock-sad2d-ick@3�����������������������Ý��������������ti,omap3-interface-clock���������� ��êsad2d_ick������������”���G���������ï���á������clock-hsotgusb-ick-3430es2@4������������������������Ý����������"����ti,omap3-hsotgusb-interface-clock�����������êhsotgusb_ick_3430es2�������������”���[���������ï���������clock-ssi-ick-3430es2@0����������������������Ý��������������ti,omap3-ssi-interface-clock������������êssi_ick_3430es2����������”���]���������ï��������clock-mmchs3-ick@30���������������������Ý��������������ti,omap3-interface-clock������������êmmchs3_ick�����������”���\���������ï���Û���������gpmc_fck������������Ý��������������fixed-factor-clock�����������”���[��������}�����������ˆ���������core_l4_ick���������Ý��������������fixed-factor-clock�����������”���I��������}�����������ˆ������������ï���\������clock@e00��������� ����ti,clksel�����������������������Ý������������������������+�������clock-dss-tv-fck������������Ý��������������ti,gate-clock�����������êdss_tv_fck�����������”���A��������N������������ï���´������clock-dss-96m-fck�����������Ý��������������ti,gate-clock�����������êdss_96m_fck����������”���Y��������N������������ï���µ������clock-dss2-alwon-fck������������Ý��������������ti,gate-clock�����������êdss2_alwon_fck�����������”���"��������N������������ï���¶������clock-dss1-alwon-fck-3430es2@0�����������������������Ý��������������ti,dss-gate-clock�����������êdss1_alwon_fck_3430es2�����������”���^���������Ã���������ï���·���������dummy_ck������������Ý��������������fixed-clock���������>����������clock@c00��������� ����ti,clksel�����������������������Ý������������������������+�������clock-gpt1-gate-fck@0������������������������Ý��������������ti,composite-gate-clock���������êgpt1_gate_fck������������”���"���������ï���`������clock-gpio1-dbck@3����������������������Ý��������������ti,gate-clock�����������êgpio1_dbck�����������”���_���������ï���«������clock-wdt2-fck@5������������������������Ý��������������ti,wait-gate-clock�������� ��êwdt2_fck�������������”���_���������ï���¬������clock-sr1-fck@6���������������������Ý��������������ti,wait-gate-clock����������êsr1_fck����������”���"���������ï��������clock-sr2-fck@7���������������������Ý��������������ti,wait-gate-clock����������êsr2_fck����������”���"���������ï��������clock-usim-gate-fck@9��������������� ��������Ý��������������ti,composite-gate-clock���������êusim_gate_fck������������”���Y���������ï���‚���������gpt1_fck������������Ý��������������ti,composite-clock�����������”���`���a���������ï��������wkup_32k_fck������������Ý��������������fixed-factor-clock�����������”���H��������}�����������ˆ������������ï���_������clock@c10��������� ����ti,clksel����������������������Ý������������������������+�������clock-wdt2-ick@5������������������������Ý��������������ti,omap3-interface-clock���������� ��êwdt2_ick�������������”���b���������ï���������clock-wdt1-ick@4������������������������Ý��������������ti,omap3-interface-clock���������� ��êwdt1_ick�������������”���b���������ï���®������clock-gpio1-ick@3�����������������������Ý��������������ti,omap3-interface-clock���������� ��êgpio1_ick������������”���b���������ï���¯������clock-omap-32ksync-ick@2������������������������Ý��������������ti,omap3-interface-clock������������êomap_32ksync_ick�������������”���b���������ï���°������clock-gpt12-ick@1�����������������������Ý��������������ti,omap3-interface-clock���������� ��êgpt12_ick������������”���b���������ï���±������clock-gpt1-ick@0�������������������������Ý��������������ti,omap3-interface-clock���������� ��êgpt1_ick�������������”���b���������ï���²������clock-usim-ick@9���������������� ��������Ý��������������ti,omap3-interface-clock���������� ��êusim_ick�������������”���b���������ï���³���������per_96m_fck���������Ý��������������fixed-factor-clock�����������”���2��������}�����������ˆ������������ï��� ������per_48m_fck���������Ý��������������fixed-factor-clock�����������”���9��������}�����������ˆ������������ï���c������clock@1000�������� ����ti,clksel�����������������������Ý������������������������+�������clock-uart3-fck@11����������������������Ý��������������ti,wait-gate-clock�������� ��êuart3_fck������������”���c���������ï���������clock-gpt2-gate-fck@3�����������������������Ý��������������ti,composite-gate-clock���������êgpt2_gate_fck������������”���"���������ï���e������clock-gpt3-gate-fck@4�����������������������Ý��������������ti,composite-gate-clock���������êgpt3_gate_fck������������”���"���������ï���g������clock-gpt4-gate-fck@5�����������������������Ý��������������ti,composite-gate-clock���������êgpt4_gate_fck������������”���"���������ï���i������clock-gpt5-gate-fck@6�����������������������Ý��������������ti,composite-gate-clock���������êgpt5_gate_fck������������”���"���������ï���k������clock-gpt6-gate-fck@7�����������������������Ý��������������ti,composite-gate-clock���������êgpt6_gate_fck������������”���"���������ï���m������clock-gpt7-gate-fck@8�����������������������Ý��������������ti,composite-gate-clock���������êgpt7_gate_fck������������”���"���������ï���o������clock-gpt8-gate-fck@9��������������� ��������Ý��������������ti,composite-gate-clock���������êgpt8_gate_fck������������”���"���������ï���q������clock-gpt9-gate-fck@10�������������� ��������Ý��������������ti,composite-gate-clock���������êgpt9_gate_fck������������”���"���������ï���s������clock-gpio6-dbck@17���������������������Ý��������������ti,gate-clock�����������êgpio6_dbck�����������”���d���������ï���‘������clock-gpio5-dbck@16���������������������Ý��������������ti,gate-clock�����������êgpio5_dbck�����������”���d���������ï���’������clock-gpio4-dbck@15���������������������Ý��������������ti,gate-clock�����������êgpio4_dbck�����������”���d���������ï���“������clock-gpio3-dbck@14���������������������Ý��������������ti,gate-clock�����������êgpio3_dbck�����������”���d���������ï���”������clock-gpio2-dbck@13������������� ��������Ý��������������ti,gate-clock�����������êgpio2_dbck�����������”���d���������ï���•������clock-wdt3-fck@12�����������������������Ý��������������ti,wait-gate-clock�������� ��êwdt3_fck�������������”���d���������ï���–������clock-mcbsp2-gate-fck@0����������������������Ý��������������ti,composite-gate-clock���������êmcbsp2_gate_fck����������”������������ï���������clock-mcbsp3-gate-fck@1���������������������Ý��������������ti,composite-gate-clock���������êmcbsp3_gate_fck����������”������������ï���������clock-mcbsp4-gate-fck@2���������������������Ý��������������ti,composite-gate-clock���������êmcbsp4_gate_fck����������”������������ï���������clock-uart4-fck@18����������������������Ý��������������ti,wait-gate-clock�������� ��êuart4_fck������������”���c���������ï���ª���������clock@1040�������� ����ti,clksel��������������@��������Ý������������������������+�������clock-gpt2-mux-fck@0�������������������������Ý��������������ti,composite-mux-clock�������� ��êgpt2_mux_fck�������������”���H���"���������ï���f������clock-gpt3-mux-fck@1������������������������Ý��������������ti,composite-mux-clock�������� ��êgpt3_mux_fck�������������”���H���"���������ï���h������clock-gpt4-mux-fck@2������������������������Ý��������������ti,composite-mux-clock�������� ��êgpt4_mux_fck�������������”���H���"���������ï���j������clock-gpt5-mux-fck@3������������������������Ý��������������ti,composite-mux-clock�������� ��êgpt5_mux_fck�������������”���H���"���������ï���l������clock-gpt6-mux-fck@4������������������������Ý��������������ti,composite-mux-clock�������� ��êgpt6_mux_fck�������������”���H���"���������ï���n������clock-gpt7-mux-fck@5������������������������Ý��������������ti,composite-mux-clock�������� ��êgpt7_mux_fck�������������”���H���"���������ï���p������clock-gpt8-mux-fck@6������������������������Ý��������������ti,composite-mux-clock�������� ��êgpt8_mux_fck�������������”���H���"���������ï���r������clock-gpt9-mux-fck@7������������������������Ý��������������ti,composite-mux-clock�������� ��êgpt9_mux_fck�������������”���H���"���������ï���t���������gpt2_fck������������Ý��������������ti,composite-clock�����������”���e���f���������ï��������gpt3_fck������������Ý��������������ti,composite-clock�����������”���g���h������gpt4_fck������������Ý��������������ti,composite-clock�����������”���i���j������gpt5_fck������������Ý��������������ti,composite-clock�����������”���k���l������gpt6_fck������������Ý��������������ti,composite-clock�����������”���m���n������gpt7_fck������������Ý��������������ti,composite-clock�����������”���o���p������gpt8_fck������������Ý��������������ti,composite-clock�����������”���q���r������gpt9_fck������������Ý��������������ti,composite-clock�����������”���s���t������per_32k_alwon_fck�����������Ý��������������fixed-factor-clock�����������”���H��������}�����������ˆ������������ï���d������per_l4_ick����������Ý��������������fixed-factor-clock�����������”���I��������}�����������ˆ������������ï���u������clock@1010�������� ����ti,clksel����������������������Ý������������������������+�������clock-gpio6-ick@17����������������������Ý��������������ti,omap3-interface-clock���������� ��êgpio6_ick������������”���u���������ï���—������clock-gpio5-ick@16����������������������Ý��������������ti,omap3-interface-clock���������� ��êgpio5_ick������������”���u���������ï���˜������clock-gpio4-ick@15����������������������Ý��������������ti,omap3-interface-clock���������� ��êgpio4_ick������������”���u���������ï���™������clock-gpio3-ick@14����������������������Ý��������������ti,omap3-interface-clock���������� ��êgpio3_ick������������”���u���������ï���š������clock-gpio2-ick@13�������������� ��������Ý��������������ti,omap3-interface-clock���������� ��êgpio2_ick������������”���u���������ï���›������clock-wdt3-ick@12�����������������������Ý��������������ti,omap3-interface-clock���������� ��êwdt3_ick�������������”���u���������ï���œ������clock-uart3-ick@11����������������������Ý��������������ti,omap3-interface-clock���������� ��êuart3_ick������������”���u���������ï���������clock-uart4-ick@18����������������������Ý��������������ti,omap3-interface-clock���������� ��êuart4_ick������������”���u���������ï���ž������clock-gpt9-ick@10��������������� ��������Ý��������������ti,omap3-interface-clock���������� ��êgpt9_ick�������������”���u���������ï���Ÿ������clock-gpt8-ick@9���������������� ��������Ý��������������ti,omap3-interface-clock���������� ��êgpt8_ick�������������”���u���������ï��� ������clock-gpt7-ick@8������������������������Ý��������������ti,omap3-interface-clock���������� ��êgpt7_ick�������������”���u���������ï���¡������clock-gpt6-ick@7������������������������Ý��������������ti,omap3-interface-clock���������� ��êgpt6_ick�������������”���u���������ï���¢������clock-gpt5-ick@6������������������������Ý��������������ti,omap3-interface-clock���������� ��êgpt5_ick�������������”���u���������ï���£������clock-gpt4-ick@5������������������������Ý��������������ti,omap3-interface-clock���������� ��êgpt4_ick�������������”���u���������ï���¤������clock-gpt3-ick@4������������������������Ý��������������ti,omap3-interface-clock���������� ��êgpt3_ick�������������”���u���������ï���¥������clock-gpt2-ick@3������������������������Ý��������������ti,omap3-interface-clock���������� ��êgpt2_ick�������������”���u���������ï���¦������clock-mcbsp2-ick@0�����������������������Ý��������������ti,omap3-interface-clock������������êmcbsp2_ick�����������”���u���������ï���§������clock-mcbsp3-ick@1����������������������Ý��������������ti,omap3-interface-clock������������êmcbsp3_ick�����������”���u���������ï���¨������clock-mcbsp4-ick@2����������������������Ý��������������ti,omap3-interface-clock������������êmcbsp4_ick�����������”���u���������ï���©���������emu_src_ck����������Ý��������������ti,clkdm-gate-clock����������”���v���������ï���*������secure_32k_fck����������Ý��������������fixed-clock���������>��€����������ï���w������gpt12_fck�����������Ý��������������fixed-factor-clock�����������”���w��������}�����������ˆ������������ï�� ������wdt1_fck������������Ý��������������fixed-factor-clock�����������”���w��������}�����������ˆ���������security_l4_ick2������������Ý��������������fixed-factor-clock�����������”���I��������}�����������ˆ������������ï���x������clock@a14��������� ����ti,clksel�������������� ��������Ý������������������������+�������clock-aes1-ick@3������������������������Ý��������������ti,omap3-interface-clock���������� ��êaes1_ick�������������”���x���������ï���������clock-rng-ick@2���������������������Ý��������������ti,omap3-interface-clock������������êrng_ick����������”���x���������ï��������clock-sha11-ick@1�����������������������Ý��������������ti,omap3-interface-clock���������� ��êsha11_ick������������”���x������clock-des1-ick@0�������������������������Ý��������������ti,omap3-interface-clock���������� ��êdes1_ick�������������”���x������clock-pka-ick@4���������������������Ý��������������ti,omap3-interface-clock������������êpka_ick����������”���y���������clock@f00��������� ����ti,clksel�����������������������Ý������������������������+�������clock-cam-mclk@0�������������������������Ý��������������ti,gate-clock��������� ��êcam_mclk�������������”���z���������Ã������clock-csi2-96m-fck@1������������������������Ý��������������ti,gate-clock��������� ��êcsi2_96m_fck�������������”������������ï���Þ���������cam_ick@f10���������Ý����������!����ti,omap3-no-wait-interface-clock�������������”���I�������������������N�������������ï���Ý������security_l3_ick���������Ý��������������fixed-factor-clock�����������”���G��������}�����������ˆ������������ï���y������ssi_l4_ick����������Ý��������������fixed-factor-clock�����������”���I��������}�����������ˆ������������ï���]������sr_l4_ick�����������Ý��������������fixed-factor-clock�����������”���I��������}�����������ˆ���������dpll2_fck@40������������Ý��������������ti,divider-clock�������������”���/��������N�����������[���������������@���������f���������ï���{������dpll2_ck@4����������Ý��������������ti,omap3-dpll-clock����������”���"���{���������������$���@���4���������ø��������� ������������������ï���|������dpll2_m2_ck@44����������Ý��������������ti,divider-clock�������������”���|��������[���������������D���������f���������ï���}������iva2_ck@0�����������Ý��������������ti,wait-gate-clock�����������”���}���������������������N�������������ï���ß������clock@a18��������� ����ti,clksel�������������� ��������Ý�����������������������&�������������+�������clock-mad2d-ick@3�����������������������Ý��������������ti,omap3-interface-clock���������� ��êmad2d_ick������������”���G���������ï���â������clock-usbtll-ick@2����������������������Ý��������������ti,omap3-interface-clock������������êusbtll_ick�����������”���\���������ï���Ú���������ssi_ssr_fck_3430es2���������Ý��������������ti,composite-clock�����������”���~������������ï���€������ssi_sst_fck_3430es2���������Ý��������������fixed-factor-clock�����������”���€��������}�����������ˆ������������ï��������sys_d2_ck�����������Ý��������������fixed-factor-clock�����������”���"��������}�����������ˆ������������ï���J������omap_96m_d2_fck���������Ý��������������fixed-factor-clock�����������”���Y��������}�����������ˆ������������ï���K������omap_96m_d4_fck���������Ý��������������fixed-factor-clock�����������”���Y��������}�����������ˆ������������ï���L������omap_96m_d8_fck���������Ý��������������fixed-factor-clock�����������”���Y��������}�����������ˆ������������ï���M������omap_96m_d10_fck������������Ý��������������fixed-factor-clock�����������”���Y��������}�����������ˆ��� ���������ï���N������dpll5_m2_d4_ck����������Ý��������������fixed-factor-clock�����������”�����������}�����������ˆ������������ï���O������dpll5_m2_d8_ck����������Ý��������������fixed-factor-clock�����������”�����������}�����������ˆ������������ï���P������dpll5_m2_d16_ck���������Ý��������������fixed-factor-clock�����������”�����������}�����������ˆ������������ï���Q������dpll5_m2_d20_ck���������Ý��������������fixed-factor-clock�����������”�����������}�����������ˆ������������ï���R������usim_fck������������Ý��������������ti,composite-clock�����������”���‚���ƒ������dpll5_ck@d04������������Ý��������������ti,omap3-dpll-clock����������”���"���"����������� �� $�� L�� 4���������ø��������� ���������ï���„������dpll5_m2_ck@d50���������Ý��������������ti,divider-clock�������������”���„��������[�������������� P���������f���������ï���������sgx_gate_fck@b00������������Ý��������������ti,composite-gate-clock����������”���/��������N������������������������ï���Œ������core_d3_ck����������Ý��������������fixed-factor-clock�����������”���/��������}�����������ˆ������������ï���…������core_d4_ck����������Ý��������������fixed-factor-clock�����������”���/��������}�����������ˆ������������ï���†������core_d6_ck����������Ý��������������fixed-factor-clock�����������”���/��������}�����������ˆ������������ï���‡������omap_192m_alwon_fck���������Ý��������������fixed-factor-clock�����������”���&��������}�����������ˆ������������ï���ˆ������core_d2_ck����������Ý��������������fixed-factor-clock�����������”���/��������}�����������ˆ������������ï���‰������sgx_mux_fck@b40���������Ý��������������ti,composite-mux-clock�������� ���”���…���†���‡���3���ˆ���‰���Š���‹�����������@���������ï���������sgx_fck���������Ý��������������ti,composite-clock�����������”���Œ������������ï��������sgx_ick@b10���������Ý��������������ti,wait-gate-clock�����������”���G�������������������N�������������ï���ã������cpefuse_fck@a08���������Ý��������������ti,gate-clock������������”���"����������� ��������N�������������ï���×������ts_fck@a08����������Ý��������������ti,gate-clock������������”���H����������� ��������N������������ï���Ø������usbtll_fck@a08����������Ý��������������ti,wait-gate-clock�����������”�������������� ��������N������������ï���Ù������dss_ick_3430es2@e10���������Ý��������������ti,omap3-dss-interface-clock�������������”���I�������������������N�������������ï���¸������usbhost_120m_fck@1400�����������Ý��������������ti,gate-clock������������”�����������������������N������������ï���ä������usbhost_48m_fck@1400������������Ý��������������ti,dss-gate-clock������������”���9��������������������N�������������ï���å������usbhost_ick@1410������������Ý��������������ti,omap3-dss-interface-clock�������������”���I�������������������N�������������ï���æ���������clockdomains�������core_l3_clkdm�������������ti,clockdomain�����������”���Ž���������dpll3_clkdm�����������ti,clockdomain�����������”���������dpll1_clkdm�����������ti,clockdomain�����������”���������per_clkdm�������������ti,clockdomain��������l���”������‘���’���“���”���•���–���—���˜���™���š���›���œ������ž���Ÿ��� ���¡���¢���£���¤���¥���¦���§���¨���©���ª������emu_clkdm�������������ti,clockdomain�����������”���*������dpll4_clkdm�����������ti,clockdomain�����������”��� ������wkup_clkdm������������ti,clockdomain��������$���”���«���¬������®���¯���°���±���²���³������dss_clkdm�������������ti,clockdomain�����������”���´���µ���¶���·���¸������core_l4_clkdm�������������ti,clockdomain��������”���”���¹���º���»���¼���½���¾���¿���À���Á���Â���Ã���Ä���Å���Æ���Ç���È���É���Ê���Ë���Ì���Í���Î���Ï���Ð���Ñ���Ò���Ó���Ô���Õ������Ö���×���Ø���Ù���Ú���Û���Ü������cam_clkdm�������������ti,clockdomain�����������”���Ý���Þ������iva2_clkdm������������ti,clockdomain�����������”���ß������dpll2_clkdm�����������ti,clockdomain�����������”���|������d2d_clkdm�������������ti,clockdomain�����������”���à���á���â������dpll5_clkdm�����������ti,clockdomain�����������”���„������sgx_clkdm�������������ti,clockdomain�����������”���ã������usbhost_clkdm�������������ti,clockdomain�����������”���ä���å���æ������������target-module@48320000������������ti,sysc-omap2�ti,sysc������������H2�����H2���������� ��ýrev�sysc����������������������������”���_���°���������›fck�ick����������������������+���������������H2��������counter@0�������������ti,omap-counter32k������������������ ���������interrupt-controller@48200000�������������ti,omap3-intc������������3��������"������������H ��������������ï���������target-module@48056000������������ti,sysc-omap2�ti,sysc������������H`����H`,���H`(�����������ýrev�sysc�syss�������������#��������3������������������������������������"������������”���[���������›ick����������������������+���������������H`�������dma-controller@0��������������ti,omap3630-sdma�ti,omap-sdma����������������������������÷������ ��������������A�����������L��� ��������Y���`���������ï������������gpio@48310000�������������ti,omap3-gpio������������H1��������������÷�����������gpio1������������f���������x��������ˆ������������3��������"������������ï���ÿ������gpio@49050000�������������ti,omap3-gpio������������I��������������÷�����������gpio2������������x��������ˆ������������3��������"������������ï���í������gpio@49052000�������������ti,omap3-gpio������������I �������������÷�����������gpio3������������x��������ˆ������������3��������"���������gpio@49054000�������������ti,omap3-gpio������������I@�������������÷��� ��������gpio4������������x��������ˆ������������3��������"������������ï���ú������gpio@49056000�������������ti,omap3-gpio������������I`�������������÷���!��������gpio5������������x��������ˆ������������3��������"������������ï���ö������gpio@49058000�������������ti,omap3-gpio������������I€�������������÷���"��������gpio6������������x��������ˆ������������3��������"���������serial@4806a000�����������ti,omap3-uart������������H ��� ���������”������H���ç��R��������/������1������2��������4tx�rx�����������uart1�����������>Ül�������serial@4806c000�����������ti,omap3-uart������������HÀ������������”������I���ç��J��������/������3������4��������4tx�rx�����������uart2�����������>Ül���������¨default���������¶���è������serial@49020000�����������ti,omap3-uart������������I�������������”������J��������/������5������6��������4tx�rx�����������uart3�����������>Ül�������i2c@48070000���������� ����ti,omap3-i2c�������������H�����€���������÷���8���������������������+������������i2c1������������¨default���������¶���é��������>�'¬@���twl@48��������������H���������÷������������������������”���ê���������›fck�����������ti,twl4030�����������3��������"�����������¨default���������¶���ë���ì���audio�������������ti,twl4030-audio�������codec�����������À���í����������������rtc�����������ti,twl4030-rtc�����������÷���������bci�����������ti,twl4030-bci�����������÷��� �����������Ó���î��������á���ï�����������ívac���������þ�0Ô��������� ���–������watchdog��������������ti,twl4030-wdt��������regulator-vaux1�����������ti,twl4030-vaux1�������������-ÆÀ��������Å�-ÆÀ���������ï���ô������regulator-vaux2�����������ti,twl4030-vaux2����������regulator-vaux3�����������ti,twl4030-vaux3�������������*¹€��������Å�*¹€���������ï�� ������regulator-vaux4�����������ti,twl4030-vaux4�������������w@��������Å�w@������regulator-vdd1������������ti,twl4030-vdd1���������� 'À��������Å� ���������ï���������regulator-vdac������������ti,twl4030-vdac����������w@��������Å�w@������regulator-vio�������������ti,twl4030-vio��������regulator-vintana1������������ti,twl4030-vintana1�������regulator-vintana2������������ti,twl4030-vintana2�������regulator-vintdig�������������ti,twl4030-vintdig��������regulator-vmmc1�����������ti,twl4030-vmmc1�������������:��������Å�0°���������ï���û������regulator-vmmc2�����������ti,twl4030-vmmc2�������������:��������Å�0°������regulator-vusb1v5�������������ti,twl4030-vusb1v5�����������ï���ð������regulator-vusb1v8�������������ti,twl4030-vusb1v8�����������ï���ñ������regulator-vusb3v1�������������ti,twl4030-vusb3v1�����������ï���î������regulator-vpll1�����������ti,twl4030-vpll1����������regulator-vpll2�����������ti,twl4030-vpll2�������������w@��������Å�w@������������������ï��������regulator-vsim������������ti,twl4030-vsim����������w@��������Å�-ÆÀ������gpio��������������ti,twl4030-gpio����������x��������ˆ������������3��������"������������)������twl4030-usb�����������ti,twl4030-usb�����������÷��� �����������5���ð��������C���ñ��������Q���î��������_�����������h�������������ï��������pwm�����������ti,twl4030-pwm����������s������������ï��*������pwmled������������ti,twl4030-pwmled�����������s���������pwrbutton�������������ti,twl4030-pwrbutton�������������÷���������keypad������������ti,twl4030-keypad������������÷�����������~�����������Ž���������madc��������������ti,twl4030-madc����������÷�����������¡������������ï���ï������power���������4����ti,twl4030-power-idle-osc-off�ti,twl4030-power-idle����������³������������i2c@48072000���������� ����ti,omap3-i2c�������������H ����€���������÷���9���������������������+������������i2c2������������¨default���������¶���ò��������>�€������i2c@48060000���������� ����ti,omap3-i2c�������������H�����€���������÷���=���������������������+������������i2c3������������¨default���������¶���ó��������>�€���tsc2004@48������������ti,tsc2004��������������H��������Ã���ô��������¨default���������¶���õ��������”���ö��������������Î�����������á�����������ô����������������������!�����������4�����������M����������]��@���������mailbox@48094000��������������ti,omap3-mailbox������������mailbox����������H @�������������÷�����������x�����������„�����������–������mbox-dsp������������¨��������������������³��������������������spi@48098000��������������ti,omap2-mcspi�����������H €�������������÷���A���������������������+������������mcspi1����������¾���������@��/������#������$������%������&������'������(������)������*������ ��4tx0�rx0�tx1�rx1�tx2�rx2�tx3�rx3���������¨default���������¶���÷������spi@4809a000��������������ti,omap2-mcspi�����������H �������������÷���B���������������������+������������mcspi2����������¾��������� ��/������+������,������-������.��������4tx0�rx0�tx1�rx1�������spi@480b8000��������������ti,omap2-mcspi�����������H€�������������÷���[���������������������+������������mcspi3����������¾��������� ��/��������������������������������4tx0�rx0�tx1�rx1�������spi@480ba000��������������ti,omap2-mcspi�����������H �������������÷���0���������������������+������������mcspi4����������¾�����������/������F������G��������4tx0�rx0�������1w@480b2000�����������ti,omap3-1w����������H �������������÷���:��������hdq1w���������mmc@4809c000��������������ti,omap3-hsmmc�����������H À�������������÷���S��������mmc1�������������Ì��������/������=������>��������4tx�rx�����������Ù���ø��������”������S���ç����������¨default���������¶���ù��������æ���ú���������������ï���ú��������������ø���û��������������������������mmc@480b4000��������������ti,omap3-hsmmc�����������H@�������������÷���V��������mmc2������������/������/������0��������4tx�rx���������mmc@480ad000��������������ti,omap3-hsmmc�����������H Ð�������������÷���^��������mmc3������������/������M������N��������4tx�rx�����������”������^���ç��6��������¶���ü���ý��������¨default���������ø���þ���������!�����������������������������������������+�������wlcore@2���������� ����ti,wl1273���������������������������ÿ���������÷��������������/Œº€���������mmu@480bd400������������C��������������ti,omap2-iommu�����������HÔ����€���������÷�����������mmu_isp���������P������������ï��������mmu@5d000000������������C��������������ti,omap2-iommu�����������]������€���������÷�����������mmu_iva������� ��`disabled����������wdt@48314000���������� ����ti,omap3-wdt�������������H1@����€������ ��wd_timer2���������mcbsp@48074000������������ti,omap3-mcbsp�����������H@����ÿ��������ýmpu����������÷������;���<������ ��gcommon�tx�rx������������w���€��������mcbsp1����������/������������ ��������4tx�rx������������”������������›fck������� ��`disabled����������target-module@480a0000������������ti,sysc-omap2�ti,sysc������������H �<���H �@���H �D�����������ýrev�sysc�syss�������������������������������������"������������”�����������›ick����������������������+���������������H ���� ����rng@0��������� ����ti,omap2-rng������������������� ����������÷���4���������mcbsp@49022000������������ti,omap3-mcbsp�����������I ����ÿI€����ÿ������ ��ýmpu�sidetone�������������÷������>���?�����������gcommon�tx�rx�sidetone�����������w�����������mcbsp2�mcbsp2_sidetone����������/������!������"��������4tx�rx������������”�����§���������›fck�ick���������`okay������������¨default���������¶�����������ï��#������mcbsp@49024000������������ti,omap3-mcbsp�����������I@����ÿI ����ÿ������ ��ýmpu�sidetone�������������÷������Y���Z�����������gcommon�tx�rx�sidetone�����������w���€��������mcbsp3�mcbsp3_sidetone����������/��������������������4tx�rx������������”�����¨���������›fck�ick������� ��`disabled����������mcbsp@49026000������������ti,omap3-mcbsp�����������I`����ÿ��������ýmpu����������÷������6���7������ ��gcommon�tx�rx������������w���€��������mcbsp4����������/��������������������4tx�rx������������”�����������›fck���������†���������� ��`disabled����������mcbsp@48096000������������ti,omap3-mcbsp�����������H `����ÿ��������ýmpu����������÷������Q���R������ ��gcommon�tx�rx������������w���€��������mcbsp5����������/��������������������4tx�rx������������”�����������›fck������� ��`disabled����������sham@480c3000�������������ti,omap3-sham�����������sham�������������H0����d���������÷���1��������/������E��������4rx��������target-module@48318000������������ti,sysc-omap2-timer�ti,sysc����������H1€����H1€���H1€�����������ýrev�sysc�syss�������������'��������������������������"������������”�����²���������›fck�ick����������������������+���������������H1€�������������—���������«���timer@0�����������ti,omap3430-timer�������������������€���������”�����������›fck����������÷���%���������¶��������Å����������Õ���H���������target-module@49032000������������ti,sysc-omap2-timer�ti,sysc����������I ����I ���I �����������ýrev�sysc�syss�������������'��������������������������"������������”�����¦���������›fck�ick����������������������+���������������I �������timer@0�����������ti,omap3430-timer����������������������������÷���&���������timer@49034000������������ti,omap3430-timer������������I@�������������÷���'��������timer3��������timer@49036000������������ti,omap3430-timer������������I`�������������÷���(��������timer4��������timer@49038000������������ti,omap3430-timer������������I€�������������÷���)��������timer5�����������ì������timer@4903a000������������ti,omap3430-timer������������I �������������÷���*��������timer6�����������ì������timer@4903c000������������ti,omap3430-timer������������IÀ�������������÷���+��������timer7�����������ì������timer@4903e000������������ti,omap3430-timer������������Ià�������������÷���,��������timer8�����������ù���������ì������timer@49040000������������ti,omap3430-timer������������I��������������÷���-��������timer9�����������ù������timer@48086000������������ti,omap3430-timer������������H`�������������÷���.��������timer10����������ù������timer@48088000������������ti,omap3430-timer������������H€�������������÷���/��������timer11����������ù������target-module@48304000������������ti,sysc-omap2-timer�ti,sysc����������H0@����H0@���H0@�����������ýrev�sysc�syss�������������'��������������������������"������������”�� ���±���������›fck�ick����������������������+���������������H0@�������timer@0�����������ti,omap3430-timer����������������������������÷���_���������¶������������������usbhstll@48062000��������� ����ti,usbhs-tll�������������H �������������÷���N��������usb_tll_hs��������usbhshost@48064000������������ti,usbhs-host������������H@������������usb_host_hs����������������������+��������������������¨default���������¶�� ������ ��ehci-phy�������ohci@48064400�������������ti,ohci-omap3������������HD�������������÷���L���������!������ehci@48064800��������� ����ti,ehci-omap�������������HH�������������÷���M��������9���������������gpmc@6e000000�������������ti,omap3430-gpmc������������gpmc�������������n�����Ð���������÷�����������/��������������4rxtx������������>�����������J������������������������+������������3��������"������������x��������ˆ���������0����������0�������������,����������������������������ï�����nand@0,0��������������ti,omap2-nand�������������������������������������������÷�����������������������\micron,mt29f4g16abbda3w���������k�����������zbch8������������Š������������������“������������¤������������²���,��������Ä���,��������Ö�����������å���"��������ø���,�����������(�����������6��������)���@��������8���R��������I���R��������Z���(��������l������������„������������������������+���������ethernet@gpmc�����������¨default���������¶�� ������������ö���������÷�������������������������ÿ����������smsc,lan9221�smsc,lan9115�����������–�����������¡������������¤������������²���*��������Ä���$��������Ö�����������å�����������ø�����������³���������������*��������Á���������������$��������8���<��������I���6��������)���$��������Ï������������é������������ �������������l�����������Z���*��������� ��������� 4�������� N���������� ^���������� l������������ y���������target-module@480ab000������������ti,sysc-omap2�ti,sysc������������H ´����H ´���H ´�����������ýrev�sysc�syss����������������������3������������������������������������"������������›fck����������������������+���������������H °�������������”������usb@0�������������ti,omap3-musb����������������������������÷���\���]��������gmc�dma���������� ����������� š����������� ¢�����������¨default���������¶���������� «������������ º����������9�������� �� Âusb2-phy������������c����������� Ì���2���������dss@48050000���������� ����ti,omap3-dss�������������H�������������`okay���������� ��dss_core�������������”���·���������›fck����������������������+�������������������� Ò���������� â����������¨default���������¶�����dispc@48050400������������ti,omap3-dispc�����������H�������������÷��������� ��dss_dispc������������”���·���������›fck�������encoder@4804fc00���������� ����ti,omap3-dsi�������������Hü����Hþ����@Hÿ���� ��������ýproto�phy�pll������������÷��������� ��`disabled���������� ��dss_dsi1�������������”���·���¶���������›fck�sys_clk����������������������+����������encoder@48050800��������������ti,omap3-rfbi������������H���������� ��`disabled���������� ��dss_rfbi�������������”���·���¸���������›fck�ick�������encoder@48050c00��������������ti,omap3-venc������������H���������� ��`disabled���������� ��dss_venc�������������”���´���µ���������›fck�tv_dac_clk��������port�������endpoint������������ ô���������� ������������ï��(������������ssi-controller@48058000������� ����ti,omap3-ssi������������ssi���������`okay�������������H€����H������������ýsys�gdd����������÷���G��������ggdd_mpu����������������������+���������������������”���€���������� ���›ssi_ssr_fck�ssi_sst_fck�ssi_ick����ssi-port@4805a000�������������ti,omap3-ssi-port������������H ����H¨������������ýtx�rx������������÷���C���D������ssi-port@4805b000�������������ti,omap3-ssi-port������������H°����H¸������������ýtx�rx������������÷���E���F���������serial@49042000�����������ti,omap3-uart������������I �������������÷���P��������/������Q������R��������4tx�rx�����������uart4�����������>Ül�������regulator-abb-mpu��������� ����ti,abb-v1�����������žabb_mpu_iva�����������������������+�������������H0rð���H0h�����������ýbase-address�int-address������������ ������������”���"�������� (����������� 9���������`�� I�s���������������������O€���������������������7È���������������������û����������������������������ï���������pinmux@480025a0������� ����ti,omap3-padconf�pinctrl-single����������H�% ���\���������������������+�����������������������"������������3��������H�����������f��ÿ��������¨default���������¶�����hsusb2-2-pins���������0��ƒ���P������R������T�����V�����X�����Z�����������ï�����������isp@480bc000���������� ����ti,omap3-isp�������������HÀ���üHØ�������������÷����������� U����������—�����ð�������� \�����������Ý������ports������������������������+�������������bandgap@48002524�������������H�%$�������������ti,omap36xx-bandgap��������� h�������������ï��������target-module@480cb000������������ti,sysc-omap3630-sr�ti,sysc���������smartreflex_core�������������H°8�����������ýsysc������������������������������������������”�����������›fck����������������������+���������������H°�������smartreflex@0�������������ti,omap3-smartreflex-core����������������������������÷������������target-module@480c9000������������ti,sysc-omap3630-sr�ti,sysc���������smartreflex_mpu_iva����������H8�����������ýsysc������������������������������������������”�����������›fck����������������������+���������������H�������smartreflex@480c9000��������������ti,omap3-smartreflex-mpu-iva�����������������������������÷������������target-module@50000000������������ti,sysc-omap4�ti,sysc������������P�þ����P�þ��������� ��ýrev�sysc������������3�������������������������������������”�����ã���������›fck�ick����������������������+���������������P���������gpu@0���������#����ti,omap3630-gpu�img,powervr-sgx530���������������������������÷���������������opp-table�������������operating-points-v2-ti-cpu����������—������������ï������opp-50-300000000������������ ~����á£��������� …�s�s�s�s�s�s�������� “ÿÿÿÿ������������ ¤������opp-100-600000000����������� ~����#ÃF��������� …�O€�O€�O€�O€�O€�O€�������� “ÿÿÿÿ���������opp-130-800000000����������� ~����/¯��������� …�7È�7È�7È�7È�7È�7È�������� “ÿÿÿÿ���������opp-1000000000���������� ~����;šÊ��������� …�û�û�û�û�û�û�������� “ÿÿÿÿ������������ °���������opp-supply������������ti,omap-opp-supply���������� »�û������thermal-zones������cpu-thermal��������� Ö���ú�������� ì��è�������� ú������N �������������trips������cpu_alert������������8€��������#��Ð���������‹passive����������ï��������cpu_crit�������������_��������#��Ð������ ���‹critical�������������cooling-maps�������map0������������.����������3��ÿÿÿÿÿÿÿÿ���������������memory@80000000����������„memory�����������€�������������wl12xx_vmmc�����������regulator-fixed���������žvwl1271����������w@��������Å�w@��������Î���ÿ���������������B�p���������S��������f�� ���������ï���þ������hsusb2_phy����������¨default���������¶��!����������usb-nop-xceiv�����������q���ÿ��������������h�������������ï��������oscillator����������Ý��������������fixed-clock���������>Œº€���������ï���ê������gpio_keys��������� ����gpio-keys�����������¨default���������¶��"���sysboot2������������}gpio3�����������é���ú��������������ƒ������������Ž���������sound�������������ti,omap-twl4030���������œomap3logic����������¥��#������leds���������� ����gpio-leds�����������¨default���������¶��$��%���led1������������}led1������������é���ö��������������®cpu0����������led2������������}led2������������é���ÿ��������������®none�������������video_reg�������������regulator-fixed������� ��žfixed-supply�������������2Z ��������Å�2Z ���������ï��������display�����������logicpd,type28����������¨default���������¶��&��������Ä��'��������Î���ö����������port�������endpoint������������ ô��(���������ï��������������backlight�������������pwm-backlight�����������¨default���������¶��)��������Û��*�����LK@������,��à������� ���������(���2���<���F���P���Z���d��������ò�����������Î���ÿ����������������ï��'������regulator-vddvario������������regulator-fixed������� ��žvddvario����������������������ï��������regulator-vdd33a��������������regulator-fixed���������žvdd33a��������������������ï����������� compatible�interrupt-parent�#address-cells�#size-cells�model�i2c0�i2c1�i2c2�mmc0�mmc1�mmc2�serial0�serial1�serial2�serial3�display0�device_type�reg�clocks�clock-names�clock-latency�operating-points-v2�vbb-supply�#cooling-cells�cpu0-supply�phandle�interrupts�ti,hwmods�ranges�#pinctrl-cells�#interrupt-cells�interrupt-controller�pinctrl-single,register-width�pinctrl-single,function-mask�pinctrl-single,pins�syscon�regulator-name�regulator-min-microvolt�regulator-max-microvolt�#clock-cells�clock-output-names�reg-names�ti,sysc-mask�ti,sysc-sidle�ti,syss-mask�dmas�dma-names�clock-frequency�ti,bit-shift�ti,max-div�ti,index-starts-at-one�clock-mult�clock-div�ti,set-bit-to-disable�ti,clock-mult�ti,clock-div�ti,set-rate-parent�ti,index-power-of-two�ti,dividers�ti,low-power-stop�ti,lock�ti,low-power-bypass�#ssize-cells�ti,sysc-midle�#dma-cells�dma-channels�dma-requests�ti,gpio-always-on�gpio-controller�#gpio-cells�interrupts-extended�pinctrl-names�pinctrl-0�ti,hs_extmute_gpio�bci3v1-supply�io-channels�io-channel-names�ti,bb-uvolt�ti,bb-uamp�regulator-always-on�ti,use-leds�usb1v5-supply�usb1v8-supply�usb3v1-supply�usb_mode�#phy-cells�#pwm-cells�keypad,num-rows�keypad,num-columns�#io-channel-cells�ti,use_poweroff�vio-supply�touchscreen-fuzz-x�touchscreen-fuzz-y�touchscreen-fuzz-pressure�touchscreen-size-x�touchscreen-size-y�touchscreen-max-pressure�ti,x-plate-ohms�ti,esd-recovery-timeout-ms�#mbox-cells�ti,mbox-num-users�ti,mbox-num-fifos�ti,mbox-tx�ti,mbox-rx�ti,spi-num-cs�ti,dual-volt�pbias-supply�wp-gpios�cd-gpios�vmmc-supply�bus-width�cap-power-off-card�non-removable�ref-clock-frequency�#iommu-cells�ti,#tlb-entries�status�interrupt-names�ti,buffer-size�#sound-dai-cells�ti,no-reset-on-init�ti,no-idle�ti,timer-alwon�assigned-clocks�assigned-clock-parents�ti,timer-dsp�ti,timer-pwm�ti,timer-secure�port2-mode�remote-wakeup-connected�phys�gpmc,num-cs�gpmc,num-waitpins�linux,mtd-name�nand-bus-width�ti,nand-ecc-opt�rb-gpios�gpmc,sync-clk-ps�gpmc,cs-on-ns�gpmc,cs-rd-off-ns�gpmc,cs-wr-off-ns�gpmc,adv-on-ns�gpmc,adv-rd-off-ns�gpmc,adv-wr-off-ns�gpmc,we-off-ns�gpmc,oe-off-ns�gpmc,access-ns�gpmc,rd-cycle-ns�gpmc,wr-cycle-ns�gpmc,wr-access-ns�gpmc,wr-data-mux-bus-ns�gpmc,device-width�bank-width�gpmc,mux-add-data�gpmc,oe-on-ns�gpmc,we-on-ns�gpmc,page-burst-access-ns�gpmc,bus-turnaround-ns�gpmc,cycle2cycle-delay-ns�gpmc,cycle2cycle-samecsen�gpmc,cycle2cycle-diffcsen�vddvario-supply�vdd33a-supply�reg-io-width�smsc,save-mac-address�multipoint�num-eps�ram-bits�interface-type�usb-phy�phy-names�power�vdds_dsi-supply�vdda_video-supply�remote-endpoint�data-lines�ti,tranxdone-status-mask�ti,settling-time�ti,clock-cycles�ti,abb_info�iommus�ti,phy-type�#thermal-sensor-cells�opp-hz�opp-microvolt�opp-supported-hw�opp-suspend�turbo-mode�ti,absolute-max-voltage-uv�polling-delay-passive�polling-delay�coefficients�thermal-sensors�temperature�hysteresis�trip�cooling-device�startup-delay-us�enable-active-high�vin-supply�reset-gpios�label�linux,code�wakeup-source�ti,model�ti,mcbsp�linux,default-trigger�backlight�enable-gpios�pwms�brightness-levels�default-brightness-level�