Ð þí�&{���8�H���(������������ 3������������������������������3����logicpd,dm3730-torpedo-devkit�ti,omap3630�ti,omap3�����������������������������������+���������7���7LogicPD Zoom DM3730 Torpedo + Wireless Development Kit�����chosen�����������=/ocp@68000000/serial@4806a000���������aliases����������I/ocp@68000000/i2c@48070000�����������N/ocp@68000000/i2c@48072000�����������S/ocp@68000000/i2c@48060000�����������X/ocp@68000000/mmc@4809c000�����������]/ocp@68000000/mmc@480b4000�����������b/ocp@68000000/mmc@480ad000�����������g/ocp@68000000/serial@4806a000������������o/ocp@68000000/serial@4806c000������������w/ocp@68000000/serial@49020000������������/ocp@68000000/serial@49042000��������� ���‡/display����������cpus�������������������������+�������cpu@0�������������arm,cortex-a8������������cpu����������œ������������� ������������§cpu����������³�“à���������Á������������Õ������������à������������ï������������û��"���������pmu@54000000��������������arm,cortex-a8-pmu������������œT����€���������������������debugss�������soc�����������ti,omap-infra������mpu������� ����ti,omap3-mpu������������mpu�������iva������� ����ti,iva2.2�����������iva����dsp������� ����ti,omap3-c64����������������ocp@68000000��������������ti,omap3-l3-smx�simple-bus�����������œh����������������� ��� ���������������������+��������������������l3_main����l4@48000000�����������ti,omap3-l4-core�simple-bus����������������������+���������������H���������scm@2000��������������ti,omap3-scm�simple-bus����������œ�� ��� ����������������������+����������������� ��� ����pinmux@30��������� ����ti,omap3-padconf�pinctrl-single����������œ���0��8���������������������+�����������������������.������������?��������T�����������r��ÿ���������û���ç���mcbsp2-pins������� ��������������������������������û��������uart2-pins��������(����D�����F������H������J�����h������������û���è������mcspi1-pins������� ����˜�����š������œ����ž�������������û���ú������hsusb-otg-pins��������`����r�����t������v�����x�����z�����|�����~�����€�����‚�����„�����†�����ˆ������������û��������i2c1-pins�������������Š�����Œ������������û���ê������i2c2-pins�������������Ž�����������������û���ò������i2c3-pins�������������’�����”������������û���ö������twl4030-pins��������������°��A���������û���ì������gpio-key-pins�������������¦����¬�����������û��%������hdq-pins��������������–�����������û���û������pwm-pins���������������ˆ�����������û��)������led-pins��������������¨�����ª������������û��#������mmc1-pins���������0������������������������������������������û���ý������tsc2004-pins��������������V�����������û���ø������backlight-pins������������X�����������û��.������isp-pins����������`�����Ü������Þ������à������â������æ������è������ê������ì������î������ð������ò������ô������������û��������panel-pwr-pins������������Z�����������û��+������dss-dpi1-pins���������°�����¤�����¦�����¨�����ª�����¸�����º�����¼�����¾�����À�����Â�����Ä�����Æ�����È�����Ê�����Ì�����Î�����Ð�����Ò�����Ô�����Ö�����Ø�����Ú�����������û��������mm3-pins����������0����4����6����8����:����T����^������������û�����������scm_conf@270��������������syscon�simple-bus������������œ��p��0���������������������+�����������������p��0���������û������pbias_regulator@2b0�����������ti,pbias-omap3�ti,pbias-omap�������������œ��°�����������£������pbias_mmc_omap2430����������ªpbias_mmc_omap2430����������¹�w@��������Ñ�-ÆÀ���������û���ü���������clocks�����������������������+�������clock@68���������� ����ti,clksel������������œ���h��������é������������������������+�������clock-mcbsp5-mux-fck@4�����������œ�����������é��������������ti,composite-mux-clock����������ömcbsp5_mux_fck����������� ���������������û���������clock-mcbsp3-mux-fck@0�����������œ������������é��������������ti,composite-mux-clock����������ömcbsp3_mux_fck����������� ��� ������������û���������clock-mcbsp4-mux-fck@2�����������œ�����������é��������������ti,composite-mux-clock����������ömcbsp4_mux_fck����������� ��� ������������û������������mcbsp5_fck����������é��������������ti,composite-clock����������� ��� ������������û�� ������clock@4������� ����ti,clksel������������œ�����������é������������������������+�������clock-mcbsp1-mux-fck@2�����������œ�����������é��������������ti,composite-mux-clock����������ömcbsp1_mux_fck����������� ���������������û��� ������clock-mcbsp2-mux-fck@6�����������œ�����������é��������������ti,composite-mux-clock����������ömcbsp2_mux_fck����������� ��� ������������û������������mcbsp1_fck����������é��������������ti,composite-clock����������� ������ ���������û��������mcbsp2_fck����������é��������������ti,composite-clock����������� ���������������û��������mcbsp3_fck����������é��������������ti,composite-clock����������� ���������������û��������mcbsp4_fck����������é��������������ti,composite-clock����������� ���������������û�� ������������clockdomains����������pinmux@a00�������� ����ti,omap3-padconf�pinctrl-single����������œ�� ����\���������������������+�����������������������.������������?��������T�����������r��ÿ���twl4030-vpins-pins�������� ��������������������������������������û���í������gpio-key-wkup-pins������������� ����������������û��&������lan9221-pins���������������Z�����������û��������mmc1-cd-pins���������������T�����������û���þ������isp1763-pins���������������X�����������û�����������������target-module@480a6000������������ti,sysc-omap2�ti,sysc������������œH `D���H `H���H `L����������� rev�sysc�syss���������������������� ������������������.������������ ������������§ick����������������������+���������������H `��� ����aes1@0�������� ����ti,omap3-aes�������������œ�������P��������������������;������ ������ ��������@tx�rx������������target-module@480c5000������������ti,sysc-omap2�ti,sysc������������œHPD���HPH���HPL����������� rev�sysc�syss���������������������� ������������������.������������ ������������§ick����������������������+���������������HP��� ����aes2@0�������� ����ti,omap3-aes�������������œ�������P��������������������;������A������B��������@tx�rx������������prm@48306000���������� ����ti,omap3-prm�������������œH0`���@���������������clocks�����������������������+�������virt_16_8m_ck�����������é��������������fixed-clock���������J�Y����������û���������osc_sys_ck@d40����������é���������� ����ti,mux-clock������������� ���������������������������œ�� @���������û���������sys_ck@1270���������é��������������ti,divider-clock������������� �����������Z�����������g������������œ��p���������r���������û���"������sys_clkout1@d70���������é��������������ti,gate-clock������������ ������������œ�� p��������Z���������dpll3_x2_ck���������é��������������fixed-factor-clock����������� �����������‰�����������”���������dpll3_m2x2_ck�����������é��������������fixed-factor-clock����������� �����������‰�����������”������������û���!������dpll4_x2_ck���������é��������������fixed-factor-clock����������� ��� ��������‰�����������”���������corex2_fck����������é��������������fixed-factor-clock����������� ���!��������‰�����������”������������û���#������wkup_l4_ick���������é��������������fixed-factor-clock����������� ���"��������‰�����������”������������û���b������corex2_d3_fck�����������é��������������fixed-factor-clock����������� ���#��������‰�����������”������������û���Š������corex2_d5_fck�����������é��������������fixed-factor-clock����������� ���#��������‰�����������”������������û���‹���������clockdomains�������������cm@48004000�����������ti,omap3-cm����������œH�@���@����clocks�����������������������+�������dummy_apb_pclk����������é��������������fixed-clock���������J����������omap_32k_fck������������é��������������fixed-clock���������J��€����������û���H������virt_12m_ck���������é��������������fixed-clock���������J�·����������û���������virt_13m_ck���������é��������������fixed-clock���������J�Æ]@���������û���������virt_19200000_ck������������é��������������fixed-clock���������J$ø����������û���������virt_26000000_ck������������é��������������fixed-clock���������JŒº€���������û���������virt_38_4m_ck�����������é��������������fixed-clock���������JIð����������û���������dpll4_ck@d00������������é��������������ti,omap3-dpll-per-j-type-clock����������� ���"���"���������œ�� ��� �� D�� 0���������û��� ������dpll4_m2_ck@d48���������é��������������ti,divider-clock������������� ��� ��������g���?���������œ�� H���������r���������û���$������dpll4_m2x2_mul_ck�����������é��������������fixed-factor-clock����������� ���$��������‰�����������”������������û���%������dpll4_m2x2_ck@d00�����������é��������������ti,hsdiv-gate-clock���������� ���%��������Z������������œ�� ����������ž���������û���&������omap_96m_alwon_fck����������é��������������fixed-factor-clock����������� ���&��������‰�����������”������������û���2������dpll3_ck@d00������������é��������������ti,omap3-dpll-core-clock������������� ���"���"���������œ�� ��� �� @�� 0���������û���������clock@1140�������� ����ti,clksel������������œ��@��������é������������������������+�������clock-dpll3-m3@16������������œ�����������é��������������ti,divider-clock������������ödpll3_m3_ck���������� �����������g������������r���������û���,������clock-dpll4-m6@24������������œ�����������é��������������ti,divider-clock������������ödpll4_m6_ck���������� ��� ��������g���?���������r���������û���>������clock-emu-src-mux@0����������œ������������é���������� ����ti,mux-clock������������öemu_src_mux_ck����������� ���"���'���(���)���������û���v������clock-pclk-fck@8�������������œ�����������é��������������ti,divider-clock���������� ��öpclk_fck������������� ���*��������g������������r������clock-pclkx2-fck@6�����������œ�����������é��������������ti,divider-clock������������öpclkx2_fck����������� ���*��������g������������r������clock-atclk-fck@4������������œ�����������é��������������ti,divider-clock���������� ��öatclk_fck������������ ���*��������g������������r������clock-traceclk-src-fck@2�������������œ�����������é���������� ����ti,mux-clock������������ötraceclk_src_fck������������� ���"���'���(���)���������û���+������clock-traceclk-fck@11������������œ�����������é��������������ti,divider-clock���������� ��ötraceclk_fck������������� ���+��������g������������r���������dpll3_m3x2_mul_ck�����������é��������������fixed-factor-clock����������� ���,��������‰�����������”������������û���-������dpll3_m3x2_ck@d00�����������é��������������ti,hsdiv-gate-clock���������� ���-��������Z������������œ�� ����������ž���������û���.������emu_core_alwon_ck�����������é��������������fixed-factor-clock����������� ���.��������‰�����������”������������û���'������sys_altclk����������é��������������fixed-clock���������J�������������û���5������mcbsp_clks����������é��������������fixed-clock���������J�������������û���������core_ck���������é��������������fixed-factor-clock����������� �����������‰�����������”������������û���/������dpll1_fck@940�����������é��������������ti,divider-clock������������� ���/��������Z�����������g������������œ�� @���������r���������û���0������dpll1_ck@904������������é��������������ti,omap3-dpll-clock���������� ���"���0���������œ�� �� $�� @�� 4���������û���������dpll1_x2_ck���������é��������������fixed-factor-clock����������� �����������‰�����������”������������û���1������dpll1_x2m2_ck@944�����������é��������������ti,divider-clock������������� ���1��������g������������œ�� D���������r���������û���E������cm_96m_fck����������é��������������fixed-factor-clock����������� ���2��������‰�����������”������������û���3������clock@d40��������� ����ti,clksel������������œ�� @��������é������������������������+�������clock-dpll3-m2@27������������œ�����������é��������������ti,divider-clock������������ödpll3_m2_ck���������� �����������g������������r���������û���������clock-omap-96m-fck@6�������������œ�����������é���������� ����ti,mux-clock���������� ��öomap_96m_fck������������� ���3���"���������û���Y������clock-omap-54m-fck@5�������������œ�����������é���������� ����ti,mux-clock���������� ��öomap_54m_fck������������� ���4���5���������û���A������clock-omap-48m-fck@3�������������œ�����������é���������� ����ti,mux-clock���������� ��öomap_48m_fck������������� ���6���5���������û���9���������clock@e40��������� ����ti,clksel������������œ��@��������é������������������������+�������clock-dpll4-m3@8�������������œ�����������é��������������ti,divider-clock������������ödpll4_m3_ck���������� ��� ��������g��� ���������r���������û���7������clock-dpll4-m4@0�������������œ������������é��������������ti,divider-clock������������ödpll4_m4_ck���������� ��� ��������g������������r���������û���:���������dpll4_m3x2_mul_ck�����������é��������������fixed-factor-clock����������� ���7��������‰�����������”������������û���8������dpll4_m3x2_ck@d00�����������é��������������ti,hsdiv-gate-clock���������� ���8��������Z������������œ�� ����������ž���������û���4������cm_96m_d2_fck�����������é��������������fixed-factor-clock����������� ���3��������‰�����������”������������û���6������omap_12m_fck������������é��������������fixed-factor-clock����������� ���9��������‰�����������”������������û���Z������dpll4_m4x2_mul_ck�����������é��������������ti,fixed-factor-clock������������ ���:��������´�����������Â������������Ï���������û���;������dpll4_m4x2_ck@d00�����������é��������������ti,gate-clock������������ ���;��������Z������������œ�� ����������ž���������Ï���������û���^������dpll4_m5_ck@f40���������é��������������ti,divider-clock������������� ��� ��������g���?���������œ��@���������r���������û���<������dpll4_m5x2_mul_ck�����������é��������������ti,fixed-factor-clock������������ ���<��������´�����������Â������������Ï���������û���=������dpll4_m5x2_ck@d00�����������é��������������ti,hsdiv-gate-clock���������� ���=��������Z������������œ�� ����������ž���������Ï���������û���z������dpll4_m6x2_mul_ck�����������é��������������fixed-factor-clock����������� ���>��������‰�����������”������������û���?������dpll4_m6x2_ck@d00�����������é��������������ti,hsdiv-gate-clock���������� ���?��������Z������������œ�� ����������ž���������û���@������emu_per_alwon_ck������������é��������������fixed-factor-clock����������� ���@��������‰�����������”������������û���(������clock@d70��������� ����ti,clksel������������œ�� p��������é������������������������+�������clock-clkout2-src-gate@7�������������œ�����������é���������� ����ti,composite-no-wait-gate-clock���������öclkout2_src_gate_ck���������� ���/���������û���C������clock-clkout2-src-mux@0����������œ������������é��������������ti,composite-mux-clock����������öclkout2_src_mux_ck����������� ���/���"���3���A���������û���D������clock-sys-clkout2@3����������œ�����������é��������������ti,divider-clock������������ösys_clkout2���������� ���B��������g���@���������â���������clkout2_src_ck����������é��������������ti,composite-clock����������� ���C���D���������û���B������mpu_ck����������é��������������fixed-factor-clock����������� ���E��������‰�����������”������������û���F������arm_fck@924���������é��������������ti,divider-clock������������� ���F���������œ�� $��������g���������emu_mpu_alwon_ck������������é��������������fixed-factor-clock����������� ���F��������‰�����������”������������û���)������clock@a40��������� ����ti,clksel������������œ�� @��������é������������������������+�������clock-l3-ick@0�����������œ������������é��������������ti,divider-clock������������öl3_ick����������� ���/��������g������������r���������û���G������clock-l4-ick@2�����������œ�����������é��������������ti,divider-clock������������öl4_ick����������� ���G��������g������������r���������û���I������clock-gpt10-mux-fck@6������������œ�����������é��������������ti,composite-mux-clock����������ögpt10_mux_fck������������ ���H���"���������û���V������clock-gpt11-mux-fck@7������������œ�����������é��������������ti,composite-mux-clock����������ögpt11_mux_fck������������ ���H���"���������û���X������clock-ssi-ssr-div-fck-3430es2@8����������œ�����������é��������������ti,composite-divider-clock����������össi_ssr_div_fck_3430es2���������� ���#������$��ø���������������������������������������û������������clock@c40��������� ����ti,clksel������������œ��@��������é������������������������+�������clock-rm-ick@1�����������œ�����������é��������������ti,divider-clock������������örm_ick����������� ���I��������g������������r������clock-gpt1-mux-fck@0�������������œ������������é��������������ti,composite-mux-clock�������� ��ögpt1_mux_fck������������� ���H���"���������û���a������clock-usim-mux-fck@3�������������œ�����������é��������������ti,composite-mux-clock�������� ��öusim_mux_fck����������(��� ���"���J���K���L���M���N���O���P���Q���R���������r���������û���ƒ���������clock@a00��������� ����ti,clksel������������œ�� ���������é������������������������+�������clock-gpt10-gate-fck@11����������œ�����������é��������������ti,composite-gate-clock���������ögpt10_gate_fck����������� ���"���������û���U������clock-gpt11-gate-fck@12����������œ�����������é��������������ti,composite-gate-clock���������ögpt11_gate_fck����������� ���"���������û���W������clock-mmchs2-fck@25����������œ�����������é��������������ti,wait-gate-clock����������ömmchs2_fck����������� ������������û���¹������clock-mmchs1-fck@24����������œ�����������é��������������ti,wait-gate-clock����������ömmchs1_fck����������� ������������û���º������clock-i2c3-fck@17������������œ�����������é��������������ti,wait-gate-clock�������� ��öi2c3_fck������������� ������������û���»������clock-i2c2-fck@16������������œ�����������é��������������ti,wait-gate-clock�������� ��öi2c2_fck������������� ������������û���¼������clock-i2c1-fck@15������������œ�����������é��������������ti,wait-gate-clock�������� ��öi2c1_fck������������� ������������û���½������clock-mcbsp5-gate-fck@10�������������œ��� ��������é��������������ti,composite-gate-clock���������ömcbsp5_gate_fck���������� ������������û��� ������clock-mcbsp1-gate-fck@9����������œ��� ��������é��������������ti,composite-gate-clock���������ömcbsp1_gate_fck���������� ������������û���������clock-mcspi4-fck@21����������œ�����������é��������������ti,wait-gate-clock����������ömcspi4_fck����������� ���S���������û���¾������clock-mcspi3-fck@20����������œ�����������é��������������ti,wait-gate-clock����������ömcspi3_fck����������� ���S���������û���¿������clock-mcspi2-fck@19����������œ�����������é��������������ti,wait-gate-clock����������ömcspi2_fck����������� ���S���������û���À������clock-mcspi1-fck@18����������œ�����������é��������������ti,wait-gate-clock����������ömcspi1_fck����������� ���S���������û���Á������clock-uart2-fck@14�����������œ�����������é��������������ti,wait-gate-clock�������� ��öuart2_fck������������ ���S���������û���Â������clock-uart1-fck@13�����������œ��� ��������é��������������ti,wait-gate-clock�������� ��öuart1_fck������������ ���S���������û���Ã������clock-hdq-fck@22�������������œ�����������é��������������ti,wait-gate-clock����������öhdq_fck���������� ���T���������û���Ä������clock-modem-fck@31�����������œ�����������é��������������ti,omap3-interface-clock���������� ��ömodem_fck������������ ���"���������û���à������clock-mspro-fck@23�����������œ�����������é��������������ti,wait-gate-clock�������� ��ömspro_fck������������ ���������clock-ssi-ssr-gate-fck-3430es2@0�������������œ������������é���������� ����ti,composite-no-wait-gate-clock���������össi_ssr_gate_fck_3430es2������������� ���#���������û���~������clock-mmchs3-fck@30����������œ�����������é��������������ti,wait-gate-clock����������ömmchs3_fck����������� ������������û���Ü���������gpt10_fck�����������é��������������ti,composite-clock����������� ���U���V������gpt11_fck�����������é��������������ti,composite-clock����������� ���W���X������core_96m_fck������������é��������������fixed-factor-clock����������� ���Y��������‰�����������”������������û���������core_48m_fck������������é��������������fixed-factor-clock����������� ���9��������‰�����������”������������û���S������core_12m_fck������������é��������������fixed-factor-clock����������� ���Z��������‰�����������”������������û���T������core_l3_ick���������é��������������fixed-factor-clock����������� ���G��������‰�����������”������������û���[������clock@a10��������� ����ti,clksel������������œ�� ��������é������������������������+�������clock-sdrc-ick@1�������������œ�����������é��������������ti,wait-gate-clock�������� ��ösdrc_ick������������� ���[���������û���Ž������clock-mmchs2-ick@25����������œ�����������é��������������ti,omap3-interface-clock������������ömmchs2_ick����������� ���\���������û���Å������clock-mmchs1-ick@24����������œ�����������é��������������ti,omap3-interface-clock������������ömmchs1_ick����������� ���\���������û���Æ������clock-hdq-ick@22�������������œ�����������é��������������ti,omap3-interface-clock������������öhdq_ick���������� ���\���������û���Ç������clock-mcspi4-ick@21����������œ�����������é��������������ti,omap3-interface-clock������������ömcspi4_ick����������� ���\���������û���È������clock-mcspi3-ick@20����������œ�����������é��������������ti,omap3-interface-clock������������ömcspi3_ick����������� ���\���������û���É������clock-mcspi2-ick@19����������œ�����������é��������������ti,omap3-interface-clock������������ömcspi2_ick����������� ���\���������û���Ê������clock-mcspi1-ick@18����������œ�����������é��������������ti,omap3-interface-clock������������ömcspi1_ick����������� ���\���������û���Ë������clock-i2c3-ick@17������������œ�����������é��������������ti,omap3-interface-clock���������� ��öi2c3_ick������������� ���\���������û���Ì������clock-i2c2-ick@16������������œ�����������é��������������ti,omap3-interface-clock���������� ��öi2c2_ick������������� ���\���������û���Í������clock-i2c1-ick@15������������œ�����������é��������������ti,omap3-interface-clock���������� ��öi2c1_ick������������� ���\���������û���Î������clock-uart2-ick@14�����������œ�����������é��������������ti,omap3-interface-clock���������� ��öuart2_ick������������ ���\���������û���Ï������clock-uart1-ick@13�����������œ��� ��������é��������������ti,omap3-interface-clock���������� ��öuart1_ick������������ ���\���������û���Ð������clock-gpt11-ick@12�����������œ�����������é��������������ti,omap3-interface-clock���������� ��ögpt11_ick������������ ���\���������û���Ñ������clock-gpt10-ick@11�����������œ�����������é��������������ti,omap3-interface-clock���������� ��ögpt10_ick������������ ���\���������û���Ò������clock-mcbsp5-ick@10����������œ��� ��������é��������������ti,omap3-interface-clock������������ömcbsp5_ick����������� ���\���������û���Ó������clock-mcbsp1-ick@9�����������œ��� ��������é��������������ti,omap3-interface-clock������������ömcbsp1_ick����������� ���\���������û���Ô������clock-omapctrl-ick@6�������������œ�����������é��������������ti,omap3-interface-clock���������� ��öomapctrl_ick������������� ���\���������û���Õ������clock-aes2-ick@28������������œ�����������é��������������ti,omap3-interface-clock���������� ��öaes2_ick������������� ���\���������û���������clock-sha12-ick@27�����������œ�����������é��������������ti,omap3-interface-clock���������� ��ösha12_ick������������ ���\���������û���Ö������clock-icr-ick@29�������������œ�����������é��������������ti,omap3-interface-clock������������öicr_ick���������� ���\������clock-des2-ick@26������������œ�����������é��������������ti,omap3-interface-clock���������� ��ödes2_ick������������� ���\������clock-mspro-ick@23�����������œ�����������é��������������ti,omap3-interface-clock���������� ��ömspro_ick������������ ���\������clock-mailboxes-ick@7������������œ�����������é��������������ti,omap3-interface-clock������������ömailboxes_ick������������ ���\������clock-sad2d-ick@3������������œ�����������é��������������ti,omap3-interface-clock���������� ��ösad2d_ick������������ ���G���������û���á������clock-hsotgusb-ick-3430es2@4�������������œ�����������é����������"����ti,omap3-hsotgusb-interface-clock�����������öhsotgusb_ick_3430es2������������� ���[���������û���������clock-ssi-ick-3430es2@0����������œ������������é��������������ti,omap3-ssi-interface-clock������������össi_ick_3430es2���������� ���]���������û��������clock-mmchs3-ick@30����������œ�����������é��������������ti,omap3-interface-clock������������ömmchs3_ick����������� ���\���������û���Û���������gpmc_fck������������é��������������fixed-factor-clock����������� ���[��������‰�����������”���������core_l4_ick���������é��������������fixed-factor-clock����������� ���I��������‰�����������”������������û���\������clock@e00��������� ����ti,clksel������������œ�����������é������������������������+�������clock-dss-tv-fck������������é��������������ti,gate-clock�����������ödss_tv_fck����������� ���A��������Z������������û���´������clock-dss-96m-fck�����������é��������������ti,gate-clock�����������ödss_96m_fck���������� ���Y��������Z������������û���µ������clock-dss2-alwon-fck������������é��������������ti,gate-clock�����������ödss2_alwon_fck����������� ���"��������Z������������û���¶������clock-dss1-alwon-fck-3430es2@0�����������œ������������é��������������ti,dss-gate-clock�����������ödss1_alwon_fck_3430es2����������� ���^���������Ï���������û���·���������dummy_ck������������é��������������fixed-clock���������J����������clock@c00��������� ����ti,clksel������������œ�����������é������������������������+�������clock-gpt1-gate-fck@0������������œ������������é��������������ti,composite-gate-clock���������ögpt1_gate_fck������������ ���"���������û���`������clock-gpio1-dbck@3�����������œ�����������é��������������ti,gate-clock�����������ögpio1_dbck����������� ���_���������û���«������clock-wdt2-fck@5�������������œ�����������é��������������ti,wait-gate-clock�������� ��öwdt2_fck������������� ���_���������û���¬������clock-sr1-fck@6����������œ�����������é��������������ti,wait-gate-clock����������ösr1_fck���������� ���"���������û��������clock-sr2-fck@7����������œ�����������é��������������ti,wait-gate-clock����������ösr2_fck���������� ���"���������û��������clock-usim-gate-fck@9������������œ��� ��������é��������������ti,composite-gate-clock���������öusim_gate_fck������������ ���Y���������û���‚���������gpt1_fck������������é��������������ti,composite-clock����������� ���`���a���������û��������wkup_32k_fck������������é��������������fixed-factor-clock����������� ���H��������‰�����������”������������û���_������clock@c10��������� ����ti,clksel������������œ����������é������������������������+�������clock-wdt2-ick@5�������������œ�����������é��������������ti,omap3-interface-clock���������� ��öwdt2_ick������������� ���b���������û���������clock-wdt1-ick@4�������������œ�����������é��������������ti,omap3-interface-clock���������� ��öwdt1_ick������������� ���b���������û���®������clock-gpio1-ick@3������������œ�����������é��������������ti,omap3-interface-clock���������� ��ögpio1_ick������������ ���b���������û���¯������clock-omap-32ksync-ick@2�������������œ�����������é��������������ti,omap3-interface-clock������������öomap_32ksync_ick������������� ���b���������û���°������clock-gpt12-ick@1������������œ�����������é��������������ti,omap3-interface-clock���������� ��ögpt12_ick������������ ���b���������û���±������clock-gpt1-ick@0�������������œ������������é��������������ti,omap3-interface-clock���������� ��ögpt1_ick������������� ���b���������û���²������clock-usim-ick@9�������������œ��� ��������é��������������ti,omap3-interface-clock���������� ��öusim_ick������������� ���b���������û���³���������per_96m_fck���������é��������������fixed-factor-clock����������� ���2��������‰�����������”������������û��� ������per_48m_fck���������é��������������fixed-factor-clock����������� ���9��������‰�����������”������������û���c������clock@1000�������� ����ti,clksel������������œ�����������é������������������������+�������clock-uart3-fck@11�����������œ�����������é��������������ti,wait-gate-clock�������� ��öuart3_fck������������ ���c���������û���������clock-gpt2-gate-fck@3������������œ�����������é��������������ti,composite-gate-clock���������ögpt2_gate_fck������������ ���"���������û���e������clock-gpt3-gate-fck@4������������œ�����������é��������������ti,composite-gate-clock���������ögpt3_gate_fck������������ ���"���������û���g������clock-gpt4-gate-fck@5������������œ�����������é��������������ti,composite-gate-clock���������ögpt4_gate_fck������������ ���"���������û���i������clock-gpt5-gate-fck@6������������œ�����������é��������������ti,composite-gate-clock���������ögpt5_gate_fck������������ ���"���������û���k������clock-gpt6-gate-fck@7������������œ�����������é��������������ti,composite-gate-clock���������ögpt6_gate_fck������������ ���"���������û���m������clock-gpt7-gate-fck@8������������œ�����������é��������������ti,composite-gate-clock���������ögpt7_gate_fck������������ ���"���������û���o������clock-gpt8-gate-fck@9������������œ��� ��������é��������������ti,composite-gate-clock���������ögpt8_gate_fck������������ ���"���������û���q������clock-gpt9-gate-fck@10�����������œ��� ��������é��������������ti,composite-gate-clock���������ögpt9_gate_fck������������ ���"���������û���s������clock-gpio6-dbck@17����������œ�����������é��������������ti,gate-clock�����������ögpio6_dbck����������� ���d���������û���‘������clock-gpio5-dbck@16����������œ�����������é��������������ti,gate-clock�����������ögpio5_dbck����������� ���d���������û���’������clock-gpio4-dbck@15����������œ�����������é��������������ti,gate-clock�����������ögpio4_dbck����������� ���d���������û���“������clock-gpio3-dbck@14����������œ�����������é��������������ti,gate-clock�����������ögpio3_dbck����������� ���d���������û���”������clock-gpio2-dbck@13����������œ��� ��������é��������������ti,gate-clock�����������ögpio2_dbck����������� ���d���������û���•������clock-wdt3-fck@12������������œ�����������é��������������ti,wait-gate-clock�������� ��öwdt3_fck������������� ���d���������û���–������clock-mcbsp2-gate-fck@0����������œ������������é��������������ti,composite-gate-clock���������ömcbsp2_gate_fck���������� ������������û���������clock-mcbsp3-gate-fck@1����������œ�����������é��������������ti,composite-gate-clock���������ömcbsp3_gate_fck���������� ������������û���������clock-mcbsp4-gate-fck@2����������œ�����������é��������������ti,composite-gate-clock���������ömcbsp4_gate_fck���������� ������������û���������clock-uart4-fck@18�����������œ�����������é��������������ti,wait-gate-clock�������� ��öuart4_fck������������ ���c���������û���ª���������clock@1040�������� ����ti,clksel������������œ��@��������é������������������������+�������clock-gpt2-mux-fck@0�������������œ������������é��������������ti,composite-mux-clock�������� ��ögpt2_mux_fck������������� ���H���"���������û���f������clock-gpt3-mux-fck@1�������������œ�����������é��������������ti,composite-mux-clock�������� ��ögpt3_mux_fck������������� ���H���"���������û���h������clock-gpt4-mux-fck@2�������������œ�����������é��������������ti,composite-mux-clock�������� ��ögpt4_mux_fck������������� ���H���"���������û���j������clock-gpt5-mux-fck@3�������������œ�����������é��������������ti,composite-mux-clock�������� ��ögpt5_mux_fck������������� ���H���"���������û���l������clock-gpt6-mux-fck@4�������������œ�����������é��������������ti,composite-mux-clock�������� ��ögpt6_mux_fck������������� ���H���"���������û���n������clock-gpt7-mux-fck@5�������������œ�����������é��������������ti,composite-mux-clock�������� ��ögpt7_mux_fck������������� ���H���"���������û���p������clock-gpt8-mux-fck@6�������������œ�����������é��������������ti,composite-mux-clock�������� ��ögpt8_mux_fck������������� ���H���"���������û���r������clock-gpt9-mux-fck@7�������������œ�����������é��������������ti,composite-mux-clock�������� ��ögpt9_mux_fck������������� ���H���"���������û���t���������gpt2_fck������������é��������������ti,composite-clock����������� ���e���f���������û��������gpt3_fck������������é��������������ti,composite-clock����������� ���g���h������gpt4_fck������������é��������������ti,composite-clock����������� ���i���j������gpt5_fck������������é��������������ti,composite-clock����������� ���k���l������gpt6_fck������������é��������������ti,composite-clock����������� ���m���n������gpt7_fck������������é��������������ti,composite-clock����������� ���o���p������gpt8_fck������������é��������������ti,composite-clock����������� ���q���r������gpt9_fck������������é��������������ti,composite-clock����������� ���s���t������per_32k_alwon_fck�����������é��������������fixed-factor-clock����������� ���H��������‰�����������”������������û���d������per_l4_ick����������é��������������fixed-factor-clock����������� ���I��������‰�����������”������������û���u������clock@1010�������� ����ti,clksel������������œ����������é������������������������+�������clock-gpio6-ick@17�����������œ�����������é��������������ti,omap3-interface-clock���������� ��ögpio6_ick������������ ���u���������û���—������clock-gpio5-ick@16�����������œ�����������é��������������ti,omap3-interface-clock���������� ��ögpio5_ick������������ ���u���������û���˜������clock-gpio4-ick@15�����������œ�����������é��������������ti,omap3-interface-clock���������� ��ögpio4_ick������������ ���u���������û���™������clock-gpio3-ick@14�����������œ�����������é��������������ti,omap3-interface-clock���������� ��ögpio3_ick������������ ���u���������û���š������clock-gpio2-ick@13�����������œ��� ��������é��������������ti,omap3-interface-clock���������� ��ögpio2_ick������������ ���u���������û���›������clock-wdt3-ick@12������������œ�����������é��������������ti,omap3-interface-clock���������� ��öwdt3_ick������������� ���u���������û���œ������clock-uart3-ick@11�����������œ�����������é��������������ti,omap3-interface-clock���������� ��öuart3_ick������������ ���u���������û���������clock-uart4-ick@18�����������œ�����������é��������������ti,omap3-interface-clock���������� ��öuart4_ick������������ ���u���������û���ž������clock-gpt9-ick@10������������œ��� ��������é��������������ti,omap3-interface-clock���������� ��ögpt9_ick������������� ���u���������û���Ÿ������clock-gpt8-ick@9�������������œ��� ��������é��������������ti,omap3-interface-clock���������� ��ögpt8_ick������������� ���u���������û��� ������clock-gpt7-ick@8�������������œ�����������é��������������ti,omap3-interface-clock���������� ��ögpt7_ick������������� ���u���������û���¡������clock-gpt6-ick@7�������������œ�����������é��������������ti,omap3-interface-clock���������� ��ögpt6_ick������������� ���u���������û���¢������clock-gpt5-ick@6�������������œ�����������é��������������ti,omap3-interface-clock���������� ��ögpt5_ick������������� ���u���������û���£������clock-gpt4-ick@5�������������œ�����������é��������������ti,omap3-interface-clock���������� ��ögpt4_ick������������� ���u���������û���¤������clock-gpt3-ick@4�������������œ�����������é��������������ti,omap3-interface-clock���������� ��ögpt3_ick������������� ���u���������û���¥������clock-gpt2-ick@3�������������œ�����������é��������������ti,omap3-interface-clock���������� ��ögpt2_ick������������� ���u���������û���¦������clock-mcbsp2-ick@0�����������œ������������é��������������ti,omap3-interface-clock������������ömcbsp2_ick����������� ���u���������û���§������clock-mcbsp3-ick@1�����������œ�����������é��������������ti,omap3-interface-clock������������ömcbsp3_ick����������� ���u���������û���¨������clock-mcbsp4-ick@2�����������œ�����������é��������������ti,omap3-interface-clock������������ömcbsp4_ick����������� ���u���������û���©���������emu_src_ck����������é��������������ti,clkdm-gate-clock���������� ���v���������û���*������secure_32k_fck����������é��������������fixed-clock���������J��€����������û���w������gpt12_fck�����������é��������������fixed-factor-clock����������� ���w��������‰�����������”������������û�� ������wdt1_fck������������é��������������fixed-factor-clock����������� ���w��������‰�����������”���������security_l4_ick2������������é��������������fixed-factor-clock����������� ���I��������‰�����������”������������û���x������clock@a14��������� ����ti,clksel������������œ�� ��������é������������������������+�������clock-aes1-ick@3�������������œ�����������é��������������ti,omap3-interface-clock���������� ��öaes1_ick������������� ���x���������û���������clock-rng-ick@2����������œ�����������é��������������ti,omap3-interface-clock������������örng_ick���������� ���x���������û��������clock-sha11-ick@1������������œ�����������é��������������ti,omap3-interface-clock���������� ��ösha11_ick������������ ���x������clock-des1-ick@0�������������œ������������é��������������ti,omap3-interface-clock���������� ��ödes1_ick������������� ���x������clock-pka-ick@4����������œ�����������é��������������ti,omap3-interface-clock������������öpka_ick���������� ���y���������clock@f00��������� ����ti,clksel������������œ�����������é������������������������+�������clock-cam-mclk@0�������������œ������������é��������������ti,gate-clock��������� ��öcam_mclk������������� ���z���������Ï������clock-csi2-96m-fck@1�������������œ�����������é��������������ti,gate-clock��������� ��öcsi2_96m_fck������������� ������������û���Þ���������cam_ick@f10���������é����������!����ti,omap3-no-wait-interface-clock������������� ���I���������œ����������Z�������������û���Ý������security_l3_ick���������é��������������fixed-factor-clock����������� ���G��������‰�����������”������������û���y������ssi_l4_ick����������é��������������fixed-factor-clock����������� ���I��������‰�����������”������������û���]������sr_l4_ick�����������é��������������fixed-factor-clock����������� ���I��������‰�����������”���������dpll2_fck@40������������é��������������ti,divider-clock������������� ���/��������Z�����������g������������œ���@���������r���������û���{������dpll2_ck@4����������é��������������ti,omap3-dpll-clock���������� ���"���{���������œ������$���@���4������������������������������������û���|������dpll2_m2_ck@44����������é��������������ti,divider-clock������������� ���|��������g������������œ���D���������r���������û���}������iva2_ck@0�����������é��������������ti,wait-gate-clock����������� ���}���������œ������������Z�������������û���ß������clock@a18��������� ����ti,clksel������������œ�� ��������é�����������������������2�������������+�������clock-mad2d-ick@3������������œ�����������é��������������ti,omap3-interface-clock���������� ��ömad2d_ick������������ ���G���������û���â������clock-usbtll-ick@2�����������œ�����������é��������������ti,omap3-interface-clock������������öusbtll_ick����������� ���\���������û���Ú���������ssi_ssr_fck_3430es2���������é��������������ti,composite-clock����������� ���~������������û���€������ssi_sst_fck_3430es2���������é��������������fixed-factor-clock����������� ���€��������‰�����������”������������û��������sys_d2_ck�����������é��������������fixed-factor-clock����������� ���"��������‰�����������”������������û���J������omap_96m_d2_fck���������é��������������fixed-factor-clock����������� ���Y��������‰�����������”������������û���K������omap_96m_d4_fck���������é��������������fixed-factor-clock����������� ���Y��������‰�����������”������������û���L������omap_96m_d8_fck���������é��������������fixed-factor-clock����������� ���Y��������‰�����������”������������û���M������omap_96m_d10_fck������������é��������������fixed-factor-clock����������� ���Y��������‰�����������”��� ���������û���N������dpll5_m2_d4_ck����������é��������������fixed-factor-clock����������� �����������‰�����������”������������û���O������dpll5_m2_d8_ck����������é��������������fixed-factor-clock����������� �����������‰�����������”������������û���P������dpll5_m2_d16_ck���������é��������������fixed-factor-clock����������� �����������‰�����������”������������û���Q������dpll5_m2_d20_ck���������é��������������fixed-factor-clock����������� �����������‰�����������”������������û���R������usim_fck������������é��������������ti,composite-clock����������� ���‚���ƒ������dpll5_ck@d04������������é��������������ti,omap3-dpll-clock���������� ���"���"���������œ�� �� $�� L�� 4���������������������������û���„������dpll5_m2_ck@d50���������é��������������ti,divider-clock������������� ���„��������g������������œ�� P���������r���������û���������sgx_gate_fck@b00������������é��������������ti,composite-gate-clock���������� ���/��������Z������������œ������������û���Œ������core_d3_ck����������é��������������fixed-factor-clock����������� ���/��������‰�����������”������������û���…������core_d4_ck����������é��������������fixed-factor-clock����������� ���/��������‰�����������”������������û���†������core_d6_ck����������é��������������fixed-factor-clock����������� ���/��������‰�����������”������������û���‡������omap_192m_alwon_fck���������é��������������fixed-factor-clock����������� ���&��������‰�����������”������������û���ˆ������core_d2_ck����������é��������������fixed-factor-clock����������� ���/��������‰�����������”������������û���‰������sgx_mux_fck@b40���������é��������������ti,composite-mux-clock�������� ��� ���…���†���‡���3���ˆ���‰���Š���‹���������œ��@���������û���������sgx_fck���������é��������������ti,composite-clock����������� ���Œ������������û��������sgx_ick@b10���������é��������������ti,wait-gate-clock����������� ���G���������œ����������Z�������������û���ã������cpefuse_fck@a08���������é��������������ti,gate-clock������������ ���"���������œ�� ��������Z�������������û���×������ts_fck@a08����������é��������������ti,gate-clock������������ ���H���������œ�� ��������Z������������û���Ø������usbtll_fck@a08����������é��������������ti,wait-gate-clock����������� ������������œ�� ��������Z������������û���Ù������dss_ick_3430es2@e10���������é��������������ti,omap3-dss-interface-clock������������� ���I���������œ����������Z�������������û���¸������usbhost_120m_fck@1400�����������é��������������ti,gate-clock������������ ������������œ�����������Z������������û���ä������usbhost_48m_fck@1400������������é��������������ti,dss-gate-clock������������ ���9���������œ�����������Z�������������û���å������usbhost_ick@1410������������é��������������ti,omap3-dss-interface-clock������������� ���I���������œ����������Z�������������û���æ���������clockdomains�������core_l3_clkdm�������������ti,clockdomain����������� ���Ž���������dpll3_clkdm�����������ti,clockdomain����������� ���������dpll1_clkdm�����������ti,clockdomain����������� ���������per_clkdm�������������ti,clockdomain��������l��� ������‘���’���“���”���•���–���—���˜���™���š���›���œ������ž���Ÿ��� ���¡���¢���£���¤���¥���¦���§���¨���©���ª������emu_clkdm�������������ti,clockdomain����������� ���*������dpll4_clkdm�����������ti,clockdomain����������� ��� ������wkup_clkdm������������ti,clockdomain��������$��� ���«���¬������®���¯���°���±���²���³������dss_clkdm�������������ti,clockdomain����������� ���´���µ���¶���·���¸������core_l4_clkdm�������������ti,clockdomain��������”��� ���¹���º���»���¼���½���¾���¿���À���Á���Â���Ã���Ä���Å���Æ���Ç���È���É���Ê���Ë���Ì���Í���Î���Ï���Ð���Ñ���Ò���Ó���Ô���Õ������Ö���×���Ø���Ù���Ú���Û���Ü������cam_clkdm�������������ti,clockdomain����������� ���Ý���Þ������iva2_clkdm������������ti,clockdomain����������� ���ß������dpll2_clkdm�����������ti,clockdomain����������� ���|������d2d_clkdm�������������ti,clockdomain����������� ���à���á���â������dpll5_clkdm�����������ti,clockdomain����������� ���„������sgx_clkdm�������������ti,clockdomain����������� ���ã������usbhost_clkdm�������������ti,clockdomain����������� ���ä���å���æ������������target-module@48320000������������ti,sysc-omap2�ti,sysc������������œH2�����H2���������� �� rev�sysc������������ ���������������� ���_���°���������§fck�ick����������������������+���������������H2��������counter@0�������������ti,omap-counter32k�����������œ������� ���������interrupt-controller@48200000�������������ti,omap3-intc������������?��������.������������œH ��������������û���������target-module@48056000������������ti,sysc-omap2�ti,sysc������������œH`����H`,���H`(����������� rev�sysc�syss�������������#��������?������������������ ������������������.������������ ���[���������§ick����������������������+���������������H`�������dma-controller@0��������������ti,omap3630-sdma�ti,omap-sdma������������œ��������������������� ��������������M�����������X��� ��������e���`���������û������������gpio@48310000�������������ti,omap3-gpio������������œH1������������������������gpio1������������r���������„��������”������������?��������.������������û��'������gpio@49050000�������������ti,omap3-gpio������������œI������������������������gpio2������������„��������”������������?��������.���������gpio@49052000�������������ti,omap3-gpio������������œI �����������������������gpio3������������„��������”������������?��������.���������gpio@49054000�������������ti,omap3-gpio������������œI@��������������� ��������gpio4������������„��������”������������?��������.������������û���ÿ������gpio@49056000�������������ti,omap3-gpio������������œI`���������������!��������gpio5������������„��������”������������?��������.������������û���ù������gpio@49058000�������������ti,omap3-gpio������������œI€���������������"��������gpio6������������„��������”������������?��������.������������û���é������serial@4806a000�����������ti,omap3-uart������������œH ��� ��������� ������H���ç��R��������;������1������2��������@tx�rx�����������uart1�����������JÜl�������serial@4806c000�����������ti,omap3-uart������������œHÀ������������ ������I���ç��J��������;������3������4��������uart2�����������JÜl���������´default���������Â���è���bluetooth-gnss�������� ����ti,wl1283-st������������Ì���é���������������Ù�-ÆÀ���������serial@49020000�����������ti,omap3-uart������������œI������������� ������J��������;������5������6��������@tx�rx�����������uart3�����������JÜl�������i2c@48070000���������� ����ti,omap3-i2c�������������œH�����€�����������8���������������������+������������i2c1������������´default���������Â���ê��������J�'¬@���twl@48�����������œ���H�������������������������������� ���ë���������§fck�����������ti,twl4030�����������?��������.�����������´default���������Â���ì���í���audio�������������ti,twl4030-audio�������codec������������rtc�����������ti,twl4030-rtc�������������������bci�����������ti,twl4030-bci������������� �����������ã���î��������ñ���ï�����������ývac����������0Ô������������–������watchdog��������������ti,twl4030-wdt��������regulator-vaux1�����������ti,twl4030-vaux1������������¹�-ÆÀ��������Ñ�-ÆÀ���������û���÷������regulator-vaux2�����������ti,twl4030-vaux2����������regulator-vaux3�����������ti,twl4030-vaux3����������regulator-vaux4�����������ti,twl4030-vaux4������������¹�w@��������Ñ�w@���������û���ô������regulator-vdd1������������ti,twl4030-vdd1���������¹� 'À��������Ñ� ���������û���������regulator-vdac������������ti,twl4030-vdac���������¹�w@��������Ñ�w@������regulator-vio�������������ti,twl4030-vio��������regulator-vintana1������������ti,twl4030-vintana1�������regulator-vintana2������������ti,twl4030-vintana2�������regulator-vintdig�������������ti,twl4030-vintdig��������regulator-vmmc1�����������ti,twl4030-vmmc1������������¹�:��������Ñ�0°���������û���������regulator-vmmc2�����������ti,twl4030-vmmc2������������¹�:��������Ñ�0°���������û��0������regulator-vusb1v5�������������ti,twl4030-vusb1v5�����������û���ð������regulator-vusb1v8�������������ti,twl4030-vusb1v8�����������û���ñ������regulator-vusb3v1�������������ti,twl4030-vusb3v1�����������û���î������regulator-vpll1�����������ti,twl4030-vpll1����������regulator-vpll2�����������ti,twl4030-vpll2������������¹�w@��������Ñ�w@���������%���������û��������regulator-vsim������������ti,twl4030-vsim���������¹�w@��������Ñ�-ÆÀ������gpio��������������ti,twl4030-gpio����������„��������”������������?��������.������������9���������û��$������twl4030-usb�����������ti,twl4030-usb������������� �����������E���ð��������S���ñ��������a���î��������o�����������x�������������û��������pwm�����������ti,twl4030-pwm����������ƒ���������pwmled������������ti,twl4030-pwmled�����������ƒ���������pwrbutton�������������ti,twl4030-pwrbutton���������������������keypad������������ti,twl4030-keypad����������������������Ž�����������ž��������� ��±disabled����������madc��������������ti,twl4030-madc��������������������¸������������û���ï������power���������4����ti,twl4030-power-idle-osc-off�ti,twl4030-power-idle����������Ê������������i2c@48072000���������� ����ti,omap3-i2c�������������œH ����€�����������9���������������������+������������i2c2������������´default���������Â���ò��������J�€���mt9p031@48������������aptina,mt9p031�����������œ���H��������� ���ó������������Ú���ô��������å���ô��������ð���ô���port�������endpoint������������þn6���������]J€��������*���õ���������û�����������������i2c@48060000���������� ����ti,omap3-i2c�������������œH�����€�����������=���������������������+������������i2c3������������´default���������Â���ö��������J�€���at24@50�����������atmel,24c64����������:���������œ���P������tsc2004@48������������ti,tsc2004�����������œ���H��������C���÷��������´default���������Â���ø�������� ���ù��������������N�����������a�����������t�����������Ž�����������¡�����������´�����������Í����������Ý��@���������mailbox@48094000��������������ti,omap3-mailbox������������mailbox����������œH @�����������������������ø����������������������������mbox-dsp������������(��������������������3��������������������spi@48098000��������������ti,omap2-mcspi�����������œH €���������������A���������������������+������������mcspi1����������>���������@��;������#������$������%������&������'������(������)������*������ ��@tx0�rx0�tx1�rx1�tx2�rx2�tx3�rx3���������´default���������Â���ú���at25@0������������atmel,at25�����������œ������������L�LK@���������^���������g��������p���@��������t��€���������y������������spi@4809a000��������������ti,omap2-mcspi�����������œH ���������������B���������������������+������������mcspi2����������>��������� ��;������+������,������-������.��������@tx0�rx0�tx1�rx1�������spi@480b8000��������������ti,omap2-mcspi�����������œH€���������������[���������������������+������������mcspi3����������>��������� ��;��������������������������������@tx0�rx0�tx1�rx1�������spi@480ba000��������������ti,omap2-mcspi�����������œH ���������������0���������������������+������������mcspi4����������>�����������;������F������G��������@tx0�rx0�������1w@480b2000�����������ti,omap3-1w����������œH ���������������:��������hdq1w�����������´default���������Â���û������mmc@4809c000��������������ti,omap3-hsmmc�����������œH À���������������S��������mmc1�������������‡��������;������=������>��������@tx�rx�����������”���ü�������� ������S���ç����������´default���������Â���ý���þ��������¡���ÿ��������������ª�����������¶������������À������mmc@480b4000��������������ti,omap3-hsmmc�����������œH@���������������V��������mmc2������������;������/������0��������@tx�rx���������mmc@480ad000��������������ti,omap3-hsmmc�����������œH Ð���������������^��������mmc3������������;������M������N��������@tx�rx����������� ������^���ç��6��������Â������������´default���������ª�����������Ó��������¶������������À���������������������+�������wlcore@2���������� ����ti,wl1283������������œ���������������ù����������������������ጺ€��������õŒº€���������mmu@480bd400������������ ��������������ti,omap2-iommu�����������œHÔ����€�������������������mmu_isp���������������������û��������mmu@5d000000������������ ��������������ti,omap2-iommu�����������œ]������€�������������������mmu_iva������� ��±disabled����������wdt@48314000���������� ����ti,omap3-wdt�������������œH1@����€������ ��wd_timer2���������mcbsp@48074000������������ti,omap3-mcbsp�����������œH@����ÿ�������� mpu���������������;���<������ ��'common�tx�rx������������7���€��������mcbsp1����������;������������ ��������@tx�rx������������ �����������§fck������� ��±disabled����������target-module@480a0000������������ti,sysc-omap2�ti,sysc������������œH �<���H �@���H �D����������� rev�sysc�syss���������������������� ���������������.������������ �����������§ick����������������������+���������������H ���� ����rng@0��������� ����ti,omap2-rng�������������œ������ ������������4���������mcbsp@49022000������������ti,omap3-mcbsp�����������œI ����ÿI€����ÿ������ �� mpu�sidetone������������������>���?�����������'common�tx�rx�sidetone�����������7�����������mcbsp2�mcbsp2_sidetone����������;������!������"��������@tx�rx������������ �����§���������§fck�ick���������±okay������������´default���������Â�����������û��(������mcbsp@49024000������������ti,omap3-mcbsp�����������œI@����ÿI ����ÿ������ �� mpu�sidetone������������������Y���Z�����������'common�tx�rx�sidetone�����������7���€��������mcbsp3�mcbsp3_sidetone����������;��������������������@tx�rx������������ �����¨���������§fck�ick������� ��±disabled����������mcbsp@49026000������������ti,omap3-mcbsp�����������œI`����ÿ�������� mpu���������������6���7������ ��'common�tx�rx������������7���€��������mcbsp4����������;��������������������@tx�rx������������ �� ���������§fck���������F���������� ��±disabled����������mcbsp@48096000������������ti,omap3-mcbsp�����������œH `����ÿ�������� mpu���������������Q���R������ ��'common�tx�rx������������7���€��������mcbsp5����������;��������������������@tx�rx������������ �� ���������§fck������� ��±disabled����������sham@480c3000�������������ti,omap3-sham�����������sham�������������œH0����d�����������1��������;������E��������@rx��������target-module@48318000������������ti,sysc-omap2-timer�ti,sysc����������œH1€����H1€���H1€����������� rev�sysc�syss�������������'�������� ������������������.������������ �����²���������§fck�ick����������������������+���������������H1€�������������W���������k���timer@0�����������ti,omap3430-timer������������œ�������€��������� �����������§fck������������%���������v��������…����������•���H���������target-module@49032000������������ti,sysc-omap2-timer�ti,sysc����������œI ����I ���I ����������� rev�sysc�syss�������������'�������� ������������������.������������ �����¦���������§fck�ick����������������������+���������������I �������timer@0�����������ti,omap3430-timer������������œ������������������&���������timer@49034000������������ti,omap3430-timer������������œI@���������������'��������timer3��������timer@49036000������������ti,omap3430-timer������������œI`���������������(��������timer4��������timer@49038000������������ti,omap3430-timer������������œI€���������������)��������timer5�����������¬������timer@4903a000������������ti,omap3430-timer������������œI ���������������*��������timer6�����������¬������timer@4903c000������������ti,omap3430-timer������������œIÀ���������������+��������timer7�����������¬������timer@4903e000������������ti,omap3430-timer������������œIà���������������,��������timer8�����������¹���������¬������timer@49040000������������ti,omap3430-timer������������œI����������������-��������timer9�����������¹������timer@48086000������������ti,omap3430-timer������������œH`���������������.��������timer10����������¹���������û��*������timer@48088000������������ti,omap3430-timer������������œH€���������������/��������timer11����������¹������target-module@48304000������������ti,sysc-omap2-timer�ti,sysc����������œH0@����H0@���H0@����������� rev�sysc�syss�������������'�������� ������������������.������������ �� ���±���������§fck�ick����������������������+���������������H0@�������timer@0�����������ti,omap3430-timer������������œ������������������_���������v���������Æ���������usbhstll@48062000��������� ����ti,usbhs-tll�������������œH ���������������N��������usb_tll_hs��������usbhshost@48064000������������ti,usbhs-host������������œH@������������usb_host_hs����������������������+������������������ ��±disabled�������ohci@48064400�������������ti,ohci-omap3������������œHD���������������L���������Ö������ehci@48064800��������� ����ti,ehci-omap�������������œHH���������������M���������gpmc@6e000000�������������ti,omap3430-gpmc������������gpmc�������������œn�����Ð�������������������;��������������@rxtx������������î�����������ú������������������������+������������?��������.������������„��������”���������0����������0�������������,�������������(���������������û�����nand@0,0��������������ti,omap2-nand������������œ�����������������������������������������������������micron,mt29f4g16abbda3w��������������������*bch8������������:������������������C������������T������������b���,��������t���,��������†�����������•���"��������¨���,��������»���(��������Ê���6��������Ù���@��������è���R��������ù���R�������� ���(�������� ������������ 4������������������������+���������ethernet@gpmc�������������smsc,lan9221�smsc,lan9115����������� F����������� Q������������T������������b���*��������t���$��������†�����������•�����������¨����������� c������������Ê���*�������� q������������»���$��������è���<��������ù���6��������Ù���$�������� ������������ ™������������ °������������ ����������� ���*��������� Ê��������� ä�������� þ���������� ���������� ������������ )��������´default���������Â��������������ù�����������������������œ����������ÿ������usb@6,0���������´default���������Â������������nxp,usb-isp1763����������œ����������ÿ������������ù�����������������������'host������������¶����������� ?host������������ Q������������ 4����������� G������������ U������������ Ê��������� ä��������T������������b���-��������t���-��������†������������•������������¨������������ c������������Ê���-�������� q������������»�����������è���<��������ù���-��������Ù���#�������� ������������ ™������������ °���<�������� g������������ ������������ ����������� ������������target-module@480ab000������������ti,sysc-omap2�ti,sysc������������œH ´����H ´���H ´����������� rev�sysc�syss����������������������?������������������ ������������������.������������§fck����������������������+���������������H °������������� ������usb@0�������������ti,omap3-musb������������œ������������������\���]��������'mc�dma���������� –����������� ¡����������� ©�����������´default���������Â���������� ²������������ Á���������� É�������� �� Îusb2-phy������������s����������� Ø���2���������dss@48050000���������� ����ti,omap3-dss�������������œH�������������±okay���������� ��dss_core������������� ���·���������§fck����������������������+�������������������� Þ���������� î����������´default���������Â�����dispc@48050400������������ti,omap3-dispc�����������œH��������������������� ��dss_dispc������������ ���·���������§fck�������encoder@4804fc00���������� ����ti,omap3-dsi�������������œHü����Hþ����@Hÿ���� �������� proto�phy�pll�������������������� ��±disabled���������� ��dss_dsi1������������� ���·���¶���������§fck�sys_clk����������������������+����������encoder@48050800��������������ti,omap3-rfbi������������œH���������� ��±disabled���������� ��dss_rfbi������������� ���·���¸���������§fck�ick�������encoder@48050c00��������������ti,omap3-venc������������œH���������� ��±disabled���������� ��dss_venc������������� ���´���µ���������§fck�tv_dac_clk��������port�������endpoint������������*�����������������������û��-������������ssi-controller@48058000������� ����ti,omap3-ssi������������ssi���������±okay�������������œH€����H������������ sys�gdd������������G��������'gdd_mpu����������������������+��������������������� ���€���������� ���§ssi_ssr_fck�ssi_sst_fck�ssi_ick����ssi-port@4805a000�������������ti,omap3-ssi-port������������œH ����H¨������������ tx�rx��������������C���D������ssi-port@4805b000�������������ti,omap3-ssi-port������������œH°����H¸������������ tx�rx��������������E���F���������serial@49042000�����������ti,omap3-uart������������œI ���������������P��������;������Q������R��������@tx�rx�����������uart4�����������JÜl�������regulator-abb-mpu��������� ����ti,abb-v1�����������ªabb_mpu_iva�����������������������+�������������œH0rð���H0h����������� base-address�int-address������������������������ ���"��������$�����������5���������`��E�s���������������������O€���������������������7È���������������������û����������������������������û���������pinmux@480025a0������� ����ti,omap3-padconf�pinctrl-single����������œH�% ���\���������������������+�����������������������.������������?��������T�����������r��ÿ���mmc3-core2-pins������������8�����:�����������û�����������isp@480bc000���������� ����ti,omap3-isp�������������œHÀ���üHØ�����������������������Q����������£�����ð��������X�����������é�����������´default���������Â�����������û���ó���ports������������������������+�������port@0�����������œ�������endpoint������������*����������¶�����������d�����������q�����������~�������������û���õ���������������bandgap@48002524�������������œH�%$�������������ti,omap36xx-bandgap���������Š�������������û�� ������target-module@480cb000������������ti,sysc-omap3630-sr�ti,sysc���������smartreflex_core�������������œH°8����������� sysc����������������������� ������������������� �����������§fck����������������������+���������������H°�������smartreflex@0�������������ti,omap3-smartreflex-core������������œ���������������������������target-module@480c9000������������ti,sysc-omap3630-sr�ti,sysc���������smartreflex_mpu_iva����������œH8����������� sysc����������������������� ������������������� �����������§fck����������������������+���������������H�������smartreflex@480c9000��������������ti,omap3-smartreflex-mpu-iva�������������œ���������������������������target-module@50000000������������ti,sysc-omap4�ti,sysc������������œP�þ����P�þ��������� �� rev�sysc������������?������������������ ������������������� �����ã���������§fck�ick����������������������+���������������P���������gpu@0���������#����ti,omap3630-gpu�img,powervr-sgx530�����������œ������������������������������opp-table�������������operating-points-v2-ti-cpu����������£������������û������opp-50-300000000������������ ����á£���������§�s�s�s�s�s�s��������µÿÿÿÿ������������Æ������opp-100-600000000����������� ����#ÃF���������§�O€�O€�O€�O€�O€�O€��������µÿÿÿÿ���������opp-130-800000000����������� ����/¯���������§�7È�7È�7È�7È�7È�7È��������µÿÿÿÿ���������opp-1000000000���������� ����;šÊ���������§�û�û�û�û�û�û��������µÿÿÿÿ������������Ò���������opp-supply������������ti,omap-opp-supply����������Ý�û������thermal-zones������cpu-thermal���������ø���ú����������è��������������N ��������)�� ���trips������cpu_alert�����������9�8€��������E��Ð���������—passive����������û��!������cpu_crit������������9�_��������E��Ð������ ���—critical�������������cooling-maps�������map0������������P��!��������U��"ÿÿÿÿÿÿÿÿ���������������memory@80000000����������memory�����������œ€�������������leds���������� ����gpio-leds�����������´default���������Â��#���led-user0�����������duser0�����������Ó��$��������������jnone����������led1������������dled1������������Ó���é���������������jcpu0����������led2������������dled2������������Ó���é���������������jnone�������������oscillator����������é��������������fixed-clock���������JŒº€���������û���ë������regulator-vddvario������������regulator-fixed������� ��ªvddvario�������������%���������û��������regulator-vdd33a��������������regulator-fixed���������ªvdd33a�����������%���������û��������gpio_keys��������� ����gpio-keys�����������´default���������Â��%��&���sysboot2���������� ��dsysboot2������������Ó��'��������������€������������‹������sysboot5���������� ��dsysboot5������������Ó��'��������������€�����������‹������gpio1�����������dgpio1�����������Ó���é��������������€�����������‹������gpio2�����������dgpio2�����������Ó���é��������������€�����������‹���������sound�������������ti,omap-twl4030���������™omap3logic����������¢��(������pwm-10������������ti,omap-dmtimer-pwm���������´default���������Â��)��������«��*��������ƒ�����������µ������������û��/������display�����������logicpd,type28����������d15����������´default���������Â��+��������Å��,��������Ì���ù����������port�������endpoint������������*��-���������û��������������backlight�������������pwm-backlight�����������´default���������Â��.��������Ï��/�����LK@����������,��Ô������� ���������(���2���<���F���P���Z���d��������æ�����������Ì���ù����������������û��,������wl12xx_vmmc�����������regulator-fixed���������ªvwl1271���������¹�w@��������Ñ�w@��������ÿ���ù��������������� �p��������� �������� (��0���������û����������� compatible�interrupt-parent�#address-cells�#size-cells�model�stdout-path�i2c0�i2c1�i2c2�mmc0�mmc1�mmc2�serial0�serial1�serial2�serial3�display0�device_type�reg�clocks�clock-names�clock-latency�operating-points-v2�vbb-supply�#cooling-cells�cpu0-supply�phandle�interrupts�ti,hwmods�ranges�#pinctrl-cells�#interrupt-cells�interrupt-controller�pinctrl-single,register-width�pinctrl-single,function-mask�pinctrl-single,pins�syscon�regulator-name�regulator-min-microvolt�regulator-max-microvolt�#clock-cells�clock-output-names�reg-names�ti,sysc-mask�ti,sysc-sidle�ti,syss-mask�dmas�dma-names�clock-frequency�ti,bit-shift�ti,max-div�ti,index-starts-at-one�clock-mult�clock-div�ti,set-bit-to-disable�ti,clock-mult�ti,clock-div�ti,set-rate-parent�ti,index-power-of-two�ti,dividers�ti,low-power-stop�ti,lock�ti,low-power-bypass�#ssize-cells�ti,sysc-midle�#dma-cells�dma-channels�dma-requests�ti,gpio-always-on�gpio-controller�#gpio-cells�interrupts-extended�pinctrl-names�pinctrl-0�enable-gpios�max-speed�bci3v1-supply�io-channels�io-channel-names�ti,bb-uvolt�ti,bb-uamp�regulator-always-on�ti,use-leds�usb1v5-supply�usb1v8-supply�usb3v1-supply�usb_mode�#phy-cells�#pwm-cells�keypad,num-rows�keypad,num-columns�status�#io-channel-cells�ti,use_poweroff�vaa-supply�vdd-supply�vdd_io-supply�input-clock-frequency�pixel-clock-frequency�remote-endpoint�readonly�vio-supply�touchscreen-fuzz-x�touchscreen-fuzz-y�touchscreen-fuzz-pressure�touchscreen-size-x�touchscreen-size-y�touchscreen-max-pressure�ti,x-plate-ohms�ti,esd-recovery-timeout-ms�#mbox-cells�ti,mbox-num-users�ti,mbox-num-fifos�ti,mbox-tx�ti,mbox-rx�ti,spi-num-cs�spi-max-frequency�spi-cpha�spi-cpol�pagesize�address-width�ti,dual-volt�pbias-supply�cd-gpios�vmmc-supply�bus-width�cap-power-off-card�non-removable�ref-clock-frequency�tcxo-clock-frequency�#iommu-cells�ti,#tlb-entries�interrupt-names�ti,buffer-size�#sound-dai-cells�ti,no-reset-on-init�ti,no-idle�ti,timer-alwon�assigned-clocks�assigned-clock-parents�ti,timer-dsp�ti,timer-pwm�ti,timer-secure�remote-wakeup-connected�gpmc,num-cs�gpmc,num-waitpins�linux,mtd-name�nand-bus-width�ti,nand-ecc-opt�rb-gpios�gpmc,sync-clk-ps�gpmc,cs-on-ns�gpmc,cs-rd-off-ns�gpmc,cs-wr-off-ns�gpmc,adv-on-ns�gpmc,adv-rd-off-ns�gpmc,adv-wr-off-ns�gpmc,we-off-ns�gpmc,oe-off-ns�gpmc,access-ns�gpmc,rd-cycle-ns�gpmc,wr-cycle-ns�gpmc,wr-access-ns�gpmc,wr-data-mux-bus-ns�gpmc,device-width�bank-width�gpmc,mux-add-data�gpmc,oe-on-ns�gpmc,we-on-ns�gpmc,page-burst-access-ns�gpmc,bus-turnaround-ns�gpmc,cycle2cycle-delay-ns�gpmc,cycle2cycle-samecsen�gpmc,cycle2cycle-diffcsen�vddvario-supply�vdd33a-supply�reg-io-width�smsc,save-mac-address�dr_mode�gpmc,wait-pin�gpmc,burst-length�gpmc,wait-monitoring-ns�gpmc,clk-activation-ns�multipoint�num-eps�ram-bits�interface-type�usb-phy�phys�phy-names�power�vdds_dsi-supply�vdda_video-supply�data-lines�ti,tranxdone-status-mask�ti,settling-time�ti,clock-cycles�ti,abb_info�iommus�ti,phy-type�hsync-active�vsync-active�pclk-sample�#thermal-sensor-cells�opp-hz�opp-microvolt�opp-supported-hw�opp-suspend�turbo-mode�ti,absolute-max-voltage-uv�polling-delay-passive�polling-delay�coefficients�thermal-sensors�temperature�hysteresis�trip�cooling-device�label�linux,default-trigger�linux,code�wakeup-source�ti,model�ti,mcbsp�ti,timers�ti,clock-source�backlight�pwms�brightness-levels�default-brightness-level�gpio�startup-delay-us�enable-active-high�vin-supply�